亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

序列號(hào)(hào)修改

  • 基于FPGA的擴(kuò)頻通信系統(tǒng)的實(shí)現(xiàn)

    擴(kuò)頻通信技術(shù)是信息時(shí)代的三大高技術(shù)通信傳輸方式之一,與常規(guī)的通信技術(shù)相比。具有低截獲率、強(qiáng)抗噪聲、抗干擾性,具有信息隱蔽和多址通信等特點(diǎn),目前已從軍事領(lǐng)域向民用領(lǐng)域迅速發(fā)展。在民用化之后,它被迅速推廣到各種公用和專用通信網(wǎng)絡(luò)之中,如衛(wèi)星通信、數(shù)據(jù)傳輸、定位、測(cè)距等系統(tǒng)中。 擴(kuò)頻通信技術(shù)中,最常見的是直接序列擴(kuò)頻通信(DSSS)系統(tǒng),然而目前專用擴(kuò)頻芯片大部分功能都已固化。缺少產(chǎn)品開發(fā)的靈活性。其次,目前用FPGA與DSP相結(jié)合實(shí)現(xiàn)的直接序列擴(kuò)頻的收發(fā)系統(tǒng)比較多,系統(tǒng)復(fù)雜且成本高。另外,現(xiàn)代擴(kuò)頻通信系統(tǒng)在接收和發(fā)送端需要完成許多快速復(fù)雜的信號(hào)處理,這對(duì)電路的可靠性和處理速度提出了更高的要求。因此,設(shè)計(jì)一個(gè)全部用FPGA技術(shù)實(shí)現(xiàn)的擴(kuò)頻通信收、發(fā)系統(tǒng)具有較強(qiáng)的實(shí)際應(yīng)用價(jià)值。 根據(jù)FPGA的高速并行處理能力和全硬件實(shí)現(xiàn)的特點(diǎn),采用直接序列擴(kuò)頻技術(shù),借助QuartusⅡ6.0及Protel99se工具,完成了系統(tǒng)的軟件仿真和硬件電路設(shè)計(jì)。實(shí)驗(yàn)結(jié)果表明,比用傳統(tǒng)的FPGA與DSP相結(jié)合實(shí)現(xiàn)方式,提高了處理速度,減少了硬件延時(shí)。同時(shí)采用了流水線技術(shù),提高了系統(tǒng)并行處理的能力。并且系統(tǒng)功能可以通過程序來修改和升級(jí),與專用擴(kuò)頻芯片相比,具有很大的靈活性。所有模塊都集成在一個(gè)芯片中,提高了系統(tǒng)的穩(wěn)定性和可靠性。

    標(biāo)簽: FPGA 擴(kuò)頻通信

    上傳時(shí)間: 2013-05-18

    上傳用戶:天天天天

  • 擴(kuò)頻與解擴(kuò)的關(guān)鍵技術(shù)研究和FPGA實(shí)現(xiàn)

    擴(kuò)頻通信是現(xiàn)代通信系統(tǒng)中的一種重要的通信方式,具有較強(qiáng)的抗干擾、抗多徑性能以及頻譜利用率高、多址通信等諸多優(yōu)點(diǎn),得到了廣泛的應(yīng)用。FPGA以其功能強(qiáng)大,開發(fā)過程投資少、周期短,可反復(fù)修改,保密性能好,開發(fā)工具智能化等特點(diǎn)成為當(dāng)今硬件設(shè)計(jì)的重要方式。本文研究了直接序列擴(kuò)頻系統(tǒng),重點(diǎn)研究了擴(kuò)頻部分和解擴(kuò)部分,對(duì)擴(kuò)頻碼的性能、匹配濾波器以及頻差相差的估計(jì)和修正等關(guān)鍵技術(shù)進(jìn)行了詳細(xì)的分析和說明。在此基礎(chǔ)上,運(yùn)用VHDL語言進(jìn)行了FPGA部分的功能實(shí)現(xiàn),給出了一些相關(guān)的仿真及測(cè)試結(jié)果。最后對(duì)該系統(tǒng)還需進(jìn)一步研究的問題進(jìn)行了簡(jiǎn)要的介紹,對(duì)調(diào)試過程中的出現(xiàn)的一些問題進(jìn)行了簡(jiǎn)單的分析和小結(jié)。

    標(biāo)簽: FPGA 擴(kuò)頻 關(guān)鍵技術(shù)

    上傳時(shí)間: 2013-05-26

    上傳用戶:四只眼

  • 偽隨機(jī)序列發(fā)生器的FPGA設(shè)計(jì)與實(shí)現(xiàn)

    偽隨機(jī)序列 (Pseudo-Random Sequence,PRS)廣泛應(yīng)用于密碼學(xué)、擴(kuò)頻通信、雷達(dá)、導(dǎo)航等領(lǐng)域,其設(shè)計(jì)和分析一直是國際上的研究熱點(diǎn)。混沌序列作為一種性能優(yōu)良的偽隨機(jī)序列,近年來受到越來越多的關(guān)注。尋找一種性能更為良好的混沌偽隨機(jī)序列(ChaosPseudo Random Sequence,CPRS)并且完成其硬件實(shí)現(xiàn),在理論研究與工程應(yīng)用上都是十分有價(jià)值的。基于切延遲橢圓反射腔映射混沌系統(tǒng)(Tangent-Delay Ellipse Reflecting Cavity map System,TD-ERCS)已被理論分析和測(cè)試證明具有良好的密碼學(xué)性質(zhì)。本文介紹了一種基于TD-ERCS構(gòu)造偽隨機(jī)序列發(fā)生器 (Pseudo Random SequenceGenerator,PRSG)的新方法;并基于這種方法,提出了以現(xiàn)場(chǎng)可編程門陣列 (Field Programmable Gate Array,F(xiàn)PGA)為平臺(tái)的硬件設(shè)計(jì)實(shí)現(xiàn)方案,采用硬件描述語言 (VHSIC Hardware DescriptionLanguage,VHDL )完成了整個(gè)系統(tǒng)的設(shè)計(jì),通過了仿真與適配,完成了硬件調(diào)試;詳細(xì)地論述了系統(tǒng)總體框架及內(nèi)部模塊設(shè)計(jì),重點(diǎn)介紹了TD-ERCS算法實(shí)現(xiàn)單元的設(shè)計(jì),并在系統(tǒng)中設(shè)計(jì)加入了異步串行接口,完善了整個(gè)系統(tǒng)的模塊化,可使系統(tǒng)嵌入到現(xiàn)有的各類密碼系統(tǒng)與設(shè)備中;基于FDELPHI編程環(huán)境,完成了計(jì)算機(jī)應(yīng)用軟件的設(shè)計(jì),為使用基于TD-ERCS開發(fā)的PRSG硬件產(chǎn)品提供了人機(jī)交互界面,也為分析與測(cè)試硬件系統(tǒng)產(chǎn)生的CPRS提供了方便;同時(shí)依據(jù)美國國家標(biāo)準(zhǔn)與技術(shù)研究院 (National Institute of Standards andTechnology,NIST)提出的偽隨機(jī)序列性能指標(biāo),對(duì)軟件與硬件系統(tǒng)產(chǎn)生的CPRS進(jìn)行了標(biāo)準(zhǔn)測(cè)試,軟件方法所得序列各項(xiàng)性能指標(biāo)完全合格,硬件FPGA所得序列僅三項(xiàng)測(cè)試未能通過,其原因有待進(jìn)一步研究。

    標(biāo)簽: FPGA 偽隨機(jī)序列 發(fā)生器

    上傳時(shí)間: 2013-06-20

    上傳用戶:heart520beat

  • OpenCV上目標(biāo)跟蹤和行人跟蹤非常需要的視頻序列源

    ·詳細(xì)說明:OpenCV上目標(biāo)跟蹤和行人跟蹤非常需要的視頻序列源,來源于卡內(nèi)基梅隆大學(xué)。大家共同學(xué)習(xí)

    標(biāo)簽: OpenCV 目標(biāo)跟蹤 視頻序列

    上傳時(shí)間: 2013-08-02

    上傳用戶:lwwhust

  • H.263編解碼原程序及測(cè)試程序源碼(含測(cè)試序列)

    ·詳細(xì)說明:H.263編解碼原程序及測(cè)試程序源碼,含測(cè)試序列,很難得的測(cè)試程序源代碼.文件列表:   H.263編解碼原程序及測(cè)試程序源碼   ...............................\libr263   ...............................\.......\coder.c   .................

    標(biāo)簽: 263 編解碼 程序 測(cè)試程序

    上傳時(shí)間: 2013-06-18

    上傳用戶:ykykpb

  • 基于FPGA的可編程m序列發(fā)生器的實(shí)現(xiàn)

    · 摘要:  本文研究了由線性反饋移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并對(duì)LFSR電路結(jié)構(gòu)作了改進(jìn),利用基于現(xiàn)代DSP技術(shù)的DSP Builder軟件,設(shè)計(jì)了一種周期、相位可調(diào)的m序列發(fā)生器.經(jīng)調(diào)試與仿真,結(jié)果表明該方法硬件結(jié)構(gòu)簡(jiǎn)單、開發(fā)周期短,為系統(tǒng)設(shè)計(jì)或測(cè)試帶來很大的便利.  

    標(biāo)簽: FPGA 可編程 發(fā)生器 序列

    上傳時(shí)間: 2013-07-18

    上傳用戶:fuzhoulinzexu

  • MPEG4網(wǎng)絡(luò)傳輸(DSnetwork)修改后的cpp和.h文件

    ·詳細(xì)說明:MPEG4網(wǎng)絡(luò)傳輸(DSnetwork)修改后的cpp和.h文件,(精)-MPEG4 network transmission (DSnetwork) revises after cpp and h the document, (fine) 相關(guān)函數(shù)/類: ZeroMemory SetRectEmpty   文件列表:   修改   ..

    標(biāo)簽: DSnetwork MPEG4 cpp 網(wǎng)絡(luò)傳輸

    上傳時(shí)間: 2013-04-24

    上傳用戶:qazwsxedc

  • 基于FPGA的m序列發(fā)生器實(shí)現(xiàn)

    ·基于FPGA的m序列發(fā)生器實(shí)現(xiàn)

    標(biāo)簽: FPGA 序列 發(fā)生器

    上傳時(shí)間: 2013-04-24

    上傳用戶:gengxiaochao

  • VC 修改edit背景色 源碼

    VC 修改edit背景色 源碼 編譯通過,可正常運(yùn)行,查看效果。

    標(biāo)簽: edit VC 修改 背景色

    上傳時(shí)間: 2013-06-13

    上傳用戶:bpbao2016

  • STM32所有外設(shè)例子程序(需自己修改)

    STM32所有外設(shè)例子程序(需自己修改)

    標(biāo)簽: STM 32 外設(shè) 修改

    上傳時(shí)間: 2013-06-23

    上傳用戶:chengli008

主站蜘蛛池模板: 平武县| 岑巩县| 喜德县| 贺州市| 京山县| 紫金县| 西贡区| 开原市| 雷山县| 高邑县| 鄂尔多斯市| 牟定县| 望谟县| 宜城市| 南城县| 土默特左旗| 信阳市| 绥滨县| 西盟| 长汀县| 呈贡县| 宁德市| 和龙市| 南通市| 诸城市| 吉安县| 包头市| 静安区| 芮城县| 湖州市| 台中市| 温宿县| 全州县| 新巴尔虎左旗| 周至县| 阳高县| 远安县| 屏山县| 礼泉县| 柞水县| 德令哈市|