亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

延時(shí)分析

  • 無線網(wǎng)絡(luò)分析腳本(兼容aodv,dsr,dsdv等). 包括:延時

    無線網(wǎng)絡(luò)分析腳本(兼容aodv,dsr,dsdv等). 包括:延時,丟包,開銷,平均條數(shù),投遞率等

    標簽: aodv dsdv dsr 無線

    上傳時間: 2016-03-22

    上傳用戶:zhyiroy

  • 80C51上電復位和復位延時的時序分析

    80C51上電復位和復位延時的時序分析,很好的東東喲!

    標簽: 80C51 上電復位 復位 延時

    上傳時間: 2016-03-26

    上傳用戶:chfanjiang

  • C51精確延時分析探討 從精度考慮

    C51精確延時分析探討 從精度考慮,它得研究結(jié)果是: void delay2(unsigned char i) { while(--i) } 為最佳方法。

    標簽: C51 精確延時 精度

    上傳時間: 2016-07-14

    上傳用戶:牧羊人8920

  • 從網(wǎng)絡(luò)時延、鏈路的代價、隊列長度對AODV協(xié)議進行具體的分析

    從網(wǎng)絡(luò)時延、鏈路的代價、隊列長度對AODV協(xié)議進行具體的分析

    標簽: AODV 網(wǎng)絡(luò)時延 協(xié)議

    上傳時間: 2016-09-21

    上傳用戶:yiwen213

  • 利用89s51去寫結(jié)構(gòu)化keil-C 4x4鍵盤掃描+LCD螢幕顯示 HW01:四則運算+時鍾顯示 HW02:頻率偵測器 ps.鍵盤掃描不是利用延遲作彈跳(推薦)

    利用89s51去寫結(jié)構(gòu)化keil-C 4x4鍵盤掃描+LCD螢幕顯示 HW01:四則運算+時鍾顯示 HW02:頻率偵測器 ps.鍵盤掃描不是利用延遲作彈跳(推薦)

    標簽: keil-C 89s51 HW 4x4

    上傳時間: 2014-11-22

    上傳用戶:zycidjl

  • 利用神經(jīng)網(wǎng)絡(luò)分析方法對一個給定信號的兩端進行延拓

    利用神經(jīng)網(wǎng)絡(luò)分析方法對一個給定信號的兩端進行延拓,在數(shù)據(jù)的兩端各得到兩個附加的極大值點和兩個附加的極小值點.由此利用三次樣條函數(shù)得到原始信號的上下包絡(luò)線和平均包絡(luò)線,實現(xiàn)了準確的EMD分解.

    標簽: 神經(jīng)網(wǎng)絡(luò) 分析方法 信號

    上傳時間: 2017-09-01

    上傳用戶:daguda

  • FPGA內(nèi)全數(shù)字延時鎖相環(huán)的設(shè)計.rar

    現(xiàn)場可編程門陣列(FPGA)的發(fā)展已經(jīng)有二十多年,從最初的1200門發(fā)展到了目前數(shù)百萬門至上千萬門的單片F(xiàn)PGA芯片。現(xiàn)在,F(xiàn)PGA已廣泛地應(yīng)用于通信、消費類電子和車用電子類等領(lǐng)域,但國內(nèi)市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質(zhì)量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統(tǒng)性能的重要因素。目前,為了消除FPGA芯片內(nèi)的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(huán)(DLL)和鎖相環(huán)(PLL)兩種方法,而其各自又分為數(shù)字設(shè)計和模擬設(shè)計。雖然用模擬的方法實現(xiàn)的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設(shè)計難易程度以及可復用性等多方面考慮,我們更愿意采用數(shù)字的方法來實現(xiàn)。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎(chǔ),對全數(shù)字延時鎖相環(huán)(DLL)電路進行分析研究和設(shè)計,在此基礎(chǔ)上設(shè)計出具有自主知識產(chǎn)權(quán)的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設(shè)計、晶體管級電路設(shè)計和仿真以及最后對設(shè)計好的電路仿真分析、電路的優(yōu)化等做了大量的工作,通過比較DLL與PLL、數(shù)字DLL與模擬DLL,深入的分析了全數(shù)字DLL模塊電路組成結(jié)構(gòu)和工作原理,設(shè)計出了符合指標要求的全數(shù)字DLL模塊電路,為開發(fā)自我知識產(chǎn)權(quán)的FPGA奠定了堅實的基礎(chǔ)。 本文先簡要介紹FPGA及其時鐘管理技術(shù)的發(fā)展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優(yōu)劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設(shè)計考慮,給出了全數(shù)字DLL整體架構(gòu)設(shè)計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應(yīng)用參數(shù)。在設(shè)計中,用Verilog-XL對部分電路進行數(shù)字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設(shè)計采用TSMC0.18μmCMOS工藝庫建模,設(shè)計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產(chǎn)品的相應(yīng)指標。最后完成了輸出電路設(shè)計,可以實現(xiàn)時鐘占空比調(diào)節(jié),2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數(shù)字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 精密延時電路在UWB雷達發(fā)射機

    超寬帶沖激雷達是一種新體制雷達,其發(fā)射信號是無高頻載頻,寬度僅為納秒級的沖激脈沖。得益于這種特殊的發(fā)射信號,超寬帶沖激雷達具有優(yōu)異的探測性能和廣泛的應(yīng)用前景。自然地,對于發(fā)射機的研究,在超寬帶沖激雷達研究領(lǐng)域有著極其重要的地位。本文在超寬帶沖激雷達實驗系統(tǒng)的基礎(chǔ)上,對其發(fā)射機進行了深入研究,主要內(nèi)容如下: 1、介紹了超寬帶沖激雷達發(fā)射機,尤其是脈沖源的原理及設(shè)計。 2、分析了決定超寬帶沖激雷達探測距離的因素。在此基礎(chǔ)上尋求通過提高發(fā)射信號脈沖重復頻率來增大發(fā)射機的能量輸出;提出了一種提高脈沖重復頻率的方法。設(shè)計了基于現(xiàn)場可編程門陣列的延時控制電路,對提高脈沖重復頻率予以工程實現(xiàn)。 3、提出了超寬帶沖激雷達波束掃描的實現(xiàn)方法:通過精密控制各發(fā)射機脈沖源觸發(fā)時間,在各路發(fā)射信號之間產(chǎn)生一定的延時。設(shè)計了運用現(xiàn)場可編程門陣列實現(xiàn)這種控制的精密延時電路。

    標簽: UWB 精密 延時電路 雷達發(fā)射機

    上傳時間: 2013-08-05

    上傳用戶:564708051@qq.com

  • 使用時鐘PLL的源同步系統(tǒng)時序分析

    使用時鐘PLL的源同步系統(tǒng)時序分析一)回顧源同步時序計算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說的飛行時間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結(jié)果的后處理得來。請看下面圖示:圖一為實際電路,激勵源從輸出端,經(jīng)過互連到達接收端,傳輸延時如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對應(yīng)輸出端的測試負載電路,測試負載延時如圖示Rising,F(xiàn)alling。通過這兩組值就可以計算得到Etch Delay 的最大和最小值。

    標簽: PLL 時鐘 同步系統(tǒng) 時序分析

    上傳時間: 2013-11-05

    上傳用戶:VRMMO

  • 一種低延時片上網(wǎng)絡(luò)路由器的設(shè)計與實現(xiàn)

    通過分析流水線結(jié)構(gòu)和單周期結(jié)構(gòu)的片上網(wǎng)絡(luò)路由器,提出了一種低延時片上網(wǎng)絡(luò)路由器的設(shè)計,并在SMIC 0.13um Mixed-signal/RF 1.2V/3.3V工藝進行流片驗證。芯片測試結(jié)果表明,該路由器可以在300 MHz時鐘頻率下工作,并且在相同負載下,與其他結(jié)構(gòu)的路由器相比較,其能夠在較低延時下完成數(shù)據(jù)包傳送功能。

    標簽: 低延時 片上網(wǎng)絡(luò) 路由器

    上傳時間: 2014-12-28

    上傳用戶:bakdesec

主站蜘蛛池模板: 蓝田县| 麻江县| 大厂| 成安县| 马龙县| 海阳市| 平乡县| 阿坝县| 泽州县| 铜鼓县| 来安县| 周口市| 武冈市| 开封县| 嵩明县| 奉新县| 邵阳市| 衢州市| 大埔区| 正宁县| 凤台县| 仪陇县| 观塘区| 漳浦县| 滨州市| 垫江县| 铜陵市| 桃园市| 乌鲁木齐县| 江门市| 重庆市| 丘北县| 卢氏县| 汉寿县| 芮城县| 岱山县| 万盛区| 陇南市| 台安县| 偏关县| 云霄县|