亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

延時(shí)(shí)燈

  • JLDLED.rar

    護(hù)欄管SD卡控制器資料LED點(diǎn)光源控制器,IC編程,6803。8腳、14腳、18腳LED護(hù)攔管內(nèi)控制IC及線路板配件,根據(jù)客戶要求增減花樣,調(diào)整延時(shí)。LED效果圖制作

    標(biāo)簽: JLDLED

    上傳時(shí)間: 2013-07-07

    上傳用戶:huangzchytems

  • 開關(guān)電源穩(wěn)定性設(shè)計(jì)

    眾所周知,任何閉環(huán)系統(tǒng)在增益為單位增益l,且內(nèi)部隨頻率變化的相移為360°時(shí),該閉環(huán)控制系統(tǒng)都會(huì)存在不穩(wěn)定的可能性。因此幾乎所有的開關(guān)電源都有一個(gè)閉環(huán)反饋控制系統(tǒng),從而能獲得較好的性能。在負(fù)反饋系統(tǒng)中,控制放大器的連接方式有意地引入了180°相移,如果反饋的相位保持在180°以內(nèi),那么控制環(huán)路將總是穩(wěn)定的。當(dāng)然,在現(xiàn)實(shí)中這種情況是不會(huì)存在的,由于各種各樣的開關(guān)延時(shí)和電抗引入了額外的相移,如果不采用適合的環(huán)路補(bǔ)償,這類相移同樣會(huì)導(dǎo)致開關(guān)電源的不穩(wěn)定

    標(biāo)簽: 開關(guān)電源 穩(wěn)定性設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:TF2015

  • 基于ARM的GSM網(wǎng)絡(luò)G3無線傳真接入終端的研究和實(shí)現(xiàn)

    隨著Intemet網(wǎng)絡(luò)技術(shù)、無線接入技術(shù)和無線通信技術(shù)的快速發(fā)展,傳真技術(shù)有了許多新的研究方向。PC傳真需利用傳真軟件進(jìn)行傳真,其功能受到傳真軟件的限制,而IP傳真需投入的通信基礎(chǔ)設(shè)施較大。無線傳真技術(shù)具有方便快捷的特性,可快速適應(yīng)市場(chǎng)的多樣化需求,充分發(fā)揮無線通信的優(yōu)勢(shì),使用戶真正擁有自己的“移動(dòng)辦公室”,是當(dāng)前無線通信研究領(lǐng)域的一個(gè)重點(diǎn)內(nèi)容。 本課題在對(duì)傳真通信相關(guān)基礎(chǔ)理論以及GSM無線網(wǎng)絡(luò)研究的基礎(chǔ)上,設(shè)計(jì)和研制了基于G3傳真的GSM網(wǎng)絡(luò)無線傳真接入終端。在本課題的設(shè)計(jì)中,建立了兩段級(jí)聯(lián)的傳真線路,分別是主處理器與對(duì)端傳真機(jī)之間的傳真線路(通過T32協(xié)議實(shí)現(xiàn))和主處理器與本地傳真機(jī)之間的傳真線路(通過T31協(xié)議實(shí)現(xiàn)),本課題依據(jù)T30規(guī)定的呼叫控制流程完成了這兩條傳真線路間的協(xié)議轉(zhuǎn)換(T.32協(xié)議和T3l協(xié)議的轉(zhuǎn)換),并結(jié)合GSM網(wǎng)絡(luò)延時(shí)長(zhǎng)、干擾大的特性進(jìn)行了時(shí)延處理。同時(shí)解決了無線傳真接入終端中涉及到的手機(jī)本地號(hào)段的存取算法,并在設(shè)計(jì)本課題嵌入式軟件的同時(shí)抽樣出基于ARM技術(shù)的系統(tǒng)軟件設(shè)計(jì)方案(即類似于嵌入式操作系統(tǒng)但比操作系統(tǒng)簡(jiǎn)化的一個(gè)系統(tǒng)框架)。 通過本課題研制出的基于ARM的GSM網(wǎng)絡(luò)G3無線傳真接入終端,利用現(xiàn)有的G3傳真機(jī)就可在GSM網(wǎng)絡(luò)中實(shí)現(xiàn)無線傳真業(yè)務(wù)。目前該無線傳真接入終端已在北京、西安、深圳等地的商用網(wǎng)絡(luò)上取得了成功的測(cè)試。

    標(biāo)簽: ARM GSM 網(wǎng)絡(luò) 無線

    上傳時(shí)間: 2013-04-24

    上傳用戶:tedo811

  • WiMAX網(wǎng)絡(luò)終端基帶算法與FPGA實(shí)現(xiàn)

    隨著全球經(jīng)濟(jì)不斷增長(zhǎng)和信息技術(shù)持續(xù)發(fā)展,越來越多用戶提出了對(duì)數(shù)據(jù)、語音和視訊等寬帶接入業(yè)務(wù)的需求。傳統(tǒng)的接入網(wǎng)技術(shù)己成為新一代寬帶通信網(wǎng)絡(luò)建設(shè)的瓶頸,通信網(wǎng)絡(luò)的寬帶化成為一個(gè)必然的趨勢(shì)。在眾多新興的接入技術(shù)中,寬帶無線接入技術(shù)以其特有的優(yōu)勢(shì)成為近年來通信技術(shù)市場(chǎng)的最大亮點(diǎn)?;贗EEE802.16e的WiMAX技術(shù)作為一種面向無線城域網(wǎng)(WMAN)的寬帶接入方案,正以其優(yōu)異的性能和廣闊的市場(chǎng)前景而倍受關(guān)注。 本文是基于WiMAX技術(shù)的網(wǎng)絡(luò)終端的設(shè)計(jì),根據(jù)IEEE802.16e協(xié)議,物理層需要對(duì)收發(fā)信息進(jìn)行編解碼、調(diào)制解調(diào)等的處理,其中包含很多運(yùn)算密集的算法;這些處理有些適合硬件邏輯實(shí)現(xiàn),有些適合數(shù)字信號(hào)處理器實(shí)現(xiàn),所以設(shè)計(jì)采用了FPGAs+DSPs的實(shí)現(xiàn)方式??紤]對(duì)接收和發(fā)送數(shù)據(jù)的不同處理,在詳細(xì)分析上行和下行鏈路的工作過程的基礎(chǔ)上,對(duì)模塊的進(jìn)行了詳細(xì)劃分,并對(duì)系統(tǒng)的FPGA部分進(jìn)行了詳細(xì)設(shè)計(jì)。 設(shè)計(jì)中本文充分考慮了FPGA和DSP之間處理的優(yōu)缺點(diǎn),并注意避免器件之間通信的復(fù)雜化,在滿足器件之間數(shù)據(jù)流量的同時(shí),盡量使數(shù)據(jù)流向簡(jiǎn)單化,避免了延時(shí)增加和接口帶寬調(diào)度的復(fù)雜化。最終整個(gè)設(shè)計(jì)完成完整的802.16e網(wǎng)絡(luò)終端的物理層基帶處理功能。

    標(biāo)簽: WiMAX FPGA 網(wǎng)絡(luò)終端 基帶

    上傳時(shí)間: 2013-06-01

    上傳用戶:123456wh

  • 基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    本文從總體方案、硬件電路、軟件程序、性能測(cè)試等幾個(gè)方面詳細(xì)地闡述了基于FPGA與USB2.0的數(shù)據(jù)采集系統(tǒng)。采集系統(tǒng)選用高采樣率低噪聲的12位AD轉(zhuǎn)換芯片進(jìn)行AD轉(zhuǎn)換電路設(shè)計(jì);借助頻率高、內(nèi)部時(shí)延小的FPGA芯片實(shí)現(xiàn)USB固件并以此控制USB接口芯片,通過乒乓的方式對(duì)采樣數(shù)據(jù)進(jìn)行緩存,提高了系統(tǒng)數(shù)據(jù)吞吐能力;運(yùn)用USB2.0標(biāo)準(zhǔn)的接口芯片為整個(gè)采集系統(tǒng)提供USB的通信能力。采用集成度較高的FPGA芯片作為系統(tǒng)控制核心,降低了設(shè)計(jì)難度,提高了系統(tǒng)穩(wěn)定性,同時(shí)還減小了設(shè)備體積。

    標(biāo)簽: FPGA 2.0 USB 數(shù)據(jù)采集

    上傳時(shí)間: 2013-04-24

    上傳用戶:xuanjie

  • WCDMA多用戶檢測(cè)算法的研究和下行鏈路解復(fù)用技術(shù)的FPGA實(shí)現(xiàn)

    本文首先在介紹多用戶檢測(cè)技術(shù)的原理以及系統(tǒng)模型的基礎(chǔ)上,對(duì)比分析了幾種多用戶檢測(cè)算法的性能,給出了算法選擇的依據(jù)。為了同時(shí)克服多址干擾和多徑干擾,給出了融合多用戶檢測(cè)與分集合并技術(shù)的接收機(jī)結(jié)構(gòu)。 接著,針對(duì)WCDMA反向鏈路信道結(jié)構(gòu),介紹了擴(kuò)頻使用的OVSF碼和擾碼,分析了擾碼的延時(shí)自相關(guān)特性和互相關(guān)特性,指出了存在多址干擾和多徑干擾的根源。在此基礎(chǔ)上,給出了解相關(guān)檢測(cè)器的數(shù)學(xué)公式推導(dǎo)和結(jié)構(gòu)框圖,并仿真研究了用戶數(shù)、擴(kuò)頻比、信道估計(jì)精度等參數(shù)對(duì)系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級(jí)上的抵消,需要對(duì)用戶信號(hào)重構(gòu),因此具有較高的復(fù)雜度。在解相關(guān)檢測(cè)器的基礎(chǔ)上,衍生出符號(hào)級(jí)上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權(quán)值、干擾抵消級(jí)數(shù)等參數(shù)的最佳取值,并進(jìn)行了算法性能比較。仿真結(jié)果驗(yàn)證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動(dòng)臺(tái)解復(fù)用技術(shù)的硬件實(shí)現(xiàn),在FPGA平臺(tái)上分別實(shí)現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。

    標(biāo)簽: WCDMA FPGA 多用戶檢測(cè) 下行鏈路

    上傳時(shí)間: 2013-07-29

    上傳用戶:jiangxin1234

  • FPGA軟硬件性能基準(zhǔn)測(cè)試的研究

    現(xiàn)場(chǎng)可編程門陣列FPGA具有性能好、規(guī)模大、可重復(fù)編程、開發(fā)投資小等優(yōu)點(diǎn),在現(xiàn)代電子產(chǎn)品中應(yīng)用得越來越廣泛。隨著微電子技術(shù)的高速發(fā)展,成本的不斷下降,F(xiàn)PGA正逐漸成為各種電子產(chǎn)品不可或缺的重要部件。 FPGA軟件復(fù)雜的設(shè)置和不同的算法、FPGA硬件多樣的結(jié)構(gòu)和豐富的功能、各個(gè)廠商互不兼容的軟硬件等差異,都不僅使如何挑選合適的軟硬件用于產(chǎn)品設(shè)計(jì)成為FPGA用戶棘手的問題,而且使構(gòu)造一個(gè)精確合理的FPGA軟硬件性能的測(cè)試方法變得十分復(fù)雜。 基準(zhǔn)測(cè)試是用一個(gè)基準(zhǔn)設(shè)計(jì)集按照統(tǒng)一的測(cè)試規(guī)范評(píng)估和量化目標(biāo)系統(tǒng)的軟件或硬件性能,是目前計(jì)算機(jī)領(lǐng)域應(yīng)用最廣泛、最主要的性能測(cè)試技術(shù)。 通過分析影響FPGA軟硬件性能基準(zhǔn)測(cè)試的諸多因素,比如基準(zhǔn)設(shè)計(jì)的挑選、基準(zhǔn)設(shè)計(jì)的優(yōu)化,F(xiàn)PGA軟件的設(shè)置和約等,本文基于設(shè)計(jì)和硬件分類、優(yōu)化策略分類的基準(zhǔn)測(cè)試規(guī)范,提出了一組詳盡的度量指標(biāo)。 基準(zhǔn)測(cè)試的規(guī)范如下,首先根據(jù)測(cè)試目的配置測(cè)試環(huán)境、挑選基準(zhǔn)設(shè)計(jì)和硬件分類,針對(duì)不同的FPGA軟硬件優(yōu)化基準(zhǔn)設(shè)計(jì),然后按照速度優(yōu)先最少優(yōu)化、速度優(yōu)先最大優(yōu)化、資源和功耗優(yōu)先最少優(yōu)化、資源和功耗優(yōu)先最大優(yōu)化四種優(yōu)化策略分別編譯基準(zhǔn)設(shè)計(jì),并收集延時(shí)、成本、功耗和編譯時(shí)間這四種性能數(shù)據(jù),最后使用速度優(yōu)先最少優(yōu)化下的性能集、速度優(yōu)先最少優(yōu)化性能集、資源和功耗優(yōu)先最少優(yōu)化下的性能集、資源和功耗優(yōu)先最大優(yōu)化下的性能集、速度優(yōu)先最少和最大優(yōu)化之間性能集的差、速度優(yōu)先最少優(yōu)化下性能集的比較等十個(gè)度量指標(biāo)量化性能,生成測(cè)試報(bào)告。 最后,本基準(zhǔn)測(cè)試規(guī)范被應(yīng)用于評(píng)估和比較Altera和Xilinx兩廠商軟硬件在低成本領(lǐng)域帶處理器應(yīng)用方面的性能。

    標(biāo)簽: FPGA 軟硬件 性能 基準(zhǔn)測(cè)試

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhangyi99104144

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對(duì)速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長(zhǎng),無法滿足特定客戶對(duì)高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對(duì)延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對(duì)齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語言設(shè)計(jì),通過前仿真和后仿真的驗(yàn)證.以30萬門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的混沌加密芯片技術(shù)研究

    利用混沌的對(duì)初值和參數(shù)敏感、偽隨機(jī)以及遍歷等特性設(shè)計(jì)的加密方案,相對(duì)傳統(tǒng)加密方案而言,表現(xiàn)出許多優(yōu)越性能,尤其在快速置亂和擴(kuò)散數(shù)據(jù)方面.目前,大多數(shù)混沌密碼傾向于軟件實(shí)現(xiàn),這些實(shí)現(xiàn)方案中數(shù)據(jù)串行處理且吞吐量有限,因而不適合硬件實(shí)現(xiàn).該論文分別介紹了適合FPGA(現(xiàn)場(chǎng)可編程門陣列)并行實(shí)現(xiàn)的序列密碼和分組密碼方案.序列密碼方案,對(duì)傳統(tǒng)LFSR(線性反饋移位寄存器)進(jìn)行改進(jìn),采用非線性的混沌方程代替LFSR中的線性反饋方程,進(jìn)而構(gòu)造出基于混沌偽隨機(jī)數(shù)發(fā)生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴(kuò)展到三維空間;同時(shí),引入另一種混沌映射對(duì)圖像數(shù)據(jù)進(jìn)行擴(kuò)散操作,以有效地抵抗統(tǒng)計(jì)和差分攻擊.對(duì)于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內(nèi)功能模塊設(shè)計(jì)、加密效果以及硬件性能分析等.其中,序列密碼硬件實(shí)現(xiàn)方案,在不考慮通信延時(shí)的情況下,可以達(dá)到每秒61.622兆字節(jié)的加密速度.實(shí)驗(yàn)結(jié)果表明,這兩種加密算法的FPGA實(shí)現(xiàn)方案是可行的,并且能夠得到較高的安全性和較快的加密速度.

    標(biāo)簽: FPGA 混沌 加密芯片 技術(shù)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:yx007699

  • 數(shù)字圖像監(jiān)控系統(tǒng)解碼芯片的設(shè)計(jì)及其FPGA實(shí)現(xiàn)

    該文就多媒體信息的主體之一-圖像信號(hào)的壓縮和解壓進(jìn)行了分析,并結(jié)合實(shí)際課題所設(shè)計(jì)的數(shù)字圖像監(jiān)控系統(tǒng)對(duì)其中的圖像解碼過程進(jìn)行了軟硬件的實(shí)現(xiàn).首先我們?cè)贏NALOG DEVICE公司的ADSP-2189上進(jìn)行了解碼系統(tǒng)的驗(yàn)證,就解碼輸出的質(zhì)量進(jìn)行了主觀評(píng)價(jià).通過軟件仿真,我們還進(jìn)一步得到了解碼過程中,哪些指令占用較多的指令執(zhí)行時(shí)間,哪些指令會(huì)成為硬件實(shí)現(xiàn)時(shí)的瓶頸.它為我們的FPGA優(yōu)化設(shè)計(jì)提供了理論上的依據(jù).綜合考慮設(shè)計(jì)方案的復(fù)雜程度、系統(tǒng)規(guī)模、系統(tǒng)時(shí)延、器件成本等各項(xiàng)因素,通過對(duì)各種FPGA器件性能與開發(fā)工具的選擇比較,決定選用Altera公司的FLEX10K器件來做最終的硬件實(shí)現(xiàn).它不僅為圖像解碼系統(tǒng)的ASIC實(shí)現(xiàn)做了一定的理論分析和技術(shù)準(zhǔn)備,也為FPGA技術(shù)在數(shù)字信號(hào)處理領(lǐng)域的應(yīng)用開辟了新的研究方向.在硬件設(shè)計(jì)過程中,根據(jù)FPGA技術(shù)的優(yōu)點(diǎn),采用"自上而下"和"自下而上"相結(jié)合的設(shè)計(jì)方法,將整個(gè)系統(tǒng)進(jìn)行功能模塊分割并分別實(shí)現(xiàn).所有處理模塊均采用VERILIG語言編寫,對(duì)其中的主要模塊都進(jìn)行了優(yōu)化設(shè)計(jì).通過這些優(yōu)化不僅提高了解壓性能,還減少了處理時(shí)間和所占用的硬件空間.最后通過仿真表明了所實(shí)現(xiàn)的圖像解碼系統(tǒng)具有良好的性能,具有一定的使用價(jià)值.

    標(biāo)簽: FPGA 數(shù)字圖像 監(jiān)控系統(tǒng) 片的設(shè)計(jì)

    上傳時(shí)間: 2013-06-26

    上傳用戶:再見大盤雞

主站蜘蛛池模板: 安化县| 广汉市| 驻马店市| 若羌县| 龙山县| 房产| 依兰县| 当雄县| 金湖县| 湘潭县| 那坡县| 磐安县| 安新县| 翼城县| 固原市| 沧源| 株洲县| 乳源| 南皮县| 新邵县| 天峨县| 花莲县| 眉山市| 新兴县| 贞丰县| 吉木乃县| 潮州市| 攀枝花市| 三江| 淳化县| 石阡县| 松潘县| 若尔盖县| 独山县| 屏边| 怀安县| 江华| 车险| 化德县| 德阳市| 宁阳县|