電力電子系統(tǒng)的集成化是現(xiàn)今電力電子技術(shù)發(fā)展的趨勢,系統(tǒng)的模塊化和標準化技術(shù)是目前電力電子領(lǐng)域的重要研究方向。研究基于電力電子網(wǎng)絡(luò)的變流系統(tǒng),對復(fù)雜電力電子裝置的系統(tǒng)級集成具有重要意義,是電力電子系統(tǒng)集成技術(shù)的基本組成部分。本文從變流系統(tǒng)的功率流和信息流雙重分布性的角度出發(fā)。對電力電子系統(tǒng)網(wǎng)絡(luò)(Power Electronics System Network,PES—Net)的模型和變流系統(tǒng)的通信需求進行分析,提出實時電力電子系統(tǒng)網(wǎng)絡(luò)(Real—time power electronics system network,RT—PES—Net);并對基于新網(wǎng)絡(luò)的分布式控制及管理方案和模塊化軟件方案等內(nèi)容進行系統(tǒng)的研究,提出基于棧操作的實時軟件構(gòu)建方案。本文的研究將為變流系統(tǒng)的控制結(jié)構(gòu)和軟件方案標準化提供參考和理論依據(jù),為應(yīng)用系統(tǒng)的集成提供解決方案。 復(fù)雜中大功率變流系統(tǒng)是網(wǎng)絡(luò)化分布式控制系統(tǒng)的應(yīng)用對象。首先,論文以復(fù)雜系統(tǒng)為研究對象,分析了應(yīng)用系統(tǒng)的功率流和信息流在空間結(jié)構(gòu)上的對偶關(guān)系和雙重分布的特性;在電力電子集成模塊(Power Electronics Building Blocks,PEBB)的基礎(chǔ)上,研究了變流系統(tǒng)的網(wǎng)絡(luò)化分布式控制方案,并得出系統(tǒng)組構(gòu)的初步構(gòu)想,總結(jié)出適合復(fù)雜電力電子系統(tǒng)集成的標準化理論。 接著,論文對電力電子網(wǎng)絡(luò)模型進行了研究。分析了現(xiàn)有各類總線網(wǎng)絡(luò)和目前用于電力電子應(yīng)用系統(tǒng)的網(wǎng)絡(luò),從結(jié)構(gòu)、速率和協(xié)議等各個方面將兩類網(wǎng)絡(luò)進行了系統(tǒng)的對比。明確了電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的定義,分析并總結(jié)復(fù)雜電力電子實時系統(tǒng)所需網(wǎng)絡(luò)必需具備的條件。根據(jù)現(xiàn)有網(wǎng)絡(luò)技術(shù)背景,綜合控制結(jié)構(gòu)和網(wǎng)絡(luò)需求,提出了電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的模型。 為滿足變流系統(tǒng)的實時控制,論文對分布式控制結(jié)構(gòu)的通信需求進行了研究。以網(wǎng)絡(luò)控制系統(tǒng)(Networked Control System,NCS)為背景,對變流器系統(tǒng)控制信息延時因素進行了分析;通過對典型電力電予系統(tǒng)的分析,歸納和總結(jié)了系統(tǒng)的控制功能和控制內(nèi)容,對系統(tǒng)不同層次的控制任務(wù)進行了響應(yīng)時間需求分析和網(wǎng)絡(luò)的分層配置;通過對仿真結(jié)果的分析,研究了應(yīng)用系統(tǒng)內(nèi)模塊控制信息延時對不同應(yīng)用系統(tǒng)的性能影響和對開關(guān)頻率的限制。根據(jù)變流系統(tǒng)對控制延時的接受程度,將電力電子復(fù)雜系統(tǒng)歸為兩大類:1)零延時系統(tǒng);2)定延時系統(tǒng)。針對上述兩類系統(tǒng),論文給出了電力電子網(wǎng)絡(luò)(PES—Net)的通道容量和應(yīng)用系統(tǒng)開關(guān)周期的計算方法。 論文對開放式、分布式的電力電子系統(tǒng)網(wǎng)絡(luò)(PES—Net)的硬件組成和同步方案進行了研究,提出新的實時網(wǎng)絡(luò)和系統(tǒng)級集成方案。根據(jù)主節(jié)點和從節(jié)點的控制任務(wù)需求,分別從功能和系統(tǒng)結(jié)構(gòu)的角度對開放式網(wǎng)絡(luò)的硬件構(gòu)成進行研究;根據(jù)控制系統(tǒng)的接口需求分析,對節(jié)點的通用性設(shè)計進行重點討論。針對網(wǎng)絡(luò)的同步問題,本文分析了簡單有效的解決方法,即基于數(shù)據(jù)結(jié)構(gòu)的同步補償方案;此外,論文提出基于實時高速電力電子系統(tǒng)同絡(luò)(RT-PES-Net)的同步方案,研究適合變流器實時控制的網(wǎng)絡(luò)結(jié)構(gòu)和相應(yīng)的硬件配置。根據(jù)應(yīng)用控制和通信系統(tǒng)所需的各種操作,論文對實時網(wǎng)絡(luò)的管理進行了討論,研究了信息幀管理和相應(yīng)的硬件設(shè)置,并對各種工作模式下所需的通信時間進行了計算和比較。基于實時網(wǎng)絡(luò)系統(tǒng)及其管理方案,論文給出了組構(gòu)以PEBB為基礎(chǔ)的變流系統(tǒng)的方案。 論文對基于RT-PES-Net的模塊化軟件方案進行了研究。首先,將控制軟件與功率硬件進行解耦,使得軟件設(shè)計與硬件部分分離。在分析電力電子軟件特性的前提下,論文提出基于棧操作的模塊化軟件方案,增加子程序?qū)崟r構(gòu)件的內(nèi)聚性;對軟件模塊化的通用性進行研究,分析模塊接口參數(shù)和變量的申明和配置,并研究參數(shù)的定標,對構(gòu)件進行分類;分析子程序?qū)崟r構(gòu)件在執(zhí)行速度上的優(yōu)點。論文對電力電子系統(tǒng)控制軟件(Powerr Electronics System Control Software,PES-CS)的組構(gòu)和集成進行研究,簡化軟件主框架。 最后,論文分別對RT-PES-Net和模塊化軟件方案進行了相應(yīng)的實驗研究和分析。論文對提出的實時電力電子系統(tǒng)網(wǎng)絡(luò)(RT-PES-Net)進行了通信實驗,將新網(wǎng)絡(luò)拓撲對變流系統(tǒng)的延時影響與舊網(wǎng)絡(luò)系統(tǒng)的延時影響進行比較,總結(jié)新網(wǎng)絡(luò)系統(tǒng)在控制實時性、提高開關(guān)頻率、網(wǎng)絡(luò)可擴展性和管理靈活度等方面的優(yōu)勢。論文針對RT-PES-Net進行應(yīng)用研究,驗證該網(wǎng)絡(luò)可解決網(wǎng)絡(luò)通信失步所造成的問題。論文對基于通用型實時構(gòu)件和棧操作的模塊化軟件方案進行實驗驗證,為標準化軟件庫的建立和系統(tǒng)級集成提供參考方案。 網(wǎng)絡(luò)化的控制結(jié)構(gòu)研究是復(fù)雜電力電子系統(tǒng)級集成研究的關(guān)鍵。本課題針對復(fù)雜變流系統(tǒng)提出了實時電力電子系統(tǒng)網(wǎng)絡(luò)(RT-PES-Net),并以該網(wǎng)絡(luò)為基礎(chǔ)對分布式控制結(jié)構(gòu)及相應(yīng)的網(wǎng)絡(luò)化管理方案和模塊化軟件方案展開一系列研究,為電力電子控制系統(tǒng)提供標準化、開放式的網(wǎng)絡(luò)參考體系,并以此結(jié)構(gòu)來快速構(gòu)建終端復(fù)雜變流系統(tǒng),為實現(xiàn)標準的應(yīng)用系統(tǒng)組構(gòu)提供參考方案,有助于解決電力電子標準化推廣所面臨的難題。論文為應(yīng)用系統(tǒng)的即插即用和動態(tài)重構(gòu)提供了研究基礎(chǔ),從而為最終實現(xiàn)復(fù)雜變流器的應(yīng)用系統(tǒng)級集成提供系統(tǒng)化的理論和方法依據(jù)。同時,論文的研究開拓了電力電子系統(tǒng)集成和標準化研究的一個新方向。
標簽: 電力電子 網(wǎng)絡(luò) 系統(tǒng)研究
上傳時間: 2013-06-15
上傳用戶:silenthink
近年來,以電池作為電源的微電子產(chǎn)品得到廣泛使用,因而迫切要求采用低電源電壓的模擬電路來降低功耗。目前低電壓、低功耗的模擬電路設(shè)計技術(shù)正成為微電子行業(yè)研究的熱點之一。 在模擬集成電路中,運算放大器是最基本的電路,所以設(shè)計低電壓、低功耗的運算放大器非常必要。在實現(xiàn)低電壓、低功耗設(shè)計的過程中,必須考慮電路的主要性能指標。由于電源電壓的降低會影響電路的性能,所以只實現(xiàn)低壓、低功耗的目標而不實現(xiàn)優(yōu)良的性能(如高速)是不大妥當(dāng)?shù)摹?論文對國內(nèi)外的低電壓、低功耗模擬電路的設(shè)計方法做了廣泛的調(diào)查研究,分析了這些方法的工作原理和各自的優(yōu)缺點,在吸收這些成果的基礎(chǔ)上設(shè)計了一個3.3 V低功耗、高速、軌對軌的CMOS/BiCMOS運算放大器。在設(shè)計輸入級時,選擇了兩級直接共源一共柵輸入級結(jié)構(gòu);為穩(wěn)定運放輸出共模電壓,設(shè)計了共模負反饋電路,并進行了共模回路補償;在偏置電路設(shè)計中,電流鏡負載并不采用傳統(tǒng)的標準共源-共柵結(jié)構(gòu),而是采用適合在低壓工況下的低壓、寬擺幅共源-共柵結(jié)構(gòu);為了提高效率,在設(shè)計時采用了推挽共源極放大器作為輸出級,輸出電壓擺幅基本上達到了軌對軌;并采用帶有調(diào)零電阻的密勒補償技術(shù)對運放進行頻率補償。 采用標準的上華科技CSMC 0.6μpm CMOS工藝參數(shù),對整個運放電路進行了設(shè)計,并通過了HSPICE軟件進行了仿真。結(jié)果表明,當(dāng)接有5 pF負載電容和20 kΩ負載電阻時,所設(shè)計的CMOS運放的靜態(tài)功耗只有9.6 mW,時延為16.8ns,開環(huán)增益、單位增益帶寬和相位裕度分別達到82.78 dB,52.8 MHz和76°,而所設(shè)計的BiCMOS運放的靜態(tài)功耗達到10.2 mW,時延為12.7 ns,開環(huán)增益、單位增益帶寬和相位裕度分別為83.3 dB、75 MHz以及63°,各項技術(shù)指標都達到了設(shè)計要求。
標簽: CMOSBiCMOS 低壓 低功耗
上傳時間: 2013-06-29
上傳用戶:saharawalker
斷路器是電力系統(tǒng)中重要的控制和保護設(shè)備,對維護電力系統(tǒng)的安全、穩(wěn)定和可靠運行起著重要的作用。如何使斷路器高度智能化,并且更安全和可靠,是電力系統(tǒng)保護的發(fā)展要求,也是本論文研究的目的。 本文在深入研究了智能斷路器國內(nèi)外發(fā)展?fàn)顩r的基礎(chǔ)上,精心設(shè)計了以數(shù)字信號處理器DSP和復(fù)雜可編程邏輯器件CPLD為核心的系統(tǒng)硬件。DSP是智能斷路器測控單元的核心器件,它實現(xiàn)斷路器的各種保護、報警、顯示與控制功能。CPLD完成狀態(tài)量的監(jiān)測,以及各種邏輯信號的輸出。兩種器件相互配合使得斷路器系統(tǒng)更加智能化。研究了斷路器測控單元的測量原理及保護算法,并進行了具體的硬件和軟件模塊的設(shè)計,旨在實現(xiàn)斷路器的智能保護、遠程控制和集中管理。本設(shè)計以TI公司的DSP芯片TMS320LF2407為核心。硬件設(shè)計主要包括信號調(diào)理模塊設(shè)計、信號采樣模塊設(shè)計、保護執(zhí)行模塊設(shè)計、CPLD模塊設(shè)計和輸入輸出模塊設(shè)計。并且利用TMS320LF2407本身具有的CAN2.0模塊,通過CAN總線實現(xiàn)斷路器和上位機的通信,實現(xiàn)遙測、遙調(diào)、遙控、遙信等“四遙”功能。軟件采用模塊化設(shè)計,每一個模塊相對獨立,完成某個特定功能,便于維護和添加新功能,并且調(diào)試靈活方便。文中給出了主程序及各個子程序的流程圖,其中子程序有數(shù)據(jù)采集子程序、FFT計算子程序、液晶顯示子程序、短路瞬時保護子程序、過載長延時保護子程序、接地故障保護子程序和短路短延時保護子程序等。并且設(shè)計中充分考慮了斷路器工作環(huán)境的惡劣性,分析了各種干擾的來源,并針對各種干擾采取了對應(yīng)的軟件和硬件的抗干擾措施。最后,為了驗證全波傅氏算法能否滿足電網(wǎng)數(shù)據(jù)處理精度的要求,利用MATLAB搭建仿真平臺,對其進行了仿真。結(jié)果表明全波傅氏算法能達到系統(tǒng)的要求。
標簽: 智能斷路器 關(guān)鍵技術(shù)
上傳時間: 2013-04-24
上傳用戶:BK094
高壓變頻調(diào)速技術(shù)節(jié)能效果顯著,多電平逆變器是其常用的一種電路拓撲形式。三電平逆變器能降低功率器件耐壓要求、降低諧波含量,普遍地采用電壓空間矢量脈寬調(diào)制的控制策略。將DSP數(shù)字控制技術(shù)應(yīng)用于三電平逆變器不僅簡化了系統(tǒng)的硬件結(jié)構(gòu),提高系統(tǒng)性能,還可以實現(xiàn)系統(tǒng)的優(yōu)化控制。 本文首先簡要介紹了三電平逆變器的拓撲結(jié)構(gòu)和控制策略,并闡述了二極管箝位式三電平逆變器電路結(jié)構(gòu)和電壓空間矢量脈寬調(diào)制控制策略的實現(xiàn)方法。在此基礎(chǔ)上,通過對逆變器的工作過程分析,建立了逆變器的數(shù)學(xué)模型。并提出了一種能控制逆變器直流側(cè)電容中點電位平衡并且能降低開關(guān)損耗的電壓空間矢量脈寬調(diào)制方法。 本文在綜述人工神經(jīng)網(wǎng)絡(luò)技術(shù)的基礎(chǔ)上,提出一種基于復(fù)合人工神經(jīng)網(wǎng)絡(luò)的電壓空間矢量脈寬調(diào)制算法,充分利用人工神經(jīng)網(wǎng)絡(luò)的快速并行處理能力、學(xué)習(xí)能力,縮短了計算時間,降低了由控制延時引起的諧波成分。最后在MATIAB/Simulink環(huán)境下,結(jié)合ANN工具箱建立了仿真模型。仿真結(jié)果證明了基于復(fù)合人工神經(jīng)網(wǎng)絡(luò)算法的可行性。 本文進行了三電平逆變器的主電路、開關(guān)器件驅(qū)動電路、電流電壓檢測電路和保護電路等的設(shè)計。根據(jù)三電平逆變器主電路功率開關(guān)多,驅(qū)動信號不能共地的特點,本文設(shè)計一種利用光耦隔離驅(qū)動功率開關(guān)器件的驅(qū)動保護電路,降低電磁干擾,并在過流等異常情況下實時保護功率開關(guān)器件。最后以TMS320LF2407DSP為數(shù)字控制平臺,實現(xiàn)了三電平逆變器的電壓空間矢量脈寬調(diào)制控制策略。
上傳時間: 2013-07-07
上傳用戶:natopsi
作為性能優(yōu)異的糾錯編碼,Turbo碼自誕生以來就一直受到理論界以及工程應(yīng)用界的關(guān)注。TD—SCDMA是我國擁有自主知識產(chǎn)權(quán)的3G通信標準,該標準把Turbo碼是作為前向糾錯體制,但Turbo碼的譯碼算法比較復(fù)雜并且需要多次迭代,這造成Turbo碼譯碼延時大,譯碼速度慢,因此限制了Turbo碼的實際應(yīng)用。因此有必要研究如何將現(xiàn)有的Turbo碼譯碼算法進行簡化,加速,使其轉(zhuǎn)化成為適合在硬件上實現(xiàn)的算法,將實驗室的理論研究成果轉(zhuǎn)化成為硬件產(chǎn)品。 論文主要的研究內(nèi)容有以下兩點: 其一,提出信道自適應(yīng)迭代譯碼方案。在事先設(shè)定最大迭代次數(shù)的情況下,自適應(yīng)Turbo碼譯碼算法能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù)。 仿真結(jié)果表明:該自適應(yīng)迭代譯碼方案能夠根據(jù)信道的變化自動調(diào)整迭代次數(shù),在保證譯碼性能基本上沒有損失的情況下,有效減少譯碼時間,明顯提高譯碼速度。 其二,根據(jù)得到的信道自適應(yīng)迭代譯碼方案,借助Xilinx公司Spartan3 FPGA硬件平臺,使用Verilog硬件描述語言,將用C/C++語言寫成的信道自適應(yīng)迭代譯碼算法轉(zhuǎn)化成為硬件設(shè)計實現(xiàn),得到硬件電路,并對得到的譯碼器硬件電路進行測試。 測試結(jié)果表明:隨著信道的變化,硬件電路的譯碼速度也隨之自動變化,信噪比越高譯碼速度越快,并且硬件譯碼器性能(誤比特率)與實驗仿真基本一致。
上傳時間: 2013-05-31
上傳用戶:huyiming139
擴頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點,在近年來得到了迅速的發(fā)展。論文針對直擴通信系統(tǒng)中偽碼和載波同步問題而展開,研究了直擴系統(tǒng)的結(jié)構(gòu)、性能及完成了相關(guān)參數(shù)的計算,改進了包絡(luò)算法,設(shè)計了解擴和解調(diào)器,最后用ISE9.1實現(xiàn)了解擴和解調(diào)器的仿真波形,驗證了設(shè)計的正確性。 論文研究了擴頻通信系統(tǒng)的特點、國內(nèi)外發(fā)展現(xiàn)狀及理論基礎(chǔ),完成了DS-QPSK接收機的解擴器和解調(diào)器的設(shè)計與實現(xiàn)。解擴器主要圍繞著偽碼的捕獲與跟蹤這一核心,分析了解擴器的結(jié)構(gòu)、性能及其完成了相關(guān)參數(shù)的計算,完成了數(shù)字下變頻器、偽碼發(fā)生電路、偽碼相關(guān)積分提取電路、多通道快碼捕獲電路、偽碼跟蹤鑒相電路、偽碼時鐘調(diào)整電路的設(shè)計,并在ISE9.1編程綜合得到仿真結(jié)果,驗證了設(shè)計的正確性。由于相關(guān)積分包絡(luò)算法是整個系統(tǒng)的基礎(chǔ)和核心,為了減少時延和系統(tǒng)所占硬件資源,改進了包絡(luò)算法并得到了仿真驗證。結(jié)果表明,它不但減少了硬件資源的占用、縮短了延時,而且對整個系統(tǒng)的優(yōu)化起著決定性的作用。論文給出了偽碼同步的仿真結(jié)果及資源占用情況,有力地說明了解擴器占用資源少、時延短等特點。 解調(diào)器研究了頻偏及載波相位誤差對信號的影響及同步方案,完成了數(shù)控振蕩器、反正切鑒頻器、環(huán)路濾波器的設(shè)計并得到了相關(guān)的仿真波形,實現(xiàn)了載波的跟蹤,給出了仿真結(jié)果及資源占用情況,對系統(tǒng)實現(xiàn)過程中的一些經(jīng)驗進行了總結(jié)。最后是對論文工作的一些總結(jié)和對今后工作的展望。
上傳時間: 2013-06-13
上傳用戶:924484786
GSM是全球使用最為廣泛的一種無線通信標準,不僅在民用領(lǐng)域,也在鐵路GSM-R等專用領(lǐng)域發(fā)揮著極為重要的作用。由于無線信道具有瑞利衰落和延時效應(yīng),在通信系統(tǒng)的收發(fā)兩端也存在不完全匹配等未知因素,因此接收的信號疊加有各種誤差因素的影響。GSM接收機的實現(xiàn)離不開系統(tǒng)的同步,為了得到更好的同步質(zhì)量,就必須對GSM基帶同步技術(shù)進行研究,選擇一種最合適的同步算法。GSM的同步既有時間同步,也有頻率同步。 @@ 軟件無線電是當(dāng)前通信領(lǐng)域引入注目的熱點之一。長期以來,GSM的接收和解調(diào)都是由專用的ASIC芯片來完成的,通過軟件來實現(xiàn)GSM接收機的基帶算法,體現(xiàn)了軟件無線電技術(shù)的思想,選擇用它們來實現(xiàn)的GSM接收機具有靈活、可靠、擴展性好的優(yōu)點。 @@ 論文主要討論GSM接收機同步算法與基于FPGA和DSP的GSM接收機設(shè)計, @@ 主要內(nèi)容包括: @@ 通過相關(guān)理論知識的學(xué)習(xí),設(shè)計驗證了GSM基帶同步算法。對FB時間同步,討論了包絡(luò)檢測和FFT變換兩種不同的方法;對SB時間同步,介紹實相關(guān)和復(fù)相關(guān)兩種方法;對頻率同步,給出了一種對FB運用相關(guān)運算來精確估計頻率誤差的算法。 @@ 設(shè)計了使用GSM射頻收發(fā)芯片RDA6210并通過實驗室的ALTERA EP3C25FPGA開發(fā)板進行控制的GSM射頻端的解決方案,論文對RDA6210的性能和控制方式進行了詳細的介紹,設(shè)計了芯片的控制模塊,得到了下變頻后的GSM基帶信號。 @@ 設(shè)計了基于RF前端+FPGA的GSM接收機方案。利用ALTERA EP2S180開發(fā)平臺來完成基帶數(shù)據(jù)的處理。針對ALTERA EP2S180開發(fā)平臺模數(shù)轉(zhuǎn)換器AD9433的特點使用THS4501設(shè)計了單獨的差分運算放大器模塊;設(shè)計了平臺的數(shù)據(jù)存儲方案并將該平臺得到的基帶采樣數(shù)據(jù)用于同步算法的仿真。 @@ 設(shè)計了基于RF前端+DSP的GSM接收機方案。利用模數(shù)轉(zhuǎn)換器AD9243、FPGA芯片和TMS320C6416TDSP芯片來完成基帶數(shù)據(jù)的處理。設(shè)計了McBSP+EDMA傳輸?shù)臄?shù)據(jù)存儲方案。 @@ 給出了接收機硬件測試的結(jié)果,從多方面驗證了所設(shè)計硬件平臺的可靠性。 @@關(guān)鍵詞:GSM接收機;同步;RF; FPGA;DSP;
上傳時間: 2013-07-01
上傳用戶:sh19831212
隨著信息時代的到來,用戶對數(shù)據(jù)保護和傳輸可靠性的要求也在不斷提高。由于信道衰落,信號經(jīng)信道傳輸后,到達接收端不可避免地會受到干擾而出現(xiàn)信號失真。因此需要采用差錯控制技術(shù)來檢測和糾正由信道失真引起的信息傳輸錯誤。RS(Reed—Solomon)碼是差錯控制領(lǐng)域中一類重要的線性分組碼,由于它編解碼結(jié)構(gòu)相對固定,性能強,不但可以糾正隨機差錯,而且對突發(fā)錯誤的糾錯能力也很強,被廣泛應(yīng)用在數(shù)字通信、數(shù)據(jù)存儲系統(tǒng)中,以滿足對數(shù)據(jù)傳輸通道可靠性的要求。因此設(shè)計一款高性能的RS編解碼器不但具有很大的應(yīng)用意義,而且具有相當(dāng)大的經(jīng)濟價值。 本文首先介紹了線形分組碼及其子碼循環(huán)碼、BCH碼的基礎(chǔ)理論知識,重點介紹了BCH碼的重要分支RS碼的常用編解碼算法。由于其算法在有限域上進行,接著介紹了有限域的有關(guān)理論。基于RS碼傳統(tǒng)的單倍結(jié)構(gòu),本文提出了一種八倍并行編碼及九倍并行解碼方案,并用Verilog HDL語言實現(xiàn)。其中編碼器基于傳統(tǒng)的線性反饋移位寄存器除法電路并進行八倍并行擴展,譯碼器關(guān)鍵方程求解模塊基于修正的歐幾里德算法設(shè)計了一種便于硬件實現(xiàn)的脈動關(guān)鍵方程求解結(jié)構(gòu),其他模塊均采用九倍并行實現(xiàn)。由于進行了超前運算、流水線及并行處理,使編解碼的數(shù)據(jù)吞吐量大為提高,同時延時更小。 本論文設(shè)計了C++仿真平臺,并與HDL代碼結(jié)果進行了對比驗證。Verilog HDL代碼經(jīng)過modelsim仿真驗證,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上進行綜合驗證以及靜態(tài)時序分析,綜合軟件為QUATURSⅡ V8.0。驗證及測試表明,本設(shè)計在滿足編解碼基本功能的基礎(chǔ)上,能夠?qū)崿F(xiàn)數(shù)據(jù)的高吞吐量和低延時傳輸,達到性能指標要求。本論文在基于FPGA的RS(255,223)編解碼器的高速并行實現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟價值。
上傳時間: 2013-04-24
上傳用戶:思琦琦
無線傳感器網(wǎng)絡(luò)(Wireless Sensor Networks,WSN)是由大量傳感器節(jié)點組成,這些節(jié)點部署在監(jiān)測區(qū)域內(nèi)通過無線通信方式,形成的一個多跳自組織的網(wǎng)絡(luò)。整個網(wǎng)絡(luò)的作用是協(xié)作地感知、采集和處理網(wǎng)絡(luò)覆蓋區(qū)域中監(jiān)測對象的信息,并發(fā)送給觀察者,可廣泛應(yīng)用于環(huán)境監(jiān)測、醫(yī)療護理、軍事、商業(yè)等多個領(lǐng)域。 媒體訪問控制(Medium Access Control,MAC)協(xié)議處于無線傳感器網(wǎng)絡(luò)協(xié)議的物理層和路由層之間,用于在傳感器節(jié)點間公平有效地共享通信媒介,對傳感器網(wǎng)絡(luò)的性能有較大影響。與傳統(tǒng)無線網(wǎng)絡(luò)不同,提高能量效率和可擴展性是無線傳感器網(wǎng)絡(luò)MAC協(xié)議設(shè)計的主要目標。 本文主要闡述基于FPGA對IEEE802.15.4 MAC層功能的實現(xiàn)。首先介紹了無線傳感器網(wǎng)絡(luò)的體系結(jié)構(gòu)、MAC協(xié)議的設(shè)計要求以及已有的MAC層協(xié)議,討論了無線傳感器網(wǎng)絡(luò)MAC層的主要要求和功能。然后詳細介紹和分析了IEEE802.15.4的MAC協(xié)議,并在此基礎(chǔ)上,通過NS2平臺對MAC層協(xié)議進行了仿真,研究不同網(wǎng)絡(luò)負荷下信道訪問機制的各個參數(shù)對吞吐量,丟包率,傳輸延時的影響,分析了隱蔽站問題、確認幀機制。 本文對MAC層中的主要功能,諸如數(shù)據(jù)收發(fā)、幀處理、信道接入方式以及幀檢驗等提出了基于FPGA的硬件解決方法。設(shè)計選用硬件描述語言VerilogHDL,在QuartusⅡ中完成模塊的綜合和布局布線,在QuartusⅡ和Modelsim中進行時序仿真驗證,最終下載到自主設(shè)計Altera公司的Cyclone開發(fā)板中。 對設(shè)計的驗證采取的是由里及外的方式,先對系統(tǒng)主模塊的功能進行驗證,然后下載到與CC2430開發(fā)板相連接的FPGA中對設(shè)計進行驗證測試。驗證流程是功能仿真、時序仿真和板級調(diào)試,最終通過測試,驗證了該設(shè)計的功能。測試結(jié)果表明,該模塊能滿足無線傳感器網(wǎng)絡(luò)低速率應(yīng)用環(huán)境的需要,具有優(yōu)良的擴展性能,達到了預(yù)期的設(shè)計目標。
標簽: FPGA MAC 無線傳感器網(wǎng)絡(luò)
上傳時間: 2013-06-14
上傳用戶:竺羽翎2222
移動無線信道特性對移動通信系統(tǒng)性能具有重要影響,移動信道建模和仿真對移動通信系統(tǒng)的研發(fā)具有重要意義。因此,對移動信道建模與仿真進行研究,具有重要的理論意義和實際應(yīng)用價值。 本文從無線電波的傳播特點出發(fā),分析了無線電波的傳播模型和描述信道特性的主要參數(shù),重點分析了移動小尺度衰落模型;結(jié)合無線電波傳輸環(huán)境的特點,研究了平坦衰落信道和頻率選擇性信道的特點,設(shè)計了基于FPGA的移動無線信道仿真器,同時給予了軟硬件驗證。 本文從衰落的數(shù)學(xué)模型角度研究了信道傳輸特性,以及各項參數(shù)對信道特性的影響。主要做了以下幾個方面的工作: 1.簡要介紹了無線電通信的發(fā)展史及信道建模與仿真的意義;論述了信道對無線信號主要的三類影響:自由空間的路徑損失、陰影衰落、多徑衰落;分析了無線通信傳播環(huán)境,移動無線通信信道仿真的基本模型,同時介紹了用正弦波疊加法和成型濾波器法建立信道確定型仿真模型的具體實現(xiàn)方法。 2.對移動無線信道特性進行了Matlab仿真,對仿真結(jié)果進行了對比分析,對影響信道特性的主要參數(shù)設(shè)置進行了分析仿真。 3.設(shè)計了一種基于FPGA的移動無線信道仿真器,并對實現(xiàn)該仿真器的關(guān)鍵技術(shù)和實現(xiàn)方法進行了分析。該信道仿真器能夠?qū)崟r模擬窄帶信號條件下無線信道的主要特點,如多徑時延、多普勒頻移、瑞利衰落等,其主要的技術(shù)指標達到了設(shè)計要求。該模擬器結(jié)構(gòu)簡單,參數(shù)可調(diào),易于擴展,通用性強,可以部分或全部集成到處于研制階段的接收機中,以便于性能測試,也可應(yīng)用于教學(xué)實踐。
上傳時間: 2013-04-24
上傳用戶:suxuan110425
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1