亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

復(fù)(fù)位芯

  • 18B20源程序加上位機(jī)溫度顯示應(yīng)用程序包

    18B20源程序加上位機(jī)溫度顯示應(yīng)用程序包

    標(biāo)簽: 18B20 源程序 上位機(jī) 溫度顯示

    上傳時間: 2013-06-03

    上傳用戶:xuanjie

  • 基于ARM的超聲波液位計(jì)的研制

    液位是工業(yè)生產(chǎn)中常見的測量參數(shù),化工、石油、污水處理等各類工廠企業(yè)都要進(jìn)行液位測量。目前,液位檢測技術(shù)飛速發(fā)展,新的液位測量儀表量程大、精度高、功能全,我國新型液位儀表大多依靠進(jìn)口。由于超聲波測量液位具有非接觸測量、可測低溫介質(zhì)、能夠定點(diǎn)和連續(xù)測量等優(yōu)點(diǎn),近年來,超聲液位測量技術(shù)取得了長足的進(jìn)步,己成功應(yīng)用于江河水位、化學(xué)和制藥工業(yè)、食品加工、罐裝液位等多種領(lǐng)域。 本文研制的是基于ARM的超聲波液位計(jì)。傳統(tǒng)的超聲波液位計(jì)一般使用8位的單片機(jī)作處理器,采用電子元件捕捉到超聲波回波信號后產(chǎn)生中斷,判斷超聲波的傳播時間。本文提出了使用32位ARM芯片做處理器,采用數(shù)字信號處理的方法來判斷超聲波傳播時間的設(shè)計(jì)方案。 本文使用高性能的ARM7TDMI-S內(nèi)核的芯片LPC2119作為系統(tǒng)的運(yùn)算控制器,加強(qiáng)了系統(tǒng)對超聲波回波信號的處理能力;使用A/D轉(zhuǎn)換器將回波信號轉(zhuǎn)換為數(shù)字信號,采用數(shù)字濾波處理信號,利用數(shù)值處理來判斷超聲波回波信號的起始點(diǎn),提高了液位的測量精度;采用單換能器收發(fā)一體式電路設(shè)計(jì),簡化了液位的計(jì)算;利用LPC2119芯片內(nèi)部的CAN總線控制器設(shè)計(jì)了CAN總線通信接口;選用一線式數(shù)字溫度傳感器DSl8820進(jìn)行溫度補(bǔ)償,避免了由于環(huán)境溫度的變化而產(chǎn)生的測量誤差。ARM芯片豐富的內(nèi)部資源和I/0口線有利于今后擴(kuò)展功能,升級系統(tǒng)。本超聲波液位計(jì)使用方便,精度高,能滿足工業(yè)生產(chǎn)中的要求。

    標(biāo)簽: ARM 超聲波液位計(jì)

    上傳時間: 2013-04-24

    上傳用戶:lwt123

  • 8位MCU架構(gòu)研究及基于FPGA的IP驗(yàn)證平臺實(shí)現(xiàn)

    本文首先介紹了主流8位MCU(微控制器)的通用架構(gòu),通過比較分析主流國際MCU半導(dǎo)體供應(yīng)商的MCU產(chǎn)品,結(jié)合作者在德國英飛凌公司的項(xiàng)目實(shí)踐,分析了英飛凌XC866系列8位MCU的架構(gòu)特點(diǎn)和功能特性。在此基礎(chǔ)上,介紹了該MCU芯片的系統(tǒng)集成方法,以及組成模塊的架構(gòu)和功能。 LlN協(xié)議是當(dāng)前廣泛應(yīng)用的車載局部互連協(xié)議,作為英飛凌XC866MCU上很關(guān)鍵的一個外圍IP,本論文在介紹了MCU架構(gòu)基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了LlN控制器。LIN協(xié)議是UART在數(shù)據(jù)鏈路層上的擴(kuò)展,其關(guān)鍵是LlN協(xié)議數(shù)據(jù)鏈路層的檢測實(shí)現(xiàn)。本文給出了一種可靠,高效的協(xié)議檢測機(jī)制,從而使軟件和硬件更好配合工作完成協(xié)議檢測。在完成LlN控制器設(shè)計(jì)后,本文結(jié)合了XC866ADC的架構(gòu),介紹了ADC模擬和系統(tǒng)的數(shù)字接口概念和實(shí)現(xiàn)要點(diǎn),介紹了如何考慮分析選擇合理的數(shù)字接口方案。論文最后以XC866的系統(tǒng)架構(gòu)為基礎(chǔ),提出了一種高效的基于FPGA的IP原型驗(yàn)證平臺方案,并以LlN控制器作為驗(yàn)證這一平臺的IP,在FPGA上成功的實(shí)現(xiàn)了驗(yàn)證方案。論文同時介紹了從SOC設(shè)計(jì)向FPGA原型驗(yàn)證轉(zhuǎn)換時的處理方法及工程經(jīng)驗(yàn),介紹了MCU及驗(yàn)證平臺的測試平臺思想,以及基于FPGA原型和邏輯分析儀實(shí)時測試的MCU固件代碼覆蓋率測試方法。 目前8位MCU在中低端的應(yīng)用越來越廣泛,特別是目前發(fā)展迅速的汽車電子和消費(fèi)電子領(lǐng)域。因此對MCU架構(gòu)的不斷研究和提高,對更多面向應(yīng)用領(lǐng)域的IP的研究和設(shè)計(jì),以及如何更快速的實(shí)現(xiàn)芯片驗(yàn)證將極大的推動MCU在各個領(lǐng)域的應(yīng)用和推廣,將產(chǎn)生極大的經(jīng)濟(jì)和應(yīng)用價值。

    標(biāo)簽: FPGA MCU 8位 架構(gòu)

    上傳時間: 2013-07-14

    上傳用戶:李夢晗

  • 12位4通道并行串行模數(shù)轉(zhuǎn)換芯片ADS7824的原理及應(yīng)用

    ADS7824是美國BB公司生產(chǎn)的12位開關(guān)電容式逐次逼近型模/數(shù)轉(zhuǎn)換芯片.它具有與CPU的并行/串行接口,功耗低,片上資源豐富,接口靈活等特點(diǎn).文中詳細(xì)介紹了ADS7824的工作原理、引腳定義、工作

    標(biāo)簽: 7824 ADS 4通道 并行

    上傳時間: 2013-07-08

    上傳用戶:yy307115118

  • 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究

    8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究 8位電流模模數(shù)轉(zhuǎn)換器設(shè)計(jì)研究

    標(biāo)簽: 8位 電流模 模數(shù)轉(zhuǎn)換器

    上傳時間: 2013-06-21

    上傳用戶:kaixinxin196

  • 基于FPGA的8位增強(qiáng)型CPU設(shè)計(jì)與驗(yàn)證

    隨著信息技術(shù)的發(fā)展,系統(tǒng)級芯片SoC(System on a Chip)成為集成電路發(fā)展的主流。SoC技術(shù)以其成本低、功耗小、集成度高的優(yōu)勢正廣泛地應(yīng)用于嵌入式系統(tǒng)中。通過對8位增強(qiáng)型CPU內(nèi)核的研究及其在FPGA(Field Programmable Gate Arrav)上的實(shí)現(xiàn),對SoC設(shè)計(jì)作了初步研究。 在對Intel MCS-8051的匯編指令集進(jìn)行了深入地分析的基礎(chǔ)上,按照至頂向下的模塊化的高層次設(shè)計(jì)流程,對8位CPU進(jìn)行了頂層功能和結(jié)構(gòu)的定義與劃分,并逐步細(xì)化了各個層次的模塊設(shè)計(jì),建立了具有CPU及定時器,中斷,串行等外部接口的模型。 利用5種尋址方式完成了8位CPU的數(shù)據(jù)通路的設(shè)計(jì)規(guī)劃。利用有限狀態(tài)機(jī)及微程序的思想完成了控制通路的各個層次模塊的設(shè)計(jì)規(guī)劃。利用組合電路與時序電路相結(jié)合的思想完成了定時器,中斷以及串行接口的規(guī)劃。采用邊沿觸發(fā)使得一個機(jī)器周期對應(yīng)一個時鐘周期,執(zhí)行效率提高。使用硬件描述語言實(shí)現(xiàn)了各個模塊的設(shè)計(jì)。借助EDA工具ISE集成開發(fā)環(huán)境完成了各個模塊的編程、調(diào)試和面向FPGA的布局布線;在Synplify pro綜合工具中完成了綜合;使用Modelsim SE仿真工具對其進(jìn)行了完整的功能仿真和時序仿真。 設(shè)計(jì)了一個通用的擴(kuò)展接口控制器對原有的8位處理器進(jìn)行擴(kuò)展,加入高速DI,DO以及SPI接口,增強(qiáng)了8位處理器的功能,可以用于現(xiàn)有單片機(jī)進(jìn)行升級和擴(kuò)展。 本設(shè)計(jì)的CPU全面兼容MCS-51匯編指令集全部的111條指令,在時鐘頻率和指令的執(zhí)行效率指標(biāo)上均優(yōu)于傳統(tǒng)的MCS-51內(nèi)核。本設(shè)計(jì)以硬件描述語言代碼形式存在可與任何綜合庫、工藝庫以及FPGA結(jié)合開發(fā)出用戶需要的固核和硬核,可讀性好,易于擴(kuò)展使用,易于升級,比較有實(shí)用價值。本設(shè)計(jì)通過FPGA驗(yàn)證。

    標(biāo)簽: FPGA CPU 8位 增強(qiáng)型

    上傳時間: 2013-04-24

    上傳用戶:jlyaccounts

  • 基于FPGA的32位浮點(diǎn)數(shù)據(jù)FFT及IFFT的設(shè)計(jì)與實(shí)現(xiàn)

    FFT/IFFT是時域信號與頻域信號之間轉(zhuǎn)換的基本運(yùn)算,是數(shù)字信號處理的核心工具之一,因此,它廣泛地應(yīng)用于許多領(lǐng)域。在數(shù)字化的今天,不論是在通信領(lǐng)域還是在圖像處理領(lǐng)域,對數(shù)字信號處理的速度、精度和實(shí)時性要求不斷提高。為滿足不斷提高的要求,國內(nèi)外不斷地推出各種FFT/IFFT處理器,主要處理器有ASIC、DSP芯片、FPGA等。由于FPGA具有可反復(fù)編程的特點(diǎn)及豐富資源,所以它受到廣泛的關(guān)注。 本論文就是一種基于FPGA實(shí)現(xiàn)浮點(diǎn)型數(shù)據(jù)的FFT及IFFT處理器,該處理器使用A1tera公司的Stratix Ⅱ系列的FPGA芯片。它主要采用流水線結(jié)構(gòu),這種結(jié)構(gòu)可以使各級運(yùn)算并行處理,對輸入進(jìn)來的數(shù)據(jù)進(jìn)行連續(xù)處理,提高了運(yùn)算速度,滿足了系統(tǒng)的實(shí)時性要求;另外處理器所處理的數(shù)據(jù)是32位浮點(diǎn)型的,因此它同時提高了運(yùn)算的精度。

    標(biāo)簽: FPGA IFFT FFT 浮點(diǎn)

    上傳時間: 2013-07-12

    上傳用戶:cuicuicui

  • 基于FPGA的32位RISC處理器設(shè)計(jì)與實(shí)現(xiàn)

    隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開發(fā)設(shè)計(jì)開始受到了人們的重視。基于FPGA的RISC軟核處理器在各個行業(yè)開始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來越廣泛的應(yīng)用前景。 該論文在研究了大量國內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個32位RISC軟核處理器,這個軟核處理器采用五級流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過軟件仿真和在Altera的FPGA開發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過對所設(shè)計(jì)對象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過程中還提出了兩個有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來設(shè)計(jì),減少了傳輸延時,提高了運(yùn)行速度,并大大減少了對FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問題,提高了處理器的性能。

    標(biāo)簽: FPGA RISC 處理器

    上傳時間: 2013-07-21

    上傳用戶:caozhizhi

  • 基于FPGA的64位CPU驗(yàn)證平臺的建立

    現(xiàn)代IC設(shè)計(jì)中,隨著設(shè)計(jì)規(guī)模的擴(kuò)大和復(fù)雜度的增長,驗(yàn)證成為最嚴(yán)峻的挑戰(zhàn)之一。在現(xiàn)代ASIC設(shè)計(jì)中,很難用單一的驗(yàn)證方法來對復(fù)雜芯片進(jìn)行有效的驗(yàn)證,為了將設(shè)計(jì)錯誤減少到可接受的最小量,需要將一系列的驗(yàn)證方法和工具結(jié)合起來。 在64位全定制嵌入式CPU設(shè)計(jì)過程中,使用了多種驗(yàn)證技術(shù)和方法,并將FPGA驗(yàn)證作為ASIC驗(yàn)證的重要補(bǔ)充,加強(qiáng)了設(shè)計(jì)正確的可靠性。 論文首先介紹了64位CPU的結(jié)構(gòu),結(jié)合選用的Xilinx的Virtex

    標(biāo)簽: FPGA CPU

    上傳時間: 2013-04-24

    上傳用戶:003030

  • 基于力控組態(tài)軟件的液位控制系統(tǒng)

    建立了雙容水箱系統(tǒng)的數(shù)學(xué)模型,采用串級控制方案對雙容水箱液位系統(tǒng)進(jìn)行控制,控制算法采用數(shù)字PID。確定了硬件設(shè)備,制作了雙容水箱液位控制系統(tǒng)。采用力控5.0 版組態(tài)軟件,對整個液位控制系統(tǒng)進(jìn)行組態(tài),構(gòu)

    標(biāo)簽: 力控組態(tài) 軟件 液位控制系統(tǒng)

    上傳時間: 2013-07-27

    上傳用戶:harveyhan

主站蜘蛛池模板: 蓬溪县| 清徐县| 甘谷县| 措勤县| 阿城市| 铜陵市| 芦溪县| 南溪县| 平江县| 任丘市| 侯马市| 营山县| 孝昌县| 嘉义县| 伊春市| 奉节县| 呼图壁县| 邢台市| 满城县| 洞口县| 东莞市| 宁陕县| 和田县| 扶风县| 禄丰县| 信丰县| 虎林市| 西昌市| 喀喇沁旗| 鄂尔多斯市| 桃江县| 巧家县| 赣榆县| 黔江区| 定安县| 雅江县| 象山县| 肥城市| 闽清县| 安远县| 朔州市|