隨著半導(dǎo)體制造技術(shù)不斷的進(jìn)步,SOC(System On a Chip)是未來(lái)IC產(chǎn)業(yè)技術(shù)研究關(guān)注的重點(diǎn)。由于SOC設(shè)計(jì)的日趨復(fù)雜化,芯片的面積增大,芯片功能復(fù)雜程度增大,其設(shè)計(jì)驗(yàn)證工作也愈加繁瑣。復(fù)雜ASIC設(shè)計(jì)功能驗(yàn)證已經(jīng)成為整個(gè)設(shè)計(jì)中最大的瓶頸。 使用FPGA系統(tǒng)對(duì)ASIC設(shè)計(jì)進(jìn)行功能驗(yàn)證,就是利用FPGA器件實(shí)現(xiàn)用戶待驗(yàn)證的IC設(shè)計(jì)。利用測(cè)試向量或通過(guò)真實(shí)目標(biāo)系統(tǒng)產(chǎn)生激勵(lì),驗(yàn)證和測(cè)試芯片的邏輯功能。通過(guò)使用FPGA系統(tǒng),可在ASIC設(shè)計(jì)的早期,驗(yàn)證芯片設(shè)計(jì)功能,支持硬件、軟件及整個(gè)系統(tǒng)的并行開(kāi)發(fā),并能檢查硬件和軟件兼容性,同時(shí)還可在目標(biāo)系統(tǒng)中同時(shí)測(cè)試系統(tǒng)中運(yùn)行的實(shí)際軟件。FPGA仿真的突出優(yōu)點(diǎn)是速度快,能夠?qū)崟r(shí)仿真用戶設(shè)計(jì)所需的對(duì)各種輸入激勵(lì)。由于一些SOC驗(yàn)證需要處理大量實(shí)時(shí)數(shù)據(jù),而FPGA作為硬件系統(tǒng),突出優(yōu)點(diǎn)是速度快,實(shí)時(shí)性好。可以將SOC軟件調(diào)試系統(tǒng)的開(kāi)發(fā)和ASIC的開(kāi)發(fā)同時(shí)進(jìn)行。 此設(shè)計(jì)以ALTERA公司的FPGA為主體來(lái)構(gòu)建驗(yàn)證系統(tǒng)硬件平臺(tái),在FPGA中通過(guò)加入嵌入式軟核處理器NIOS II和定制的JTAG(Joint Test ActionGroup)邏輯來(lái)構(gòu)建與PC的調(diào)試驗(yàn)證數(shù)據(jù)鏈路,并采用定制的JTAG邏輯產(chǎn)生測(cè)試向量,通過(guò)JTAG控制SOC目標(biāo)系統(tǒng),達(dá)到對(duì)SOC內(nèi)部和其他IP(IntellectualProperty)的在線測(cè)試與驗(yàn)證。同時(shí),該驗(yàn)證平臺(tái)還可以支持SOC目標(biāo)系統(tǒng)后續(xù)軟件的開(kāi)發(fā)和調(diào)試。 本文介紹了芯片驗(yàn)證系統(tǒng),包括系統(tǒng)的性能、組成、功能以及系統(tǒng)的工作原理;搭建了基于JTAG和FPGA的嵌入式SOC驗(yàn)證系統(tǒng)的硬件平臺(tái),提出了驗(yàn)證系統(tǒng)的總體設(shè)計(jì)方案,重點(diǎn)對(duì)驗(yàn)證系統(tǒng)的數(shù)據(jù)鏈路的實(shí)現(xiàn)進(jìn)行了闡述;詳細(xì)研究了嵌入式軟核處理器NIOS II系統(tǒng),并將定制的JTAG邏輯與處理器NIOS II相結(jié)合,構(gòu)建出調(diào)試與驗(yàn)證數(shù)據(jù)鏈路;根據(jù)芯片驗(yàn)證的要求,設(shè)計(jì)出軟核處理器NIOS II系統(tǒng)與PC建立數(shù)據(jù)鏈路的軟件系統(tǒng),并完成芯片在線測(cè)試與驗(yàn)證。 本課題的整體任務(wù)主要是利用FPGA和定制的JTAG掃描鏈技術(shù),完成對(duì)國(guó)產(chǎn)某型DSP芯片的驗(yàn)證與測(cè)試,研究如何構(gòu)建一種通用的SOC芯片驗(yàn)證平臺(tái),解決SOC驗(yàn)證系統(tǒng)的可重用性和驗(yàn)證數(shù)據(jù)發(fā)送、傳輸、采集的實(shí)時(shí)性、準(zhǔn)確性、可測(cè)性問(wèn)題。本文在SOC驗(yàn)證系統(tǒng)在芯片驗(yàn)證與測(cè)試應(yīng)用研究領(lǐng)域,有較高的理論和實(shí)踐研究?jī)r(jià)值。
上傳時(shí)間: 2013-05-25
上傳用戶:ccsp11
雷達(dá)信號(hào)處理是雷達(dá)系統(tǒng)的重要組成部分。在數(shù)字信號(hào)處理技術(shù)飛速發(fā)展的今天,雷達(dá)信號(hào)處理中也普遍使用數(shù)字信號(hào)處理技術(shù)。而現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在數(shù)字信號(hào)處理中的廣泛應(yīng)用,使得FPGA在雷達(dá)信號(hào)處理中也占據(jù)了重要地位。 針對(duì)脈壓雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn),本文在以下幾個(gè)方面展開(kāi)研究: 首先對(duì)幾種主要的脈沖壓縮信號(hào)進(jìn)行了詳細(xì)的分析,得出了各種信號(hào)的特點(diǎn)及其處理方式;并比較了各種方式的優(yōu)缺點(diǎn)。 其次對(duì)幾種基本的雷達(dá)信號(hào)處理如脈沖壓縮、動(dòng)目標(biāo)檢測(cè)(MTD)、恒虛警(CFAR)等詳細(xì)地闡述了其原理;列舉了各種信號(hào)處理經(jīng)常采用的實(shí)現(xiàn)方法,對(duì)各種方法進(jìn)行了比較研究;并針對(duì)線性調(diào)頻信號(hào)在MATLAB環(huán)境中對(duì)雷達(dá)回波信號(hào)處理進(jìn)行仿真。 接下來(lái),在Xilinx ISE6.3i軟件集成環(huán)境下,通過(guò)對(duì)Xilinx提供的免費(fèi)IP核的調(diào)用,并與VHDL語(yǔ)言相結(jié)合,進(jìn)行雷達(dá)信號(hào)處理的FPGA實(shí)現(xiàn)。
標(biāo)簽: FPGA 雷達(dá)信號(hào)處理 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-06-24
上傳用戶:lingzhichao
集成運(yùn)放應(yīng)用:一、實(shí)訓(xùn)任務(wù)1 學(xué)會(huì)組裝集成運(yùn)放應(yīng)用電路;2 學(xué)會(huì)測(cè)試集成運(yùn)放應(yīng)用電路。二、實(shí)訓(xùn)目標(biāo)1 學(xué)會(huì)集成運(yùn)放典型電路應(yīng)用,理解集成運(yùn)放應(yīng)用電路的工作原理;
標(biāo)簽: 集成運(yùn)放
上傳時(shí)間: 2013-06-11
上傳用戶:busterman
基于電子鼻技術(shù)和嵌入式技術(shù)的智能乙醇電子鼻系統(tǒng)是針對(duì)乙醇?xì)怏w濃度檢測(cè)的集成系統(tǒng),可以在規(guī)定的溫度、濕度和氣壓條件下,分析測(cè)量出氣體中乙醇含量,具有廣闊的應(yīng)用前景。本文中智能乙醇電子鼻系統(tǒng)的研制涉及到測(cè)量人體肺深部氣體中的乙醇含量,即呼出氣體中的乙醇含量BrA.(breat.alcoho.concentration),然后根據(jù)比例關(guān)系得出人體血液中的乙醇含量BAC(bloo.alcoho.concentration),本文的研究?jī)?nèi)容如下: 第一章提出了課題來(lái)源及研究意義;在此基礎(chǔ)上分析電子鼻技術(shù)和嵌入式技術(shù)的國(guó)內(nèi)外研究現(xiàn)狀,涉及到乙醇電子鼻、氣敏傳感器,以及嵌入式操作系統(tǒng)等技術(shù);然后根據(jù)這些技術(shù)特點(diǎn),確定了本文的研究?jī)?nèi)容和實(shí)施路線;最后,給出了論文的框架結(jié)構(gòu)。 第二章分析系統(tǒng)需求,結(jié)合嵌入式技術(shù)理論,確定系統(tǒng)硬件方案和軟件方案;在硬件方案中涉及到信息的處理、存儲(chǔ)、通信等,在軟件方案中涉及到嵌入式操作系統(tǒng)、文件系統(tǒng)、GUI系統(tǒng)的選擇;對(duì)于乙醇電子鼻傳感器方案,詳細(xì)論述了乙醇燃料電池的工作過(guò)程及原理;最后,制定了智能乙醇電子鼻系統(tǒng)的總體技術(shù)及實(shí)施方案。 第三章著重闡述了系統(tǒng)的硬件設(shè)計(jì)過(guò)程,采用模塊化思想,分階段、分步驟地設(shè)計(jì)了硬件電路:分別從中央處理單元、信息采集及預(yù)處理、數(shù)據(jù)顯示及報(bào)警、數(shù)據(jù)通信、數(shù)據(jù)存儲(chǔ)、人機(jī)交互這六個(gè)方面,詳細(xì)描述了硬件電路的工作過(guò)程和原理;至此,搭建出了硬件平臺(tái)。 第四章主要描述了系統(tǒng)的軟件設(shè)計(jì)過(guò)程,按照軟件開(kāi)發(fā)的流程,從系統(tǒng)引導(dǎo)代碼BootLoader的編寫(xiě),到嵌入式操作系統(tǒng)μClinux的移植,再到文件系統(tǒng)JFFS2的移植,最后到MiniGUI圖形庫(kù)的移植,都一一詳細(xì)論述了實(shí)現(xiàn)過(guò)程;至此,搭建出了系統(tǒng)的軟件平臺(tái)。 第五章基于搭建的軟件平臺(tái),闡述了系統(tǒng)相關(guān)驅(qū)動(dòng)程序的開(kāi)發(fā)過(guò)程、操作界面和應(yīng)用程序的設(shè)計(jì)過(guò)程,給出了系統(tǒng)的界面圖與操作流程圖,明確體現(xiàn)了系統(tǒng)的功能模塊;至此,完成了智能乙醇電子鼻系統(tǒng)的驅(qū)動(dòng)及應(yīng)用程序開(kāi)發(fā)。 第六章和第七章,針對(duì)智能乙醇電子鼻系統(tǒng)的測(cè)試分析,搭建了系統(tǒng)測(cè)試平臺(tái),指定了符合本系統(tǒng)的測(cè)試指標(biāo)及標(biāo)準(zhǔn);對(duì)測(cè)試結(jié)果進(jìn)行詳細(xì)分析和對(duì)比,得出了系統(tǒng)性能的評(píng)價(jià)。根據(jù)這些評(píng)價(jià),提出了系統(tǒng)的不足和今后要進(jìn)一步研究和完善的方面。關(guān)鍵詞:乙醇電子鼻;嵌入式系統(tǒng);燃料電池;ARM;μCLinux操作系統(tǒng)
上傳時(shí)間: 2013-07-24
上傳用戶:dajin
隨著現(xiàn)代計(jì)算機(jī)技術(shù)和互聯(lián)網(wǎng)技術(shù)的飛速發(fā)展,嵌入式系統(tǒng)成為當(dāng)前最熱門(mén)的焦點(diǎn)之一;ARM以其高性能低功耗等特性成為目前應(yīng)用最廣泛的32位嵌入式處理器。近年來(lái)得到快速發(fā)展的機(jī)電一體化設(shè)備的人民幣紙幣清分機(jī)系統(tǒng),是嵌入式系統(tǒng)的典型應(yīng)用;它的主要工作流程是:人民幣圖像通過(guò)圖像傳感器采集得到的模擬信號(hào),經(jīng)過(guò)放大、A/D轉(zhuǎn)換和FPGA協(xié)調(diào)之后得到數(shù)字圖像,經(jīng)緩存后進(jìn)入到主CPU--S3C2410,通過(guò)圖像識(shí)別,實(shí)現(xiàn)面向、面值、新舊分級(jí)、破損程度等特征的識(shí)別,最后送出結(jié)果到控制CPU對(duì)識(shí)別結(jié)果進(jìn)行相應(yīng)的顯示和機(jī)械動(dòng)作。論文主要涉及以下這些內(nèi)容: 1):基于ARM的嵌入式系統(tǒng)和清分機(jī)系統(tǒng)介紹。 2):人民幣清分機(jī)的硬件系統(tǒng)基本構(gòu)架,清分機(jī)的各關(guān)鍵硬件的選型及主要原理;著重介紹清分機(jī)的處理核心--S3C2410。 3):圖像處理基礎(chǔ)。介紹了清分機(jī)系統(tǒng)中各類圖像的特點(diǎn),圖像分析中的常用工具--灰度直方圖,從而為識(shí)別算法做好準(zhǔn)備。 4):介紹了人民幣的特征識(shí)別算法原理及實(shí)現(xiàn)基本流程,通過(guò)MATLAB對(duì)算法進(jìn)行仿真研究。 5):嵌入式linux設(shè)備驅(qū)動(dòng)的開(kāi)發(fā)。針對(duì)清分機(jī)設(shè)備種類繁多而又是多任務(wù)的特點(diǎn),本文提出使用可裁剪而又穩(wěn)定的linux操作系統(tǒng)來(lái)管理整個(gè)清分機(jī)系統(tǒng);而實(shí)現(xiàn)操作系統(tǒng)對(duì)清分機(jī)的管理首先就要實(shí)現(xiàn)設(shè)備與操作系統(tǒng)的連接--設(shè)備驅(qū)動(dòng)。
標(biāo)簽: ARM 嵌入式 系統(tǒng)開(kāi)發(fā)
上傳時(shí)間: 2013-06-01
上傳用戶:xoxoliguozhi
介紹采用ALTERA 公司的可編程器件,實(shí)現(xiàn)I2C 總線的通信接口的基本原理; 給出部分VHDL語(yǔ)言描述。該通信接口與專用的接口芯片相比, 具有使用靈活, 系統(tǒng)配置方便的特點(diǎn)。
上傳時(shí)間: 2013-05-20
上傳用戶:gaorxchina
洗衣機(jī)液位傳感器是模糊洗衣機(jī)和全自動(dòng)洗衣機(jī)重要零部件,負(fù)責(zé)控制洗衣機(jī)的水位。洗衣機(jī)水位的精確控制對(duì)洗衣機(jī)在節(jié)水、節(jié)能和減少洗滌時(shí)間方面起到重要作用。 洗衣機(jī)液位傳感器出廠時(shí)需要調(diào)整傳感器的調(diào)整螺母,使傳感器的輸出滿足設(shè)計(jì)要求,傳感器的調(diào)整精度和調(diào)整速度直接關(guān)系到傳感器的生產(chǎn)質(zhì)量和生產(chǎn)效率。 液位傳感器生產(chǎn)廠家對(duì)傳感器的調(diào)整的傳統(tǒng)方法為人工升壓、人工調(diào)整。人工調(diào)整一次只能調(diào)整一個(gè),生產(chǎn)效率極低;調(diào)整過(guò)程中含有較多人為因素,調(diào)整方法因人而異,很難對(duì)調(diào)整精度進(jìn)行有效管理;不能記錄并反饋批次傳感器的質(zhì)量情況,較難實(shí)現(xiàn)對(duì)傳感器生產(chǎn)質(zhì)量的監(jiān)控;工人的培養(yǎng)周期較長(zhǎng)、培養(yǎng)成本高。 為此開(kāi)發(fā)一套液位傳感器自動(dòng)檢驗(yàn)調(diào)整系統(tǒng)。該系統(tǒng)以PC機(jī)作為核心的上位機(jī)和16個(gè)以ARM為核心的下位機(jī),上位機(jī)負(fù)責(zé)協(xié)調(diào)整個(gè)系統(tǒng)工作、氣室氣壓控制、記錄和處理調(diào)整數(shù)據(jù)。下位機(jī)是一個(gè)測(cè)控系統(tǒng),負(fù)責(zé)對(duì)傳感器測(cè)量和調(diào)整。上位機(jī)與下位機(jī)通過(guò)CAN總線通信。 論文介紹了液位傳感器的原理;介紹了基于PC機(jī)的氣室氣壓控制模塊的設(shè)計(jì)并針對(duì)系統(tǒng)特點(diǎn)設(shè)計(jì)了改進(jìn)PID算法;對(duì)于下位機(jī)部分,研制了ARM主控模塊、測(cè)頻模塊、步進(jìn)電機(jī)控制模塊、CAN總線模塊并設(shè)計(jì)了新的測(cè)頻方法、以及傳感器調(diào)整算法。最后介紹了系統(tǒng)的自檢與調(diào)試。 系統(tǒng)一次能調(diào)整16個(gè)傳感器,生產(chǎn)效率大大提高;自動(dòng)調(diào)整排除人工調(diào)整的人為因素,調(diào)整精度提高;PC機(jī)能記錄傳感器的調(diào)整數(shù)據(jù),分析批次傳感器的質(zhì)量,從而達(dá)到對(duì)傳感器生產(chǎn)質(zhì)量的控制。
標(biāo)簽: ARM 液位傳感器 自動(dòng)檢驗(yàn)
上傳時(shí)間: 2013-07-19
上傳用戶:heart520beat
本文主要研究一種在嵌入式系統(tǒng)上的GPS終端的軟件設(shè)計(jì)方法。隨著GPS技術(shù)在包括道路測(cè)控、汽車導(dǎo)航、交通管理、石油勘探、海上作業(yè)和緊急救援等軍事和民用的眾多領(lǐng)域中的越來(lái)越廣泛的應(yīng)用和發(fā)展,GPS系統(tǒng)對(duì)生產(chǎn)、生活的影響也愈加深遠(yuǎn)。另一方面,硬件開(kāi)發(fā)與嵌入式操作系統(tǒng)以及軟件研發(fā)技術(shù)的不斷發(fā)展促使移動(dòng)計(jì)算技術(shù)在手持設(shè)備中也得到廣泛的應(yīng)用,掌上電腦(PDA)與智能手機(jī)等移動(dòng)式計(jì)算系統(tǒng)日益普及,功能日漸完善,在手持式設(shè)備中實(shí)現(xiàn)GPS移動(dòng)定位、導(dǎo)航等功能具有良好的市場(chǎng)前景。 鑒于嵌入式GPS系統(tǒng)要求處理速度快,占用存貯空間小,根據(jù)嵌入式系統(tǒng)的人機(jī)交互特點(diǎn),論文采用基于ARM架構(gòu)的S3C2410處理器作為基礎(chǔ)硬件平臺(tái),以O(shè)penSource的Linux作為操作系統(tǒng)平臺(tái),MiniGui為圖形用戶界面支持系統(tǒng),SQLite為數(shù)據(jù)庫(kù)管理系統(tǒng)研究并設(shè)計(jì)了應(yīng)用嵌入式地圖的GPS定位系統(tǒng)。 該系統(tǒng)不僅為用戶提供基本的地圖信息,還利用GPS儀器實(shí)現(xiàn)在地圖上定位功能,使用戶獲得當(dāng)前位置相關(guān)的附屬信息。該系統(tǒng)簡(jiǎn)單可行,不依賴其他服務(wù)器工作,可用在移動(dòng)設(shè)備、車載導(dǎo)航等領(lǐng)域。 論文研究了Linux在嵌入式系統(tǒng)中的應(yīng)用與MiniGUI圖形界面和SQLite數(shù)據(jù)庫(kù)系統(tǒng)向Arm-Linux系統(tǒng)上的移植;闡述了Linux下觸摸屏驅(qū)動(dòng)的設(shè)計(jì)與應(yīng)用;分析了GPS系統(tǒng)中地理坐標(biāo)系統(tǒng)的定義和坐標(biāo)轉(zhuǎn)換基本原理;根據(jù)轉(zhuǎn)換公式實(shí)現(xiàn)地理經(jīng)緯度坐標(biāo)、平面直角坐標(biāo)以及屏幕窗口坐標(biāo)間的相互轉(zhuǎn)換;分析了MapInfo電子地圖文件的基本格式;設(shè)計(jì)了用于存儲(chǔ)地圖信息及附屬信息的SQLite數(shù)據(jù)庫(kù);通過(guò)Linux與GPS接收器的通訊從GPS設(shè)備采集定位信息并進(jìn)行解析;在MiniGui上實(shí)現(xiàn)電子地圖與定位信息的顯示,支持觸摸屏上的人機(jī)交互;并在電子地圖上實(shí)現(xiàn)放大縮小、測(cè)距、查詢等基本功能。 論文最后同時(shí)給出了目標(biāo)系統(tǒng)的實(shí)現(xiàn)結(jié)果,并分析了系統(tǒng)設(shè)計(jì)中的一些不足,提出了在以后的工作中改進(jìn)系統(tǒng)效能的設(shè)想。
上傳時(shí)間: 2013-04-24
上傳用戶:zklh8989
作為一種全數(shù)字化的現(xiàn)場(chǎng)通信網(wǎng)絡(luò),現(xiàn)場(chǎng)總線以其可控性強(qiáng)、可靠性高、開(kāi)放性好等優(yōu)點(diǎn)。在實(shí)際應(yīng)用中常常需要在不同種類的現(xiàn)場(chǎng)總線間進(jìn)行數(shù)據(jù)通信以及用戶需要對(duì)不同種類的現(xiàn)場(chǎng)總線設(shè)備進(jìn)行操作和控制。同時(shí),工業(yè)測(cè)控系統(tǒng)在控制層采用現(xiàn)場(chǎng)總線技術(shù),而在管理層采用以太網(wǎng)構(gòu)成的企業(yè)信息網(wǎng)
標(biāo)簽: ARMVxWorks BSP 現(xiàn)場(chǎng)總線 網(wǎng)關(guān)
上傳時(shí)間: 2013-05-25
上傳用戶:xianglee
隨著SOC技術(shù)、IP技術(shù)以及集成電路技術(shù)的發(fā)展,RISC軟核處理器的研究與開(kāi)發(fā)設(shè)計(jì)開(kāi)始受到了人們的重視。基于FPGA的RISC軟核處理器在各個(gè)行業(yè)開(kāi)始得到了廣泛的應(yīng)用,特別是在一些基于FPGA的嵌入式系統(tǒng)中有著越來(lái)越廣泛的應(yīng)用前景。 該論文在研究了大量國(guó)內(nèi)外技術(shù)文獻(xiàn)的基礎(chǔ)上,總結(jié)了RISC處理器發(fā)展的現(xiàn)狀與水平。認(rèn)真分析了RISC處理器的基本結(jié)構(gòu),包括總線結(jié)構(gòu),流水線處理的原理,以及流水線數(shù)據(jù)通路和流水線控制的原理;并詳細(xì)分析了該設(shè)計(jì)采用的指令集——MIPS指令集的內(nèi)在結(jié)構(gòu)。設(shè)計(jì)出了一個(gè)32位RISC軟核處理器,這個(gè)軟核處理器采用五級(jí)流水線結(jié)構(gòu),能完成加法、減法、邏輯與、邏輯或、左移右移等算術(shù)邏輯操作,以及它們的組合操作。通過(guò)軟件仿真和在Altera的FPGA開(kāi)發(fā)板上進(jìn)行驗(yàn)證,證明了所設(shè)計(jì)的32位RISC處理器能準(zhǔn)確的執(zhí)行所選用的MIPS指令集,運(yùn)行速度能達(dá)到30MHz,功能良好。 通過(guò)對(duì)所設(shè)計(jì)對(duì)象特點(diǎn)及其可行性的研究,選用了Altera公司QuartusⅡ軟件作為設(shè)計(jì)與仿真驗(yàn)證的環(huán)境。在設(shè)計(jì)方法上,該課題采用了自頂向下的設(shè)計(jì)方法。在設(shè)計(jì)過(guò)程中采用了邊設(shè)計(jì)邊驗(yàn)證這種設(shè)計(jì)與驗(yàn)證相結(jié)合的設(shè)計(jì)流程,大大提高了設(shè)計(jì)的可靠性。該課題在設(shè)計(jì)過(guò)程中還提出了兩個(gè)有效的設(shè)計(jì)思路:第一是在32位寄存器的設(shè)計(jì)中利用FPGA的內(nèi)部RAM資源來(lái)設(shè)計(jì),減少了傳輸延時(shí),提高了運(yùn)行速度,并大大減少了對(duì)FPGA內(nèi)部資源的占用;第二是在系統(tǒng)架構(gòu)上采用了柔性化的設(shè)計(jì)方法,使得設(shè)計(jì)可以根據(jù)實(shí)際的需求適當(dāng)?shù)脑鰷p相應(yīng)的部件,以達(dá)到需求與性能的統(tǒng)一。這兩個(gè)方法都有效地解決了設(shè)計(jì)中出現(xiàn)的問(wèn)題,提高了處理器的性能。
上傳時(shí)間: 2013-07-21
上傳用戶:caozhizhi
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1