賽靈思ZYNQ-7000EPP系列開辟新型器件先河
標簽: ZYNQ 7000 EPP 賽靈思
上傳時間: 2013-10-17
上傳用戶:wangzhen1990
賽靈思采用專為 FPGA 定制的芯片制造工藝和創新型統一架構,讓 7 系列 FPGA 的功耗較前一代器件降低一半以上。
標簽: FPGA 賽靈思 功耗 減
上傳時間: 2013-10-10
上傳用戶:sklzzy
本白皮書介紹了有關賽靈思 28 nm 7 系列 FPGA 功耗的幾個方面,其中包括臺積電 28nm高介電層金屬閘 (HKMG) 高性能低功耗(28nm HPL 或 28 HPL)工藝的選擇。
標簽: FPGA 28 nm 賽靈思
上傳時間: 2013-10-24
上傳用戶:wcl168881111111
堆疊與載入賽靈思打造令人驚嘆的FPGA
標簽: FPGA 堆疊 賽靈思
上傳時間: 2013-11-03
上傳用戶:lizhizheng88
賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術,并將該技術與新型一體化 ASMBLTM 架構相結合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實現了前所未有的高集成度和高帶寬,為系統架構師和設計人員提供了一種可替代 ASSP和 ASIC 的全面可編程解決方案。
標簽: FPGA 312 WP 28
上傳時間: 2013-11-07
上傳用戶:zengduo
可編程技術勢在必行 — 用更少的資源實現更多功能 隨時隨地降低風險、使用可編程硬件設計平臺快速開發差異化產品 — 驅使人們不斷探索能夠提供更大容量、更低功耗和更高帶寬的 FPGA 解決方案,用來創建目前 ASIC 和 ASSP 所能提供的系統級功能。賽靈思已經開發出一種創新型 FPGA 設計和制造方法,能夠滿足“可編程技術勢在必行”的兩大關鍵要求。堆疊硅片互聯技術是新一代 FPGA 的基礎,不僅超越了摩爾定律,而且實現的功能能夠滿足最嚴格的設計要求。利用該技術,賽靈思縮短了批量交付最大型 FPGA 所需的時間,從而可以滿足最終客戶的批量生產需求。本白皮書將探討促使賽靈思開發堆疊硅片互聯技術的技術及經濟原因,以及使之實現的創新方法。
標簽: 380 WP 賽靈思 堆疊硅片
上傳用戶:Yue Zhong
賽靈思推出的三款全新產品系列不僅發揮了臺積電28nm 高介電層金屬閘 (HKMG) 高性能低功耗 (HPL) 工藝技術前所未有的功耗、性能和容量優勢,而且還充分利用 FPGA 業界首款統一芯片架構無與倫比的可擴展性,為新一代系統提供了綜合而全面的平臺基礎。目前,隨著賽靈思 7 系列 (Virtex®-7、Kintex™-7 和Artix™-7 系列) 的推出,賽靈思將系統功耗、性價比和容量推到了全新的水平,這在很大程度上要歸功于臺積電 28nm HKMG 工藝出色的性價比優勢以及芯片和軟件層面上的設計創新。結合業經驗證的 EasyPath™成本降低技術,上述新系列產品將為新一代系統設計人員帶來無與倫比的價值
標簽: Virtex Kintex Artix FPGA
上傳時間: 2015-01-02
上傳用戶:shuizhibai
北京中計新科儀器有限公司-安捷倫授權分銷商,安捷倫示波器探頭現貨平臺 代理銷售各類安捷倫示波器探頭。
標簽: 安捷倫 示波器 附件 頁
上傳時間: 2015-01-03
上傳用戶:guobing703
針對目標和背景具有空間連續性的特點,提出一種基于核密度估計和馬爾科夫隨機場的運動目標檢測方法。首先利用核密度估計計算像素點屬于背景的概率密度,在特征向量中加入顏色空間運動矢量分量來提高對背景擾動和光照變化的魯棒性;然后構造馬爾科夫隨機場,提出一種馬爾科夫隨機場能量函數代價項的構造方法,通過最小化其能量函數得到目標分割結果。實驗結果證明,該運動目標檢測算法對背景擾動和光照變化具有更好的魯棒性,錯誤檢測率更低。
標簽: 核密度估計 隨機場 運動目標檢測
上傳時間: 2014-01-20
上傳用戶:solmonfu
思源量儀電器元件清單
標簽: 思源 電器元件 清單
上傳時間: 2013-11-08
上傳用戶:siying
蟲蟲下載站版權所有 京ICP備2021023401號-1