亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

性價比更高的一款產(chǎn)品

  • 基于ARM的特種焊接機運動控制系統實時調度的研究

    作為先進制造業的核心技術之一,焊接控制技術的飛速發展,對我國焊接機運動控制系統的自動化和智能化水平提出了更高的要求。本課題研究的特種焊接機運動控制系統是多任務并發的實時系統,作為實時系統研究關鍵問題之一的實時調度問題一直都是實時控制系統中的研究熱點,因此對特種焊接機運動控制系統實時調度問題的研究對于保證焊接機的強實時性、高可靠性和高穩定性具有重要的現實意義。 針對特種焊接機實時多任務并行協調控制的特點,首先總結和分析了前人在焊接機運動控制系統相關技術方面取得的成果,在吸收前人先進技術的基礎上,對系統的實時調度問題和算法做了相關理論研究。同時結合實時控制系統的特點,進一步分析了幾種常見的實時操作系統,選擇μc/OS-Ⅱ實時操作系統作為研究的基礎,研究確定焊接機控制系統的實時調度方法。 給出了焊接機運動控制系統硬件平臺各個功能模塊電路的設計,搭建了以ARM微處理器為核心的焊接機運動控制系統硬件平臺。然后詳細分析了μc/OS-Ⅱ系統的任務調度、任務管理等內核基本功能模塊,針對焊接機運動控制系統實時調度存在的問題.對μc/OS-Ⅱ的內核及其任務調度算法進行擴展改進,研究一種混合的調度策略,即采用兩種調度策略實現對焊接機運動控制系統中普通任務和實時任務的調度,最大限度地提高系統的實時性。通過測試,驗證了對μc/OS-Ⅱ實時內核及其任務調度算法進行擴展改進設計的有效性和可行性,系統運行正常,滿足焊接機運動控制系統任務調度的要求。取得了復雜焊接機運動控制系統任務實時調度策略及算法的成果,對焊接控制領域自動化和智能化的發展具有實際應用價值。

    標簽: ARM 焊接機 運動控制系統 調度

    上傳時間: 2013-04-24

    上傳用戶:eddy77

  • 基于DSP的高性能異步電機矢量控制系統設計.pdf

    作為交流異步電機控制的一種方式,矢量控制技術已成為高性能變頻調速系統的首選方案。矢量控制系統中,磁鏈的觀測精度直接影響到系統控制性能的好壞。在轉子磁鏈定向的矢量控制系統中,轉矩電流和勵磁電流能得到完全解耦[1]。一般而言,轉子磁鏈觀測有兩種方法:電流模型法和電壓模型法。磁鏈的電流模型觀測法中需要電機轉子時間常數,而轉子時間常數易受溫度和磁飽和影響。為克服這些缺點,需要對電機的轉子參數進行實時觀測,但這樣將使得系統更加的復雜。磁鏈的電壓模型觀測法中不含轉子參數,受電機參數變化的影響較小。矢量控制計算量大,要求具有一定的實時性,從而對控制芯片的運算速度提出了更高的要求。 本文介紹了一種異步電機矢量控制系統的設計方法,采用了電壓模型觀測器[2]對轉子磁鏈進行估計,針對積分環節的誤差積累和直流漂移問題,采用了一種帶飽和反饋環節的積分器[3]來代替電壓模型觀測器中的純積分環節。整個算法在tms320f2812 dsp芯片上實現,運算速度快,保證了系統具有很好的實時性。

    標簽: DSP 性能 異步電機

    上傳時間: 2013-04-24

    上傳用戶:jhksyghr

  • 基于ARM的多路串行和以太網通信技術的研究與應用

    近年來,隨著控制系統規模的擴大和總線技術的發展,對數據采集和傳輸技術提出了更高的要求。目前,很多設備需要實現從單串口通信到多路串口通信的技術改進。同時,隨著以太網技術的發展和普及,這些設備的串行數據需要通過網絡進行傳輸,因而有必要尋求一種解決方案,以實現技術上的革新。 本文分別對串行通信和基于TCP/IP協議的以太網通信進行研究和分析,在此基礎上,設計一個嵌入式系統一基于APM處理器的多路串行通信與以太網通信系統,來實現F8-DCS系統中多路串口數據采集和以太網之間的數據傳輸。主要作了如下工作:首先,分析了當前串行通信的應用現狀和以太網技術的發展動態,通過比較傳統的多路串口通信系統的優缺點,設計出了一種采用CPID技術和CAN總線技術相結合的新型技術,并結合F8-DCS系統數據量大和實時性高的特點,對串行通訊幀同步的方法進行了詳細的研究。然后,根據課題的實際需求,對系統進行總體設計和功能模塊劃分,并詳細介紹了基于ARM7處理器的多路串口通信接口、以太網通信接口以及二者之間的數據傳輸接口的電路設計。在軟件設計上,對系統的啟動代碼、串行通信協議、串口驅動以及多串口與網口間雙向數據傳輸等進行了詳細的論述。最后,將上述技術應用于某大型火電廠主機F8-DCS系統I/O通訊網絡的測試與分析,達到了設計要求。

    標簽: ARM 多路 串行 以太網

    上傳時間: 2013-07-31

    上傳用戶:aeiouetla

  • WiMAX接收機中AGC的算法研究和FPGA實現

    用戶對寬帶無線接入業務、尤其是對于寬帶無線化以及移動化的需求日益增加,使無線寬帶接入技術WiMAX(World interoperability for Microwave Access,即全球微波接入互操作性技術)應運而生、迅猛發展,成為這兩年業界關注的焦點。除了通常的互聯網接入應用外,它還將在提供IPTV和VOIP等寬帶業務方面取得成功,它還有可能成為一種先進的4G蜂窩電話技術。WiMAX未來將進入蜂窩電話、筆記本電腦和機頂盒等應用中。 本文在介紹WiMAX傳輸標準802.16d基礎上,詳細闡述了WiMAX接收機中信道解調芯片中的自動增益控制(Automatic Gain Control,AGC)部分。首先介紹了自動增益控制系統的基本組成和其主要特性指標,通過對一個步進式AGC的分析,得到AGC模型的輸出公式。然后針對WiMAX接收機內AGC系統中的模數轉換器以及AGC電路進行介紹和理論分析。本文采用SPW(Signal Processing WorkSystem)模型對AGC電路基本結構的算法分析,并結合仿真結果對AGC電路做了詳盡解說并對參數進行了解釋說明。 最后給出了基于SPW和FPGA(Field Programmable Gate Array)驗證的結果。通過SPW對AGC進行了單獨的性能測試,并結合整個系統的性能測試來說明AGC可以和系統的其他模塊協同工作。在FPGA測試中,可以證明用Verilog實現后AGC也同樣能較好的工作。 本文實現的基于導頻的步進式的數字AGC是針對WiMAX系統的自動增益控制電路提出的解決方案。此算法結合WiMAX系統的傳輸方式,提出的算法具有迅速鎖定信號的特點,能夠滿足WiMAX系統的要求。同時,由于各種關鍵參數設計為寄存器可配的方式,具有很好的靈活性,也就具有了更高的移植性,可以作為一種通用的數字AGC算法。

    標簽: WiMAX FPGA AGC 接收

    上傳時間: 2013-04-24

    上傳用戶:zhanditian

  • 帶碼率控制的近無損圖像壓縮

    數字圖像的壓縮是解決圖像數據量大、存儲和傳輸困難的基本措施。圖像壓縮的方法很多,一般可分為有損壓縮和無損壓縮兩大類。有損壓縮允許一定程度的信息丟失,在滿足實際應用的條件下能夠取得較高的壓縮比;無損壓縮不允許信息丟失,但是壓縮比難以提高。在醫學圖像、遙感圖像等應用領域,對于圖像的壓縮比和失真度都有著較高要求,因此需要采用近無損壓縮的方法。近無損壓縮是有損壓縮和無損壓縮的一個折衷,允許一定的失真,能夠獲得高保真還原圖像的同時,得到比無損壓縮更高的壓縮比。 JPEG-LS是連續色調靜止圖像無損和近無損壓縮的國際標準,算法復雜度低,壓縮性能優越,但是JPEG-LS對不同圖像壓縮時壓縮比不可控制。本文在研究JPEG-LS近無損圖像壓縮算法的基礎上,針對具體應用背景,提出了一種基于塊的近無損壓縮方法。進一步利用圖像局部紋理特性分析,對不同特性的區域容忍不同的信息丟失程度,實現了對圖像壓縮的碼率控制。針對某工程應用中的具體要求,我們以FPGA為平臺,采用Verilog HDL語言對改進算法進行了硬件實現。 實驗結果證明,這種基于塊的具有碼率控制的近無損圖像壓縮算法,在實現較為精確的碼率控制的同時,能夠獲得較高的還原圖像質量,而且硬件實現復雜度低,能夠滿足對圖像的實時壓縮要求。

    標簽: 碼率控制 圖像壓縮

    上傳時間: 2013-06-18

    上傳用戶:zzbbqq99n

  • 高效的CABAC解碼器設計及FPGA實現

    H.264/AVC是ITU與ISO/IEC(International Standard Organization/Intemational Electrotechnical Commission國際標準化組織/國際電工委員會)聯合推出的活動圖像編碼標準。作為最新的國際視頻編碼標準,H.264/AVC與MPEG-4、H.263等視頻編碼標準相比,性能有了很大提高,并已在流媒體、數字電視、電話會議、視頻存儲等諸多領域得到廣泛的應用。基于上下文的自適應二進制算術編碼(Conrext-based Adaptive Binary Arithmetic Coding,CABAC)是H.264/AVC的兩個熵編碼方案之一,相對于另一熵編碼方案-CAVLC(基于上下文的自適應可變長編碼),CABAC具有更高的數據壓縮率:在同等編碼質量下要比CAVLC提高10%~15%的壓縮率。CABAC能實現很高的數據壓縮率,但這是以增加實現的復雜性為代價的。在已有的硬件實現方法上,CABAC的解碼效率并不高。 論文在深入研究CABAC解碼算法及其實現流程,并在仔細分析了H.264/AVC碼流結構的基礎上,總結出了影響CABAC解碼效率的各個環節,并以此為出發點,對CABAC解碼所需中的各個功能模塊進行了優化設計,設計出一種新的CABAC解碼器結構,相對于一般的CABAC解碼器,它的解碼效率得到了顯著提高。論文針對影響CABAC解碼過程的"瓶頸"問題一多次訪問存儲部件影響解碼速率,提出了新的存儲組織方式,并根據CABAC的碼流結構特性,采用4個子解碼器級聯的方式來進一步提高解碼速率。 最后,用Verilog語言對所設計的CABAC解碼器進行了描述,用EDA軟件對其進行了仿真,并在FPGA上驗證了其功能,結果顯示,該CABAC解碼器結構顯著提高了解碼效率,能夠滿足高檔次實時通訊的要求。

    標簽: CABAC FPGA 解碼器

    上傳時間: 2013-07-03

    上傳用戶:huazi

  • 基于FPGADSP激光測距系統的研究

    從制成世界上第一臺激光器開始,激光優異的單色性、方向性和高亮度特點引起了各界的關注。激光測距技術是目前應用較為廣泛的一種激光技術,它與一般測距方法相比,具有操作方便,精度高和晝夜可用的優點。目前激光測距技術分成脈沖式和連續式兩種類型,連續式測距系統隨著近年來激光技術的發展逐漸引起人們的關注,在民用領域,尤其是在一些對數據的實時性要求不很高的系統中得到普遍應用。 小型化、智能化、高精度、對人眼安全是激光測距的發展方向,但是目前的測距儀普遍存在元器件較多、功耗相對較高、靈活性不夠、適應能力不強、抗干擾能力不強等缺點,不利于整機的一體化和小型化設計。 基于上述局限性,本文提出一種新的思想,將數字信號處理技術應用到連續式相位激光測距技術中,具體是利用DDS(直接數字頻率合成)技術產生用于調制激光器的正弦信號,利用FPGA與DSP技術實現高速數字化處理。該方法不僅克服了上面所述的缺點,而且還具有以下的優點:可以通過軟件的方法改變調制頻率,大大簡化了測相電路,提高了使用的方便性:解決了激光連續測距中頻率輸出不穩定和相位抖動的問題,使測距儀的穩定性更高;采用DSP處理芯片對信號進行處理,處理速度更快,提高了實時性;采用FFT技術測相,不僅精度高,而且隨著微電子技術的不斷發展,精度還有上升的空間。 本文從理論和實驗上驗證了該測距方案的可行性。在采用實時取樣補償技術的情況下,該測距方案的測距精度可達到毫米量級,該測距方案設計新穎,系統受環境因素影響較小,可在惡劣環境下進行短距離(一般小于15米)的測量。實驗結果表明,該設計方案基本上達到預期的指標要求。

    標簽: FPGADSP 激光測距系統

    上傳時間: 2013-06-08

    上傳用戶:manking0408

  • 基于FPGA的串行通信實現與CRC校驗

    本文應用EDA技術,基于FPGA器件設計與實現UART,并采用CRC校驗。主要工作如下: 1、在異步串行通信電路部分完全用FPGA來實現。選用Xilinx公司的SpartanⅢ系列的XC3S1000來實現異步串行通信的接收、發送和接口控制功能,利用FPGA集成度比較高,具有在線可編程能力,在其完成各種功能的同時,完全可以將串行通信接口構建其中,可根據實際需求分配資源。 2、利用VerilogHDL語言非常容易掌握,功能比VHDL更強大的特點,可以在設計時不斷修改程序,來適用不同規模的應用,而且采用Verilog輸入法與工藝性無關,利用系統設計時對芯片的要求,施加不同的約束條件,即可設計出實際電路。 3、利用ModelSim仿真工具對程序進行功能仿真和時序仿真,以驗證設計是否能獲得所期望的功能,確定設計程序配置到邏輯芯片之后是否可以運行,以及程序在目標器件中的時序關系。 4、為保證數據傳輸的正確性,采用循環冗余校驗CRC(CyclicRedundancyCheck),該編碼簡單,誤判概率低,為了減少硬件成本,降低硬件設計的復雜度,本設計通過CRC算法軟件實現。 實驗結果表明,基于EDA技術的現場可編程門陣列FPGA集成度高,結構靈活,設計方法多樣,開發周期短,調試方便,修改容易,采用FPGA較好地實現了串行數據的通信功能,并對數據作了一定的處理,本設計中為CRC校驗。另外,可以利用FPGA的在線可編程特性,對本設計電路進行功能擴展,以滿足更高的要求。

    標簽: FPGA CRC 串行 通信實現

    上傳時間: 2013-04-24

    上傳用戶:Altman

  • 一款基于SRAM的FPGA器件設計

    FPGA是一種可通過用戶編程來實現各種數字電路的集成電路器件。用FPGA設計數字系統有設計靈活、低成本,低風險、面市時間短等好處。本課題在結合國際上FPGA器件方面的各種研究成果基礎上,對FPGA器件結構進行了深入的探討,重點對FPGA的互連結構進行了分析與優化。FPGA器件速度和面積上相對于ASIC電路的不足很大程度上是由可編程布線結構造成的,FPGA一般用大量的可編程傳輸管開關和通用互連線段實現門器件的連接,而全定制電路中僅用簡單的金屬線實現,傳輸管開關帶來很大的電阻和電容參數,因而速度要慢于后者。這也說明,通過優化可編程連接方式和布線結構,可大大改善電路的性能。本文研究了基于SRAM編程技術的FPGA器件中邏輯模塊、互連資源等對FPGA性能和面積的影響。論文中在介紹FPGA器件的體系構架后,首先對開關矩陣進行了研究,結合Wilton開關矩陣和Disioint開關矩陣的特點,得到一個連接更加靈活的開關矩陣,提高了FPGA器件的可布線性,接著本課題中又對通用互連線長度、通用互連線間的連接方式和布線通道的寬度等進行了探討,并針對本課題中的FPGA器件,得出了一套適合于中小規模邏輯器件的通用互連資源結構,仿真顯示新的互連方案有較好的速度和面積性能,在互連資源的面積和性能上達到一個很好的折中。 接下來課題中對FPGA電路的可編程邏輯資源進行了研究,得到了一種邏輯規模適中的粗粒度邏輯塊簇,該邏輯塊簇采用類似Xilinx 公司的FPGA產品的LUT加觸發器結構,使邏輯塊簇內部基本邏輯單元的聯系更加緊密,提高了邏輯資源的功能和利用率。隨后我們還研究了IO模塊數目的確定和分布式SRAM結構中編程電路結構的設計,并簡單介紹了SRAM單元的晶體管級設計原理。最后,在對FPGA構架研究基礎上,完成了一款FPGA電路的設計并設計了相應的電路測試方案,該課題結合CETC58研究所的一個重要項目進行,目前已成功通過CSMC0.6μm 2P2M工藝成功流片,測試結果顯示其完全達到了預期的性能。

    標簽: SRAM FPGA 器件設計

    上傳時間: 2013-04-24

    上傳用戶:6546544

  • 基于FPGA的遺傳算法的硬件實現

    遺傳算法是一種基于自然選擇原理的優化算法,在很多領域有著廣泛的應用。但是,遺傳算法使用計算機軟件實現時,會隨著問題復雜度和求解精度要求的提高,產生很大的計算延時,這種計算的延時限制了遺傳算法在很多實時性要求較高場合的應用。為了提升運行速度,可以使用FPGA作為硬件平臺,設計數字系統完成遺傳算法。和軟件實現相比,硬件實現盡管在實時性和并行性方面具有很大優勢,但同時會導致系統的靈活性不足、通用性不強。本文針對上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺劃分成兩類模塊:系統功能模塊和算子功能模塊。針對不同問題,可以在保持系統功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優化運算。本文基于Xilinx公司的Virtex5系列FPGA平臺,使用VerilogHDL語言實現了偽隨機數發生模塊、隨機數接口模塊、存儲器接口/控制模塊和系統控制模塊等系統功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉變異算子模塊等遺傳算法功能模塊,構建了系統功能構架和遺傳算子庫。該設計方法不僅使遺傳算法平臺在解決問題時具有更高的靈活性和通用性,而且維持了系統架構的穩定。本文設計了多峰值、不連續、不可導函數的極值問題和16座城市的旅行商問題 (TSP)對遺傳算法硬件平臺進行了測試。根據測試結果,該硬件平臺表現良好,所求取的最優解誤差均在1%以內。相對于軟件實現,該系統在求解一些復雜問題時,速度可以提高2個數量級。最后,本文使用FPGA實現了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺的運行速度在上述基礎上提高了近1倍,取得了顯著的效果。關鍵詞:遺傳算法,硬件實現,并行設計,FPGA,TSP

    標簽: FPGA 算法 硬件實現

    上傳時間: 2013-06-15

    上傳用戶:hakim

主站蜘蛛池模板: 竹山县| 景泰县| 苗栗市| 南江县| 青海省| 海口市| 贺兰县| 苍溪县| 微博| 玛曲县| 甘谷县| 西乌| 会理县| 南通市| 全椒县| 盈江县| 鄂州市| 崇义县| 渭南市| 宜丰县| 开阳县| 韶山市| 玉门市| 平潭县| 江源县| 濮阳市| 连城县| 苍山县| 连州市| 宜君县| 房产| 巫溪县| 缙云县| 顺义区| 枣庄市| 澄江县| 犍为县| 嵊泗县| 社旗县| 罗甸县| 新宁县|