本文介紹一種以CPLD[1]為核心、以VHDL[2]為開發工具的時間控制器,該控制器不僅具有時間功能,而且具有定時器功能,能在00:00~23:59之間任意設定開啟時間和關閉時間,其設置方便、靈活,廣泛應用于路燈、廣告燈箱、霓虹燈等處的定時控制。
標簽: CPLD VHDL 核心 開發工具
上傳時間: 2013-08-16
上傳用戶:chenjjer
介紹了光纖光柵感溫火災探測系統的應用原理,并重點闡述了用CPLD 設計虛擬MC14499 器件模塊,給出并解釋了用Verilog HDL 語言實現的部分程序和仿真測試結果。
標簽: 光纖光柵 火災探測
上傳用戶:zhang_yi
使用FPGA實現直方圖基本處理——均衡化、規定化的例子
標簽: FPGA 直方圖 均衡
上傳用戶:bensonlly
主要介紹了FPGA設計的基本原則、基本設計思想、基本操作技巧、常用模塊。
標簽: 設計思想 基本操作 模塊
上傳時間: 2013-08-17
上傳用戶:lanwei
基于FPGA的交通燈的設計 有Verilog HDL 源碼、仿真圖與引腳配置圖,已下載實現\r\n
標簽: Verilog FPGA HDL 交通燈
上傳時間: 2013-08-18
上傳用戶:BOBOniu
實時電話計費系統是企業、事業單位信息管理的一個重要組成部分。介紹了一種用FPGA 器件實現電話計費系統的方法, 并給出了設計框圖和詳細設計過程, 設計采用Verilog_HDL 硬件語言。
標簽: 電話 單位 信息管理 分
上傳用戶:manking0408
有時間顯示與設置、秒表、鬧鐘、日期顯示與設置功能,用6個數碼管顯示。
標簽: 鬧鐘
上傳時間: 2013-08-20
上傳用戶:ttpay
基于FPGA的鍵盤掃描模塊的設計實現,感興趣的請下載
標簽: FPGA 鍵盤掃描 模塊
上傳時間: 2013-08-22
上傳用戶:kbnswdifs
MIL-STD一1553B是一種集中控制式、時分指令/響應型多路串行數據總線標\r\n準,具有高可靠性和靈活性,已經成為現代航空機載系統設備互聯的最有效的解\r\n決方案,廣泛的應用于飛機、艦船、坦克等武器平臺上,并且越來越多的應用到\r\n民用領域。完成1553B總線數據傳輸功能的關鍵部件是總線接口芯片11][41。\r\n在對M幾STD一1553B數據總線協議進行研究后,參考國外一些芯片的功能結\r\n構,結合EDA技術,本論文提出了基于FPGA的1553B總線接口芯片的設計方案。\r\n在介紹了總線
標簽: MIL-STD 1553B 集中控制 時分
上傳時間: 2013-08-26
上傳用戶:manlian
PLD、CPLD、FPGA有何不同?(問與答)
標簽: CPLD FPGA PLD
上傳時間: 2013-08-29
上傳用戶:windypsm
蟲蟲下載站版權所有 京ICP備2021023401號-1