在V29的版本上升級。發布日期2011-08-19. -------------------------------------------------------------------------------- 歡迎使用免費軟件《串口獵人》V31 ! -------------------------------------------------------------------------------- 友情提醒1:本軟件如有新版本,將發布到我的博客《匠人的百寶箱》,歡迎光臨! 友情提醒2:點擊右側【清除】按鈕,可清除本幫助信息。清除后如想再次查閱,請重啟軟件。 -------------------------------------------------------------------------------- 《串口獵人》功能簡介 -------------------------------------------------------------------------------- 一、基本功能 1、支持16個COM口、自動/手動搜索串口、串口參數的設置和查看。 2、支持查看或修改串口控制線(DTR、RTS、DCD等等)的狀態。 3、支持基本的收、發、查看、保存、載入、清除等功能。 4、兩種收發格式:HEX碼/字符串,支持中文字符串。(英文=ASCII碼,中文=ANSI(GBK)碼)。 5、大容量的收碼區,為了加快顯示速度會把超過10K的數據自動隱藏(可以點擊【全顯】鈕查看)。 6、收碼區的顯示方式可以靈活設置:原始接收數據、按幀換行、通道數據、發送數據。 7、可以為收到的數據標注時間和來源。 8、可以自動比對發碼區和收碼區的數據是否一致(用于自發自收測試模式)。 9、收碼區的內容,可以點擊【轉發】鈕轉到發碼區。 10、可以在每次發碼之前自動清除收碼區。 二、高級發碼功能 1、自動發列表功能:支持多組(最多16組)數據的輪流發送。 2、自動發文件功能:支持文件逐行發送。 3、輪發規則可以靈活設置,比如可以定時發,也可以收到應答后立即發。 4、輪發的間隔、無應答重發次數和循環次數均可靈活設置。 5、靈活的幀格式設置。支持自動添加幀頭、幀尾、幀長、校驗、回車換行符。 6、幀頭、幀尾、幀長、校驗,是否要參與校驗或計入幀長,皆可靈活設置。 7、支持3種校驗方式:SC(累加和校驗)、LRC(縱向冗余校驗)、BBC(異或和校驗)。 8、校驗碼和幀長的長度,可以選擇單/雙字節。 三、高級收碼功能 1、支持按幀接收數據。 2、能自動進行幀結束判定(方式非常靈活,可以按幀頭、幀尾、幀長或時間)。 3、即時顯示最新一幀內容。 4、擁有八個獨立接收通道,可以自動從指定幀中指定位置收取有效數據。 5、每個通道的數據,可以獨自顯示、保存、清除。也可以送到收碼區去顯示。 6、可以設置通道收取數據的首地址、字節長度(單字節或多字節)、碼制(HEX/BCD)、符號位形式。 7、示波器功能,可把收取的數據用波形方式顯示。示波器的通道數、倍率、偏移、周期、顏色和線寬等可調。 8、碼表功能,可把收取的數據用碼表方式顯示。(可以設置碼表的最大/最小值和報警值)。 9、柱狀圖功能,可把收取的數據用柱狀圖方式顯示。(也可以設置最大/最小值和報警值)。 10、可以把實施繪制的圖形保存為圖片。 四、其它貼心設計 1、用戶的設置內容,可以保存/載入或恢復默認值。可以選擇啟動時載入默認值還是上次設置值。 2、可以通過提示區和狀態指示了解軟件當前工作狀態。 3、當鼠標停留在按鈕、文本框或其它控件上,會獲得必要的提示。 4、右下角的圖釘按鈕,可以把窗口釘在最前面,避免被其它窗口覆蓋。 5、附送串口電路、協議、碼表等參考資料。 6、在【版權信息】標簽頁有匠人的聯系方式,歡迎交流。
上傳時間: 2013-07-28
上傳用戶:lili1990
·給大家發個用C語言寫的,是個開環的。可用模擬示波器看波形的正弦波頻率等參數,如果用數字示波器看波形,用電阻和電容搭一個低通濾波器,然后再看波形。程序中的FREQ為頻率變量,改變其可改變波形的頻率。建議在做電機實際控制器頻率在10Hz~50Hz之間調節,否則后果自負。
上傳時間: 2013-04-24
上傳用戶:llandlu
讀取串口數據并畫出曲線圖的VC++程序源碼
標簽: 虛擬示波器
上傳時間: 2013-04-24
上傳用戶:kaka
該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-09-04
上傳用戶:qweqweqwe
1、 利用FLEX10的片內RAM資源,根據DDS原理,設計產生正弦信號的各功能模塊和頂層原理圖; 2、 利用實驗板上的TLC7259轉換器,將1中得到的正弦信號,通過D/A轉換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時鐘頻率為16KHz時,輸出正弦波分辨率達到1Hz; 在輸入時鐘頻率為4MHz時,輸出正弦波分辨率達到256Hz; 4、 通過RS232C通信,實現FPGA和PC機之間串行通信,從而實現用PC機改變頻率控制字,實現對輸出正弦波頻率的控制。
上傳時間: 2013-09-06
上傳用戶:zhuimenghuadie
數字通信系統設計關注的一個主要問題是誤碼率(BER)。ADC噪聲對系統BER的影響可以分析得出,但前提是該噪聲須為高斯噪聲。遺憾的是,ADC可能存在非高斯誤碼,簡單分析根本無法預測其對BER的貢獻。在數字示波器等儀表應用中,誤碼率也可能造成問題,尤其是當器件工作于“單發”模式時,或者當器件嘗試捕獲偶爾出現的瞬變脈沖時。誤碼可能被誤解為瞬變脈沖,從而導致錯誤的結果。本指南介紹ADC中可能貢獻誤差率的基本因素,減少問題的辦法,以及BER的測量方法。
上傳時間: 2014-01-01
上傳用戶:banlangen
給出了具有置0、置1功能及不確定輸出狀態的同步RS觸發器的Multisim仿真方法,即用字組產生器產生所需的各類輸入信號,用四蹤示波器同步顯示輸入信號及狀態輸出信號的波形,可直觀描述觸發器的置0、置1過程及不確定狀態的產生過程。分析了同步RS觸發器不確定輸出狀態的Multisim仿真方案。所述方法的創新點是解決了同步RS觸發器的工作波形無法用電子實驗儀器進行分析驗證的問題。
上傳時間: 2013-10-12
上傳用戶:米卡
一、實驗目的 1.觀察RC電路充放電過程,掌握時間常數的測量方法。 2.研究RC積分電路和微分電路的特點。 二、實驗任務 1.觀察記錄圖示電路的放電過程。求出時間常數τ。 2.設計時間常數τ為1ms的RC積分電路和微分電路,用示波器觀察在脈沖信號源周期不同(與時間常數相比,即輸入脈沖寬度T<<τ、T=τ、T>>τ)時的電路輸出,記錄輸入、輸出波形。
上傳時間: 2013-10-25
上傳用戶:baitouyu
數字與模擬電路設計技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導體組件所構成,雖然半導體組件高速、高頻化時會有EMI的困擾,不過為了充分發揮半導體組件應有的性能,電路板設計與封裝技術仍具有決定性的影響。 模擬與數字技術的融合由于IC與LSI半導體本身的高速化,同時為了使機器達到正常動作的目的,因此技術上的跨越競爭越來越激烈。雖然構成系統的電路未必有clock設計,但是毫無疑問的是系統的可靠度是建立在電子組件的選用、封裝技術、電路設計與成本,以及如何防止噪訊的產生與噪訊外漏等綜合考慮。機器小型化、高速化、多功能化使得低頻/高頻、大功率信號/小功率信號、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數字電路,經常出現在同一個高封裝密度電路板,設計者身處如此的環境必需面對前所未有的設計思維挑戰,例如高穩定性電路與吵雜(noisy)性電路為鄰時,如果未將噪訊入侵高穩定性電路的對策視為設計重點,事后反復的設計變更往往成為無解的夢魘。模擬電路與高速數字電路混合設計也是如此,假設微小模擬信號增幅后再將full scale 5V的模擬信號,利用10bit A/D轉換器轉換成數字信號,由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結果造成10bit以上的A/D轉換器面臨無法順利運作的窘境。另一典型實例是使用示波器量測某數字電路基板兩點相隔10cm的ground電位,理論上ground電位應該是零,然而實際上卻可觀測到4.9mV數倍甚至數十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數字混合電路的grand所造成的話,要測得4.9 mV的信號根本是不可能的事情,也就是說為了使模擬與數字混合電路順利動作,必需在封裝與電路設計有相對的對策,尤其是數字電路switching時,ground vance noise不會入侵analogue ground的防護對策,同時還需充分檢討各電路產生的電流回路(route)與電流大小,依此結果排除各種可能的干擾因素。以上介紹的實例都是設計模擬與數字混合電路時經常遇到的瓶頸,如果是設計12bit以上A/D轉換器時,它的困難度會更加復雜。
上傳時間: 2013-11-16
上傳用戶:731140412
Hyperlynx仿真應用:阻抗匹配.下面以一個電路設計為例,簡單介紹一下PCB仿真軟件在設計中的使用。下面是一個DSP硬件電路部分元件位置關系(原理圖和PCB使用PROTEL99SE設計),其中DRAM作為DSP的擴展Memory(64位寬度,低8bit還經過3245接到FLASH和其它芯片),DRAM時鐘頻率133M。因為頻率較高,設計過程中我們需要考慮DRAM的數據、地址和控制線是否需加串阻。下面,我們以數據線D0仿真為例看是否需要加串阻。模型建立首先需要在元件公司網站下載各器件IBIS模型。然后打開Hyperlynx,新建LineSim File(線路仿真—主要用于PCB前仿真驗證)新建好的線路仿真文件里可以看到一些虛線勾出的傳輸線、芯片腳、始端串阻和上下拉終端匹配電阻等。下面,我們開始導入主芯片DSP的數據線D0腳模型。左鍵點芯片管腳處的標志,出現未知管腳,然后再按下圖的紅線所示線路選取芯片IBIS模型中的對應管腳。 3http://bbs.elecfans.com/ 電子技術論壇 http://www.elecfans.com 電子發燒友點OK后退到“ASSIGN Models”界面。選管腳為“Output”類型。這樣,一樣管腳的配置就完成了。同樣將DRAM的數據線對應管腳和3245的對應管腳IBIS模型加上(DSP輸出,3245高阻,DRAM輸入)。下面我們開始建立傳輸線模型。左鍵點DSP芯片腳相連的傳輸線,增添傳輸線,然后右鍵編輯屬性。因為我們使用四層板,在表層走線,所以要選用“Microstrip”,然后點“Value”進行屬性編輯。這里,我們要編輯一些PCB的屬性,布線長度、寬度和層間距等,屬性編輯界面如下:再將其它傳輸線也添加上。這就是沒有加阻抗匹配的仿真模型(PCB最遠直線間距1.4inch,對線長為1.7inch)。現在模型就建立好了。仿真及分析下面我們就要為各點加示波器探頭了,按照下圖紅線所示路徑為各測試點增加探頭:為發現更多的信息,我們使用眼圖觀察。因為時鐘是133M,數據單沿采樣,數據翻轉最高頻率為66.7M,對應位寬為7.58ns。所以設置參數如下:之后按照芯片手冊制作眼圖模板。因為我們最關心的是接收端(DRAM)信號,所以模板也按照DRAM芯片HY57V283220手冊的輸入需求設計。芯片手冊中要求輸入高電平VIH高于2.0V,輸入低電平VIL低于0.8V。DRAM芯片的一個NOTE里指出,芯片可以承受最高5.6V,最低-2.0V信號(不長于3ns):按下邊紅線路徑配置眼圖模板:低8位數據線沒有串阻可以滿足設計要求,而其他的56位都是一對一,經過仿真沒有串阻也能通過。于是數據線不加串阻可以滿足設計要求,但有一點需注意,就是寫數據時因為存在回沖,DRAM接收高電平在位中間會回沖到2V。因此會導致電平判決裕量較小,抗干擾能力差一些,如果調試過程中發現寫RAM會出錯,還需要改版加串阻。
上傳時間: 2013-11-05
上傳用戶:dudu121