:針對現場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設計方法,選用Xilinx的Spartan2E芯片設計一個多通道圖像信號處理系統。
標簽: FPGA 雙向端口
上傳時間: 2013-08-17
上傳用戶:xiaoyunyun
真序擴頻通信系統的SYSTEMVIEW信真及其FPGA實現發送端設計
標簽: SYSTEMVIEW FPGA 發送
上傳時間: 2013-08-28
上傳用戶:debuchangshi
cpld與單片機8051的通信的設計方法 以及cpld和單片機的端口對應
標簽: cpld 8051 單片機 通信
上傳時間: 2013-09-01
上傳用戶:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端設計工具FPGAAdvantage
標簽: FPGAAdvantage 高端 設計工具
上傳時間: 2013-09-03
上傳用戶:黃蛋的蛋黃
Allegro 里面如何在端接匹配的情況下調等長線
標簽: Allegro 端接 等長線
上傳時間: 2013-09-06
上傳用戶:gdgzhym
圖1所示電路可將高頻單端輸入信號轉換為平衡差分信號,用于驅動16位10 MSPS PulSAR® ADC AD7626。該電路采用低功耗差分放大器ADA4932-1來驅動ADC,最大限度提升AD7626的高頻輸入信號音性能。此器件組合的真正優勢在于低功耗、高性能
標簽: MSPS 7626 ADC AD
上傳時間: 2013-10-21
上傳用戶:佳期如夢
帶有異步復位端的D觸發器#2
標簽: 異步復位 D觸發器
上傳時間: 2014-12-23
上傳用戶:caiqinlin
本設計通過采用分割電容陣列對DAC進行優化,在減小了D/A轉換開關消耗的能量、提高速度的基礎上,實現了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數轉換器。使用cadence spectre 工具進行仿真,仿真結果表明,設計的D/A轉換器和比較器等電路滿足10-bit A/D 轉換的要求,逐次逼近A/D轉換器可以正常工作。
標簽: bit SAR ADC 10
上傳時間: 2013-11-21
上傳用戶:chukeey
三端穩壓器,主要有兩種,一種輸出電壓是固定的,稱為固定輸出三端穩壓器,另一種輸出電壓是可調的,稱為可調輸出三端穩壓器,其基本原理相同,均采用串聯型穩壓電路。在線性集成穩壓器中,由于三端穩壓器只有三個引出端子,具有外接元件少,使用方便,性能穩定,價格低廉等優點,因而得到廣泛應用。
標簽: 三端穩壓器 性能
上傳用戶:qwe1234
緒論 3線性及邏輯器件新產品優先性計算領域4PCI Express®多路復用技術USB、局域網、視頻多路復用技術I2C I/O擴展及LED驅動器RS-232串行接口靜電放電(ESD)保護服務器/存儲10GTL/GTL+至LVTTL轉換PCI Express信號開關多路復用I2C及SMBus接口RS-232接口靜電放電保護消費醫療16電源管理信號調節I2C總線輸入/輸出擴展電平轉換靜電放電保護 手持設備22電平轉換音頻信號路由I2C基帶輸入/輸出擴展可配置小邏輯器件靜電放電保護鍵區控制娛樂燈光顯示USB接口工業自動化31接口——RS-232、USB、RS-485/422繼電器及電機控制保持及控制:I2C I/O擴展信號調節便攜式工業(掌上電腦/掃描儀) 36多路復用USB外設卡接口接口—RS-232、USB、RS-485/422I2C控制靜電放電保護 對于任意外部接口連接器的端口來說,靜電放電的沖擊一直是對器件可靠性的威脅。許多低電壓核心芯片或系統級的特定用途集成電路(ASIC)提供了器件級的人體模型(HBM)靜電放電保護,但無法應付系統級的靜電放電。一個卓越的靜電放電解決方案應該是一個節省空間且經濟高效的解決方案,可保護系統的相互連接免受外部靜電放電的沖擊。
標簽: 線性 邏輯器件 選擇指南
上傳時間: 2013-10-18
上傳用戶:mikesering
蟲蟲下載站版權所有 京ICP備2021023401號-1