視頻監(jiān)控以其直觀方便、準(zhǔn)確、信息內(nèi)容豐富而廣泛應(yīng)用于許多場(chǎng)合,已經(jīng)滲透到交通、城市治安、國防等多種領(lǐng)域,甚至家庭安防,在人們的日常生活中扮演著越來越重要的作用。 由于傳統(tǒng)的視頻監(jiān)控系統(tǒng)存在著結(jié)構(gòu)復(fù)雜、穩(wěn)定性可靠性不高、價(jià)格昂貴而且傳輸距離明顯受限的缺點(diǎn)。近年來,隨著計(jì)算機(jī)、網(wǎng)絡(luò)、電子與通信、圖像處理等技術(shù)的飛速發(fā)展,嵌入式網(wǎng)絡(luò)視頻監(jiān)控技術(shù)應(yīng)用而生。 本文針對(duì)視頻監(jiān)控系統(tǒng)的實(shí)際需求,結(jié)合嵌入式技術(shù)、圖像處理技術(shù)和網(wǎng)絡(luò)技術(shù),設(shè)計(jì)并實(shí)現(xiàn)了一種實(shí)時(shí)性好、可靠性高、成本低的嵌入式網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)。該系統(tǒng)以ARM9微處理器作為硬件平臺(tái),以具有開發(fā)資源豐富、免費(fèi)等優(yōu)勢(shì)的Linux操作系統(tǒng)作為軟件開發(fā)平臺(tái)。該系統(tǒng)采用以太網(wǎng)作為網(wǎng)絡(luò)傳輸介質(zhì),并使用TCP/IP網(wǎng)絡(luò)協(xié)議。視頻數(shù)據(jù)的傳輸協(xié)議選擇了支持組播技術(shù)的RTP/RTCP傳輸協(xié)議,客戶端在Linux下實(shí)現(xiàn)了基于SDL庫視頻顯示。 論文首先描述了嵌入式系統(tǒng)與視頻監(jiān)控技術(shù)的發(fā)展及相關(guān)技術(shù),分析了國內(nèi)外視頻監(jiān)控系統(tǒng)的現(xiàn)狀和發(fā)展趨勢(shì),對(duì)視頻監(jiān)控系統(tǒng)研究的背景和意義進(jìn)行了闡述,并討論了幾種常見的視頻監(jiān)控解決方案,對(duì)幾種目前流行的視頻壓縮算法進(jìn)行了對(duì)比;然后,提出了嵌入式視頻監(jiān)控系統(tǒng)的軟、硬件總體架構(gòu),并逐步對(duì)硬件平臺(tái)和軟件模塊設(shè)計(jì)進(jìn)行了選擇和細(xì)化。其中,硬件平臺(tái)根據(jù)視頻數(shù)據(jù)采集以及處理需要選擇了攝像頭和存儲(chǔ)器;軟件設(shè)計(jì)中,首先完成了嵌入式系統(tǒng)的交叉開發(fā)環(huán)境搭建,針對(duì)ARM-Linux特性,完成了在開發(fā)板上操作系統(tǒng)和文件系統(tǒng)等移植,最后完成了Linux下V4L視頻采集、JPEG圖像壓縮、RTP/RTCP網(wǎng)絡(luò)傳輸、SDL庫視頻顯示以及avi格式視頻文件保存等。 此外,對(duì)系統(tǒng)構(gòu)建過程中所用到的某些關(guān)鍵技木進(jìn)行了較為詳盡的探討和研究,這對(duì)于從事相關(guān)科研工作的同仁們具有一定的參考價(jià)值。
標(biāo)簽: ARM 嵌入式 網(wǎng)絡(luò)視頻監(jiān)控 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-04-24
上傳用戶:emouse
在利益的驅(qū)使下,超限運(yùn)輸在世界各地已成為了普遍現(xiàn)象。這給國家?guī)砹酥T多經(jīng)濟(jì)和社會(huì)問題。實(shí)踐證明動(dòng)態(tài)稱重系統(tǒng)(WIM)能有效地抑制超限運(yùn)輸,但同時(shí)也存在部分問題,這些問題的解決有賴于國家相關(guān)法規(guī)的出臺(tái),也有賴于關(guān)鍵測(cè)量設(shè)備(WIM系統(tǒng))性能的提高。 由于應(yīng)變式稱重傳感器容易受到各種環(huán)境干擾,對(duì)環(huán)境適應(yīng)性差,課題采用光纖Bragg光柵傳感器(FBG)作為稱重傳感器,它具有很強(qiáng)的抗干擾性,利于提高系統(tǒng)測(cè)量精度。使用光纖傳感器的關(guān)鍵是波長(zhǎng)解調(diào)技術(shù),本文在比較了幾種常見解調(diào)技術(shù)的前提下,結(jié)合課題的實(shí)際情況選用了基于F-P腔可調(diào)諧濾波解調(diào)方法,文章在分析該解調(diào)方法原理的基礎(chǔ)上,設(shè)計(jì)了解調(diào)器中的各個(gè)硬件電路模塊;此外,為了提高數(shù)據(jù)采集、傳輸?shù)男剩恼逻€對(duì)數(shù)據(jù)緩沖電路進(jìn)行了設(shè)計(jì),在電路中引入了換體存儲(chǔ)及DMA傳輸技術(shù)。 鑒于動(dòng)態(tài)稱重信號(hào)為短歷程信號(hào)并且包含各種各樣的噪聲,稱重算法的研究也是本課題要解決的重要內(nèi)容。本文在分析了稱臺(tái)振動(dòng)及已有先驗(yàn)知識(shí)的基礎(chǔ)上,將小波分析、LM非線性擬合算法及殘差分析相結(jié)合應(yīng)用在動(dòng)態(tài)稱重系統(tǒng)中,為了驗(yàn)證算法的有效性,利用MATLAB對(duì)實(shí)測(cè)數(shù)據(jù)進(jìn)行了仿真分析,結(jié)果表明該算法能夠提高測(cè)量精度。 提高動(dòng)態(tài)稱重系統(tǒng)性能指標(biāo)的另一方面是提高系統(tǒng)運(yùn)行的軟硬件平臺(tái)。課題采用的核心硬件為Xscale ARM平臺(tái),處理器時(shí)鐘可高達(dá)400MHz;軟件上采用了多用戶、多任務(wù)的Linux操作系統(tǒng)平臺(tái)。文章對(duì)操作系統(tǒng)linux2.6進(jìn)行了合適的配置,成功地將它移植到了課題的ARM平臺(tái)上,并且在此操作系統(tǒng)上設(shè)計(jì)了基于MiniGUI的人機(jī)交互界面及波長(zhǎng)解調(diào)和數(shù)據(jù)緩沖電路的驅(qū)動(dòng)程序。
標(biāo)簽: ARM 光纖傳感技術(shù) 動(dòng)態(tài)稱重 系統(tǒng)研究
上傳時(shí)間: 2013-07-26
上傳用戶:neibuzhuzu
本文首先在介紹多用戶檢測(cè)技術(shù)的原理以及系統(tǒng)模型的基礎(chǔ)上,對(duì)比分析了幾種多用戶檢測(cè)算法的性能,給出了算法選擇的依據(jù)。為了同時(shí)克服多址干擾和多徑干擾,給出了融合多用戶檢測(cè)與分集合并技術(shù)的接收機(jī)結(jié)構(gòu)。 接著,針對(duì)WCDMA反向鏈路信道結(jié)構(gòu),介紹了擴(kuò)頻使用的OVSF碼和擾碼,分析了擾碼的延時(shí)自相關(guān)特性和互相關(guān)特性,指出了存在多址干擾和多徑干擾的根源。在此基礎(chǔ)上,給出了解相關(guān)檢測(cè)器的數(shù)學(xué)公式推導(dǎo)和結(jié)構(gòu)框圖,并仿真研究了用戶數(shù)、擴(kuò)頻比、信道估計(jì)精度等參數(shù)對(duì)系統(tǒng)性能的影響。 常規(guī)的干擾抵消是基于chip級(jí)上的抵消,需要對(duì)用戶信號(hào)重構(gòu),因此具有較高的復(fù)雜度。在解相關(guān)檢測(cè)器的基礎(chǔ)上,衍生出符號(hào)級(jí)上的干擾抵消。通過仿真,給出了算法中涉及的干擾抑制控制權(quán)值、干擾抵消級(jí)數(shù)等參數(shù)的最佳取值,并進(jìn)行了算法性能比較。仿真結(jié)果驗(yàn)證了該算法的有效性。 最后,介紹了WCDMA系統(tǒng)移動(dòng)臺(tái)解復(fù)用技術(shù)的硬件實(shí)現(xiàn),在FPGA平臺(tái)上分別實(shí)現(xiàn)了與基站和安捷倫8960儀表的互聯(lián)互通。
標(biāo)簽: WCDMA FPGA 多用戶檢測(cè) 下行鏈路
上傳時(shí)間: 2013-07-29
上傳用戶:jiangxin1234
FPGA器件在通信、消費(fèi)類電子等領(lǐng)域應(yīng)用越來越廣泛,隨著FPGA規(guī)模的增大、功能的加強(qiáng)對(duì)時(shí)鐘的要求也越來越高。在FPGA中嵌入時(shí)鐘發(fā)生器對(duì)解決該問題是一個(gè)不錯(cuò)的選擇。本論文首先,描述并分析了電荷泵鎖相環(huán)時(shí)鐘發(fā)生器的體系結(jié)構(gòu)、組成單元及各單元的非理想特性;然后討論并分析了電荷泵鎖相環(huán)的小信號(hào)特性和瞬態(tài)特性;并給出了電荷泵鎖相環(huán)器件參數(shù)的計(jì)算表達(dá)式。其次,研究了環(huán)形振蕩器和鎖相環(huán)的相位噪聲特性。由于噪聲性能是時(shí)鐘發(fā)生器設(shè)計(jì)中的關(guān)鍵指標(biāo),本工作對(duì)此進(jìn)行了較為詳細(xì)的分析。相位噪聲和抖動(dòng)是衡量時(shí)鐘信號(hào)的兩個(gè)主要指標(biāo)。文中從理論上推導(dǎo)了一階鎖相環(huán)的噪聲特性,并建立了由噪聲分析抖動(dòng)和由抖動(dòng)分析噪聲的解析表達(dá)式關(guān)系,并討論了環(huán)路低噪聲設(shè)計(jì)的基本原則。在前面討論和分析的基礎(chǔ)上,利用Hynix0.35umCMOS工藝設(shè)計(jì)了200MHz電荷泵鎖相環(huán)時(shí)鐘發(fā)生器,并進(jìn)行了仿真。設(shè)計(jì)中環(huán)形振蕩器的延遲單元采用replica偏置結(jié)構(gòu),把延遲單元輸出擺幅限定在確定范圍,尾電流源采用cascode結(jié)構(gòu),增強(qiáng)電路對(duì)電源和襯底噪聲的抑制作用。通過增加限流管,改善電荷泵中的開關(guān)的非理想特性。
標(biāo)簽: FPGA 200 MHz 內(nèi)嵌
上傳時(shí)間: 2013-04-24
上傳用戶:變形金剛
偏振模色散(PMD)是限制光通信系統(tǒng)向高速率和大容量擴(kuò)展的主要障礙,尤其是160Gb/s光傳輸系統(tǒng)中,由PMD引起的脈沖畸變現(xiàn)象更加嚴(yán)重。為了克服PMD帶來的危害,國內(nèi)外已經(jīng)開始了對(duì)PMD補(bǔ)償?shù)难芯俊5悄壳暗难a(bǔ)償系統(tǒng)復(fù)雜、成本高且補(bǔ)償效果不理想,因此采用前向糾錯(cuò)(FEC)和偏振擾偏器配合抑制PMD的方法,可以實(shí)現(xiàn)低成本的PMD補(bǔ)償。 在實(shí)驗(yàn)中將擾偏器連入光時(shí)分復(fù)用系統(tǒng),通過觀察其工作前后的脈沖波形,發(fā)現(xiàn)擾偏器的應(yīng)用改善了系統(tǒng)的性能。隨著系統(tǒng)速率的提高,對(duì)擾偏器速率的要求也隨之提高,目前市場(chǎng)上擾偏器的速率無法滿足160Gb/s光傳輸系統(tǒng)要求。通過對(duì)偏振擾偏器原理的分析,決定采用高速控制電路驅(qū)動(dòng)偏振控制器的方法來實(shí)現(xiàn)高速擾偏器的設(shè)計(jì)。擾偏器采用鈮酸鋰偏振控制器,其響應(yīng)時(shí)間小于100ns,是目前偏振控制器能夠達(dá)到的最高速率,但是將其用于160Gb/s高速光通信系統(tǒng)擾偏時(shí),這個(gè)速率仍然偏低,因此,提出采用多段鈮酸鋰晶體并行擾偏的方法,彌補(bǔ)鈮酸鋰偏振控制器速率低的問題。通過對(duì)幾種處理器的分析和比較,選擇DSP+FPGA作為控制端,DSP芯片用于產(chǎn)生隨機(jī)數(shù)據(jù),F(xiàn)PGA芯片具有豐富的I/O引腳,工作頻率高,可以實(shí)現(xiàn)大量數(shù)據(jù)的快速并行輸出。這樣的方案可以充分發(fā)揮DSP和FPGA各自的優(yōu)勢(shì)。另外對(duì)數(shù)模轉(zhuǎn)換芯片也要求響應(yīng)速度快,本論文以FPGA為核心,完成了FPGA與其它芯片的接口電路設(shè)計(jì)。在QuartusⅡ集成環(huán)境中進(jìn)行FPGA的開發(fā),使用VHDL語言和原理圖輸入法進(jìn)行電路設(shè)計(jì)。 本文設(shè)計(jì)的偏振擾偏器在高速控制電路的驅(qū)動(dòng)下,可以實(shí)現(xiàn)大量的數(shù)據(jù)處理,采用多段鈮酸鋰晶體并行工作的方法,可以提高偏振擾偏器的速率。利用本方案制作的擾偏器具有高擾偏速率,適合應(yīng)用于160Gb/s光通信系統(tǒng)中進(jìn)行PMD補(bǔ)償。
上傳時(shí)間: 2013-04-24
上傳用戶:suxuan110425
二次雷達(dá)(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識(shí)別(Identification Friend or Foe)系統(tǒng)中的關(guān)鍵部分,由于這兩個(gè)應(yīng)用領(lǐng)域都要求很高的可靠性和穩(wěn)定性,因此,二次雷達(dá)一直是國內(nèi)外雷達(dá)信號(hào)處理領(lǐng)域的研究熱點(diǎn).傳統(tǒng)的機(jī)載二次雷達(dá)應(yīng)答器普遍采用中小規(guī)模集成電路和分立元件設(shè)計(jì),其穩(wěn)定性和可靠性差,實(shí)時(shí)處理能力也很有限,無法完成高密度、大容量的應(yīng)答.針對(duì)這些缺陷,本論文提出一種全新的應(yīng)答數(shù)字信號(hào)處理器硬件結(jié)構(gòu),即FPGA+DSP的混合結(jié)構(gòu).這種硬件體系結(jié)構(gòu)的特點(diǎn)是可靠性高,集成度高,通用性強(qiáng),適于模塊化設(shè)計(jì),處理速度快,能實(shí)時(shí)處理多個(gè)應(yīng)答信號(hào),以及進(jìn)行置信度分析和生成報(bào)表.此項(xiàng)目中,本文作者主要負(fù)責(zé)FPGA部分硬件設(shè)計(jì).FPGA主要完成雙通道數(shù)據(jù)采集、產(chǎn)生視頻信號(hào)和旁瓣抑制信號(hào)、計(jì)算當(dāng)前飛機(jī)相對(duì)本地接收天線的方位和距離、與DSP實(shí)時(shí)交換數(shù)據(jù)、上傳報(bào)表等功能.論文詳細(xì)分析了接收機(jī)信號(hào)處理算法在FPGA中的硬件實(shí)現(xiàn)方案,在提高系統(tǒng)可靠性、堅(jiān)固性以及FPGA資源的合理利用方面做了深入的探討.同時(shí)給出不同層次關(guān)鍵模塊的HDL實(shí)現(xiàn)及其時(shí)序仿真結(jié)果.
標(biāo)簽: FPGA 機(jī)載 二次雷達(dá) 硬件系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:西伯利亞狼
本文首先介紹了直接數(shù)字頻率合成技術(shù)(DDS)的基本原理、體系結(jié)構(gòu)及工作過程,然后針對(duì)其關(guān)鍵部分進(jìn)行了優(yōu)化,即采用函數(shù)近似法對(duì)存儲(chǔ)表結(jié)構(gòu)(LUT)進(jìn)行了優(yōu)化,使存貯位數(shù)大大縮小,并提出了一種雜散抑制技術(shù)的運(yùn)用,即相位抖動(dòng)技術(shù)。在對(duì)直接數(shù)字頻率合成(DDS)方法產(chǎn)生的信號(hào)進(jìn)行理論分析的過程中,用matlab進(jìn)行編程仿真作出了詳細(xì)的頻譜分析驗(yàn)證。本文詳細(xì)的介紹了本次設(shè)計(jì)的具體實(shí)現(xiàn)過程和方法,將現(xiàn)場(chǎng)可編程邏輯器件(FPGA)和 DDS技術(shù)相結(jié)合,具體的體現(xiàn)了基于VHDL語言的靈活設(shè)計(jì)和修改方式是對(duì)傳統(tǒng)頻率合成實(shí)現(xiàn)方法的一次重要改進(jìn)。文章最后給出了實(shí)現(xiàn)代碼、仿真結(jié)果,經(jīng)過驗(yàn)證,本設(shè)計(jì)能夠達(dá)到其預(yù)期性能指標(biāo)。
標(biāo)簽: FPGA 數(shù)字頻率合成
上傳時(shí)間: 2013-04-24
上傳用戶:Pzj
本課題對(duì)DQPSK調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)進(jìn)行了比較全面的研究,利用DQPSK調(diào)制技術(shù)實(shí)現(xiàn)了碼速200Kbps的調(diào)制器。調(diào)制載頻3.2MHz、帶寬180KHz、帶外抑制大于45dB,調(diào)制器設(shè)計(jì)達(dá)到預(yù)定要求。解調(diào)器硬件完成,軟件未全部實(shí)現(xiàn),但完成了CIC濾波器、載波跟蹤環(huán)、位定時(shí)同步、并串轉(zhuǎn)換等幾個(gè)關(guān)鍵模塊的設(shè)計(jì)。對(duì)解調(diào)器做了實(shí)驗(yàn)測(cè)試,驗(yàn)證了相關(guān)模塊設(shè)計(jì)的正確性,解調(diào)器中重要的載波同步功能已能實(shí)現(xiàn)。 在本文中,主要介紹了DQPSK調(diào)制解調(diào)技術(shù)的FPGA實(shí)現(xiàn)。著重對(duì)差分編解碼、成形濾波器、Costas載波跟蹤環(huán)以及CIC濾波器進(jìn)行了詳細(xì)敘述,對(duì)硬件設(shè)計(jì)則做了簡(jiǎn)要的說明,給出了主要電路圖和實(shí)物圖。 在重要設(shè)計(jì)環(huán)節(jié)上,文中進(jìn)行了比較細(xì)致的Matlab仿真及System View仿真,并給出了相關(guān)分析與說明。最后,采用VHDL 硬件描述語言對(duì)系統(tǒng)進(jìn)行了設(shè)計(jì)與實(shí)現(xiàn)。文中對(duì)位定時(shí)同步以及CIC濾波器的可變速設(shè)計(jì)做了創(chuàng)新與改進(jìn)。
標(biāo)簽: DQPSK FPGA 調(diào)制解調(diào)器
上傳時(shí)間: 2013-05-22
上傳用戶:michael52
近年來,移動(dòng)通信技術(shù)在全球范圍內(nèi)得到了迅猛的發(fā)展及應(yīng)用,各種全新的無線通信概念層出不窮、各種新的體制及其關(guān)鍵技術(shù)日新月異。由于正交頻分復(fù)用(OFDM)技術(shù)可以高效地利用頻譜資源并有效地對(duì)抗頻率選擇性衰落,多入多出(MIMO)利用多個(gè)天線實(shí)現(xiàn)多發(fā)多收,在不增加帶寬和發(fā)送功率的情況下,可以成倍提高信道容量,因此OFDM-MIMO技術(shù)被廣泛認(rèn)為是后三代通信系統(tǒng)(B3G)的關(guān)鍵技術(shù),是當(dāng)今移動(dòng)通信領(lǐng)域研究的熱點(diǎn)。 本文對(duì)OFDM-MIMO通信系統(tǒng)接收機(jī)的關(guān)鍵技術(shù)--數(shù)字下變頻,OFDM同步、解調(diào)進(jìn)行了相關(guān)研究,在多天線接收板的XC2VP70-5FF1704芯片上,完成了數(shù)字下變頻,OFDM同步和解調(diào)的FPGA設(shè)計(jì)與實(shí)現(xiàn)。通過功能仿真、時(shí)序仿真、板級(jí)電路測(cè)試,驗(yàn)證了該設(shè)計(jì)的正確性。 本文首先介紹了OFDM基本原理以其特點(diǎn),然后對(duì)同步技術(shù)和數(shù)字下變頻技術(shù)作了相應(yīng)的介紹。同步是OFDM系統(tǒng)設(shè)計(jì)中的一項(xiàng)關(guān)鍵技術(shù),即是針對(duì)系統(tǒng)中存在的時(shí)間偏差、頻率偏差進(jìn)行定時(shí)恢復(fù)、頻偏的估計(jì)與補(bǔ)償,來減少各種同步偏差對(duì)系統(tǒng)性能的影響。數(shù)字下變頻是軟件無線電的核心技術(shù)之一,其基本功能是從高速中頻數(shù)字信號(hào)中提取所需的窄帶信號(hào),將其下變頻為基帶信號(hào),降低數(shù)據(jù)率,以供后續(xù)DSP器件作進(jìn)一步處理。 在數(shù)字下變頻器的設(shè)計(jì)和實(shí)現(xiàn)方面,本文先介紹了數(shù)字下變頻器的原理和基本結(jié)構(gòu),然后根據(jù)系統(tǒng)要求對(duì)其進(jìn)行了設(shè)計(jì),并在實(shí)現(xiàn)上作了一些簡(jiǎn)化,節(jié)約了硬件資源。 在對(duì)時(shí)間同步的設(shè)計(jì)和實(shí)現(xiàn)方面,本文采用了利用PN序列進(jìn)行時(shí)間同步的算法。在實(shí)現(xiàn)上根據(jù)系統(tǒng)實(shí)際情況將數(shù)據(jù)分為四路分別與本地PN碼做滑動(dòng)相關(guān)運(yùn)算,更有效的利用了同步數(shù)據(jù),達(dá)到了更好的同步性能。 在OFDM的頻率同步的設(shè)計(jì)和實(shí)現(xiàn)方面,本文采用重復(fù)的PN碼兩兩相關(guān)來估計(jì)頻偏值,并聯(lián)合一個(gè)二階負(fù)反饋環(huán)路進(jìn)行補(bǔ)償。該算法利用環(huán)路自身噪聲帶寬抑制噪聲,提高頻率估計(jì)精度,并同時(shí)利用負(fù)反饋擴(kuò)大頻偏估計(jì)范圍。本文在對(duì)算法的詳細(xì)研究分析的基礎(chǔ)上對(duì)其進(jìn)行了FPGA設(shè)計(jì)與實(shí)現(xiàn)。
標(biāo)簽: OFDMMIMO FPGA 接收機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:heminhao
直接數(shù)字合成(DDS)技術(shù)采用全數(shù)字的合成方法,所產(chǎn)生的信號(hào)具有頻率分辨率高、頻率切換速度快、頻率切換時(shí)相位連續(xù)、輸出相位噪聲低和可以產(chǎn)生任意波形等諸多優(yōu)點(diǎn)。本文研究的是一種基于DDS/FPGA的多波形信號(hào)源系統(tǒng),其中,DDS技術(shù)是其核心技術(shù)。DDS可以精確地控制合成信號(hào)的三個(gè)參量:幅度、相位以及頻率,因此利用DDS技術(shù)可以合成任意波形。但因其數(shù)字化合成的固有特點(diǎn),使其輸出信號(hào)中存在大量雜散信號(hào)。雜散信號(hào)的主要來源是:相位截?cái)鄮淼碾s散信號(hào);幅度量化帶來的雜散信號(hào);DAC的非線性特性帶來的雜散信號(hào)。這些雜散信號(hào)嚴(yán)重影響了合成信號(hào)的頻譜純度。因此抑制這些雜散信號(hào)是提高合成信號(hào)譜質(zhì)的關(guān)鍵。 本文在研究各種抑制DDS雜散技術(shù)的基礎(chǔ)上,提出了中和加擾技術(shù),這可以在很大程度上減小雜散對(duì)DDS輸出信號(hào)譜質(zhì)的影響。 EP1S808956C6是一款高性能的FPGA芯片,其超強(qiáng)的數(shù)據(jù)處理能力十分適合應(yīng)用于DDS多波形信號(hào)源的開發(fā)。在QuartusⅡ平臺(tái)下運(yùn)用Verilog HDL語言和原理圖設(shè)計(jì)可以很方便地應(yīng)用各種抑制雜散信號(hào)的方法來提高輸出信號(hào)的譜質(zhì)。 結(jié)合高速DDS技術(shù)和FPGA兩者的優(yōu)點(diǎn),本文設(shè)計(jì)了一種基于DDS/FPGA的多波形信號(hào)源,它能完成正弦波、余弦波、三角波、鋸齒波、方波、AM、SSB、FM、2ASK、2FSK、π/4-QDPSK等多種信號(hào)。使得所設(shè)計(jì)的信號(hào)源可以適應(yīng)多種不同的工作環(huán)境,給工作帶了方便。
標(biāo)簽: DDSFPGA 多波形 信號(hào)源
上傳時(shí)間: 2013-07-27
上傳用戶:sc965382896
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1