亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

抗干擾器

  • RS232串行接口電平轉(zhuǎn)接器

    RS-232-C 是PC 機(jī)常用的串行接口,由于信號電平值較高,易損壞接口電路的芯片,與TTL電平不兼容故需使用電平轉(zhuǎn)換電路方能與TTL 電路連接。本產(chǎn)品(轉(zhuǎn)接器),可以實(shí)現(xiàn)任意電平下(0.8~15)的UART串行接口到RS-232-C/E接口的無源電平轉(zhuǎn)接, 使用非常方便可靠。 什么是RS-232-C 接口?采用RS-232-C 接口有何特點(diǎn)?傳輸電纜長度如何考慮?答: 計算機(jī)與計算機(jī)或計算機(jī)與終端之間的數(shù)據(jù)傳送可以采用串行通訊和并行通訊二種方式。由于串行通訊方式具有使用線路少、成本低,特別是在遠(yuǎn)程傳輸時,避免了多條線路特性的不一致而被廣泛采用。 在串行通訊時,要求通訊雙方都采用一個標(biāo)準(zhǔn)接口,使不同 的設(shè)備可以方便地連接起來進(jìn)行通訊。 RS-232-C接口(又稱 EIA RS-232-C)是目前最常用的一種串行通訊接口。它是在1970 年由美國電子工業(yè)協(xié)會(EIA)聯(lián)合貝爾系統(tǒng)、 調(diào)制解調(diào)器廠家及計算機(jī)終端生產(chǎn)廠家共同制定的用于串行通訊的標(biāo)準(zhǔn)。它的全名是“數(shù)據(jù)終端設(shè)備(DTE)和數(shù)據(jù)通訊設(shè)備(DCE)之間串行二進(jìn)制數(shù)據(jù)交換接口技術(shù)標(biāo)準(zhǔn)”該標(biāo)準(zhǔn)規(guī)定采用一個25 個腳的 DB25 連接器,對連接器的每個引腳的信號內(nèi)容加以規(guī)定,還對各種信號的電平加以規(guī)定。(1) 接口的信號內(nèi)容實(shí)際上RS-232-C 的25 條引線中有許多是很少使用的,在計算機(jī)與終端通訊中一般只使用3-9 條引線。(2) 接口的電氣特性 在RS-232-C 中任何一條信號線的電壓均為負(fù)邏輯關(guān)系。即:邏輯“1”,-5— -15V;邏輯“0” +5— +15V 。噪聲容限為2V。即 要求接收器能識別低至+3V 的信號作為邏輯“0”,高到-3V的信號 作為邏輯“1”(3) 接口的物理結(jié)構(gòu) RS-232-C 接口連接器一般使用型號為DB-25 的25 芯插頭座,通常插頭在DCE 端,插座在DTE端. 一些設(shè)備與PC 機(jī)連接的RS-232-C 接口,因為不使用對方的傳送控制信號,只需三條接口線,即“發(fā)送數(shù)據(jù)”、“接收數(shù)據(jù)”和“信號地”。所以采用DB-9 的9 芯插頭座,傳輸線采用屏蔽雙絞線。(4) 傳輸電纜長度由RS-232C 標(biāo)準(zhǔn)規(guī)定在碼元畸變小于4%的情況下,傳輸電纜長度應(yīng)為50 英尺,其實(shí)這個4%的碼元畸變是很保守的,在實(shí)際應(yīng)用中,約有99%的用戶是按碼元畸變10-20%的范圍工作的,所以實(shí)際使用中最大距離會遠(yuǎn)超過50 英尺,美國DEC 公司曾規(guī)定允許碼元畸變?yōu)?0%而得出附表2 的實(shí)驗結(jié)果。其中1 號電纜為屏蔽電纜,型號為DECP.NO.9107723 內(nèi)有三對雙絞線,每對由22# AWG 組成,其外覆以屏蔽網(wǎng)。2 號電纜為不帶屏蔽的電纜。 2. 什么是RS-485 接口?它比RS-232-C 接口相比有何特點(diǎn)?答: 由于RS-232-C 接口標(biāo)準(zhǔn)出現(xiàn)較早,難免有不足之處,主要有以下四點(diǎn):(1) 接口的信號電平值較高,易損壞接口電路的芯片,又因為與TTL 電平不兼容故需使用電平轉(zhuǎn)換電路方能與TTL 電路連接。(2) 傳輸速率較低,在異步傳輸時,波特率為20Kbps。(3) 接口使用一根信號線和一根信號返回線而構(gòu)成共地的傳輸形式, 這種共地傳輸容易產(chǎn)生共模干擾,所以抗噪聲干擾性弱。(4) 傳輸距離有限,最大傳輸距離標(biāo)準(zhǔn)值為50 英尺,實(shí)際上也只能 用在50 米左右。針對RS-232-C 的不足,于是就不斷出現(xiàn)了一些新的接口標(biāo)準(zhǔn),RS-485 就是其中之一,它具有以下特點(diǎn):1. RS-485 的電氣特性:邏輯“1”以兩線間的電壓差為+(2—6) V 表示;邏輯“0”以兩線間的電壓差為-(2—6)V 表示。接口信號電平比RS-232-C 降低了,就不易損壞接口電路的芯片, 且該電平與TTL 電平兼容,可方便與TTL 電路連接。2. RS-485 的數(shù)據(jù)最高傳輸速率為10Mbps3. RS-485 接口是采用平衡驅(qū)動器和差分接收器的組合,抗共模干能力增強(qiáng),即抗噪聲干擾性好。4. RS-485 接口的最大傳輸距離標(biāo)準(zhǔn)值為4000 英尺,實(shí)際上可達(dá) 3000 米,另外RS-232-C接口在總線上只允許連接1 個收發(fā)器, 即單站能力。而RS-485 接口在總線上是允許連接多達(dá)128 個收發(fā)器。即具有多站能力,這樣用戶可以利用單一的RS-485 接口方便地建立起設(shè)備網(wǎng)絡(luò)。因RS-485 接口具有良好的抗噪聲干擾性,長的傳輸距離和多站能力等上述優(yōu)點(diǎn)就使其成為首選的串行接口。 因為RS485 接口組成的半雙工網(wǎng)絡(luò),一般只需二根連線,所以RS485接口均采用屏蔽雙絞線傳輸。 RS485 接口連接器采用DB-9 的9 芯插頭座,與智能終端RS485接口采用DB-9(孔),與鍵盤連接的鍵盤接口RS485 采用DB-9(針)。3. 采用RS485 接口時,傳輸電纜的長度如何考慮?答: 在使用RS485 接口時,對于特定的傳輸線經(jīng),從發(fā)生器到負(fù)載其數(shù)據(jù)信號傳輸所允許的最大電纜長度是數(shù)據(jù)信號速率的函數(shù),這個 長度數(shù)據(jù)主要是受信號失真及噪聲等影響所限制。下圖所示的最大電纜長度與信號速率的關(guān)系曲線是使用24AWG 銅芯雙絞電話電纜(線 徑為0.51mm),線間旁路電容為52.5PF/M,終端負(fù)載電阻為100 歐 時所得出。(曲線引自GB11014-89 附錄A)。由圖中可知,當(dāng)數(shù)據(jù)信 號速率降低到90Kbit/S 以下時,假定最大允許的信號損失為6dBV 時, 則電纜長度被限制在1200M。實(shí)際上,圖中的曲線是很保守的,在實(shí) 用時是完全可以取得比它大的電纜長度。 當(dāng)使用不同線徑的電纜。則取得的最大電纜長度是不相同的。例 如:當(dāng)數(shù)據(jù)信號速率為600Kbit/S 時,采用24AWG 電纜,由圖可知最 大電纜長度是200m,若采用19AWG 電纜(線徑為0。91mm)則電纜長 度將可以大于200m; 若采用28AWG 電纜(線徑為0。32mm)則電纜 長度只能小于200m。

    標(biāo)簽: 232 RS 串行接口 電平

    上傳時間: 2013-10-11

    上傳用戶:時代電子小智

  • 基于自適應(yīng)免疫進(jìn)化算法的多用戶檢;  本文采用自適應(yīng)免疫進(jìn)化算法來解決多用戶檢測問題. 通過計算機(jī)仿真,無論是抗多址干 擾還是抑制遠(yuǎn)近效應(yīng),此方法都明顯優(yōu)于傳統(tǒng)檢測方法,并且具有與最優(yōu)檢測器接近的

    基于自適應(yīng)免疫進(jìn)化算法的多用戶檢;  本文采用自適應(yīng)免疫進(jìn)化算法來解決多用戶檢測問題. 通過計算機(jī)仿真,無論是抗多址干 擾還是抑制遠(yuǎn)近效應(yīng),此方法都明顯優(yōu)于傳統(tǒng)檢測方法,并且具有與最優(yōu)檢測器接近的誤碼率性能.

    標(biāo)簽: 免疫 進(jìn)化算法 多用 多址

    上傳時間: 2013-12-21

    上傳用戶:sardinescn

  • 用于模數(shù)轉(zhuǎn)換器的抗混淆計算工具

    用于模數(shù)轉(zhuǎn)換器的抗混淆計算工具

    標(biāo)簽: 模數(shù)轉(zhuǎn)換器 計算工具

    上傳時間: 2014-06-17

    上傳用戶:lgnf

  • 提出一種基于電壓電流雙環(huán)控制的三相SVPWM 逆變器,分析了其兩相同步旋轉(zhuǎn)坐標(biāo)系下的數(shù)學(xué)模型 并由此構(gòu)建了系統(tǒng)的電壓電流控制器。為了提高系統(tǒng)的動態(tài)響應(yīng)特性及抗擾能力,電壓外環(huán)包含了負(fù)載電流前饋 及

    提出一種基于電壓電流雙環(huán)控制的三相SVPWM 逆變器,分析了其兩相同步旋轉(zhuǎn)坐標(biāo)系下的數(shù)學(xué)模型 并由此構(gòu)建了系統(tǒng)的電壓電流控制器。為了提高系統(tǒng)的動態(tài)響應(yīng)特性及抗擾能力,電壓外環(huán)包含了負(fù)載電流前饋 及輸出濾波電容電流解耦,電流內(nèi)環(huán)包含了輸出電壓前饋及輸出濾波電感電壓解耦。20 kVA實(shí)驗樣機(jī)的實(shí)驗結(jié)果 表明,該逆變器具有良好的非線性負(fù)載能力。

    標(biāo)簽: SVPWM 電壓電流 雙環(huán)控制

    上傳時間: 2013-12-05

    上傳用戶:372825274

  • 電腦經(jīng)常放置在有較強(qiáng)的磁場環(huán)境下就有可能造成硬盤上數(shù)據(jù)的損失 甚至這種強(qiáng)磁 場還會使電腦出現(xiàn)一些莫名其妙的現(xiàn)象如 顯 示器可能會產(chǎn)生花斑抖動等這種電磁干 擾主要有 音響設(shè)備 電機(jī) 大功能電器

    電腦經(jīng)常放置在有較強(qiáng)的磁場環(huán)境下就有可能造成硬盤上數(shù)據(jù)的損失 甚至這種強(qiáng)磁 場還會使電腦出現(xiàn)一些莫名其妙的現(xiàn)象如 顯 示器可能會產(chǎn)生花斑抖動等這種電磁干 擾主要有 音響設(shè)備 電機(jī) 大功能電器 電源 靜電以及較大功率的變壓器如 UPS 甚至

    標(biāo)簽: 電腦 環(huán)境 數(shù)據(jù) 抖動

    上傳時間: 2014-11-26

    上傳用戶:nanxia

  • 旋轉(zhuǎn)編碼器抗抖動接口電路設(shè)計

    旋轉(zhuǎn)編碼器抗抖動接口電路設(shè)計可減少編碼開關(guān)在單片機(jī)使用過程的誤差。。。

    標(biāo)簽: 旋轉(zhuǎn)編碼器抗抖動接口電路設(shè)計

    上傳時間: 2016-04-03

    上傳用戶:ls_mtq0511

  • 電子元器件抗ESD技術(shù)講義.rar

    電子元器件抗ESD技術(shù)講義:引 言 4 第1 章 電子元器件抗ESD損傷的基礎(chǔ)知識 5 1.1 靜電和靜電放電的定義和特點(diǎn) 5 1.2 對靜電認(rèn)識的發(fā)展歷史 6 1.3 靜電的產(chǎn)生 6 1.3.1 摩擦產(chǎn)生靜電 7 1.3.2 感應(yīng)產(chǎn)生靜電 8 1.3.3 靜電荷 8 1.3.4 靜電勢 8 1.3.5 影響靜電產(chǎn)生和大小的因素 9 1.4 靜電的來源 10 1.4.1 人體靜電 10 1.4.2 儀器和設(shè)備的靜電 11 1.4.3 器件本身的靜電 11 1.4.4 其它靜電來源 12 1.5 靜電放電的三種模式 12 1.5.1 帶電人體的放電模式(HBM) 12 1.5.2 帶電機(jī)器的放電模式(MM) 13 1.5.3 充電器件的放電模型 13 1.6 靜電放電失效 15 1.6.1 失效模式 15 1.6.2 失效機(jī)理 15 第2章 制造過程的防靜電損傷技術(shù) 2.1 靜電防護(hù)的作用和意義 2.1.1 多數(shù)電子元器件是靜電敏感器件 2.1.2 靜電對電子行業(yè)造成的損失很大 2.1.3 國內(nèi)外企業(yè)的狀況 2.2 靜電對電子產(chǎn)品的損害 2.2.1 靜電損害的形式 2.2.2 靜電損害的特點(diǎn) 2.2.3 可能產(chǎn)生靜電損害的制造過程 2.3 靜電防護(hù)的目的和總的原則 2.3.1 目的和原則 2.3.2 基本思路和技術(shù)途徑 2.4 靜電防護(hù)材料 2.4.1 與靜電防護(hù)材料有關(guān)的基本概念 2.4.2 靜電防護(hù)材料的主要參數(shù) 2.5 靜電防護(hù)器材 2.5.1 防靜電材料的制品 2.5.2 靜電消除器(消電器、電中和器或離子平衡器) 2.6 靜電防護(hù)的具體措施 2.6.1 建立靜電安全工作區(qū) 2.6.2 包裝、運(yùn)送和存儲工程的防靜電措施 2.6.3 靜電檢測 2.6.4 靜電防護(hù)的管理工作 第3章 抗靜電檢測及分析技術(shù) 3.1 抗靜電檢測的作用和意義 3.2 靜電放電的標(biāo)準(zhǔn)波形 3.3 抗ESD檢測標(biāo)準(zhǔn) 3.3.1 電子元器件靜電放電靈敏度(ESDS)檢測及分類的常用標(biāo)準(zhǔn) 3.3.2 標(biāo)準(zhǔn)試驗方法的主要內(nèi)容(以MIL-STD-883E 方法3015.7為例) 3.4 實(shí)際ESD檢測的結(jié)果統(tǒng)計及分析 3.4.1 試驗條件 3.4.2 ESD評價試驗結(jié)果分析 3.5 關(guān)于ESD檢測中經(jīng)常遇到的一些問題 3.6 ESD損傷的失效定位分析技術(shù) 3.6.1 端口I-V特性檢測 3.6.2 光學(xué)顯微觀察 3.6.3 掃描電鏡分析 3.6.4 液晶分析 3.6.5 光輻射顯微分析技術(shù) 3.6.6 分層剝離技術(shù) 3.6.7 小結(jié) 3.7 ESD和EOS的判別方法討論 3.7.1 概念 3.7.2 ESD和EOS對器件損傷的分析判別方法 第4 章 電子元器件抗ESD設(shè)計技術(shù) 4.1 元器件抗ESD設(shè)計基礎(chǔ) 4.1.1抗ESD過電流熱失效設(shè)計基礎(chǔ) 4.1.2抗場感應(yīng)ESD失效設(shè)計基礎(chǔ) 4.2元器件基本抗ESD保護(hù)電路 4.2.1基本抗靜電保護(hù)電路 4.2.2對抗靜電保護(hù)電路的基本要求 4.2.3 混合電路抗靜電保護(hù)電路的考慮 4.2.4防靜電保護(hù)元器件 4.3 CMOS電路ESD失效模式和機(jī)理 4.4 CMOS電路ESD可靠性設(shè)計策略 4.4.1 設(shè)計保護(hù)電路轉(zhuǎn)移ESD大電流。 4.4.2 使輸入/輸出晶體管自身的ESD閾值達(dá)到最大。 4.5 CMOS電路基本ESD保護(hù)電路的設(shè)計 4.5.1 基本ESD保護(hù)電路單元 4.5.2 CMOS電路基本ESD保護(hù)電路 4.5.3 ESD設(shè)計的輔助工具-TLP測試 4.5.4 CMOS電路ESD保護(hù)設(shè)計方法 4.5.5 CMOS電路ESD保護(hù)電路示例 4.6 工藝控制和管理

    標(biāo)簽: ESD 電子元器件 講義

    上傳時間: 2013-07-13

    上傳用戶:2404

  • 車用CAN總線抗電磁干擾能力研究.rar

    本文主要圍繞車用CAN總線抗電磁干擾能力進(jìn)行了研究。 首先,在在參考國內(nèi)外相關(guān)研究資料的基礎(chǔ)上,依據(jù)FORD公司的ES-XW7T-1A278-AC電磁兼容標(biāo)準(zhǔn)、IS07637-3對非電源線的瞬態(tài)傳導(dǎo)抗干擾測試標(biāo)準(zhǔn)和IS011452-4大電流注入(BCI)電磁兼容性標(biāo)準(zhǔn),利用瑞士EMTEST公司的UCS-200M、CSW500D等設(shè)備,搭建了3個用于測試CAN總線抗干擾能力的實(shí)驗平臺。 在所搭建的測試平臺上,著重從CAN總線通訊介質(zhì)選擇和CAN節(jié)點(diǎn)抗干擾設(shè)計兩個方面進(jìn)行了理論分析和對比實(shí)驗研究,得出了當(dāng)采用屏蔽雙絞線和非屏蔽雙絞線作為總線通訊介質(zhì)時,影響其抗干擾能力的因素;當(dāng)CAN總線節(jié)點(diǎn)采用的不同的物理層參數(shù)時,如光耦、共模線圈、磁珠、濾波電容、分裂端接電阻、不同的總線發(fā)送電平、不同的CAN收發(fā)器等,對CAN總線抗干擾能力的影響,給出了一些增強(qiáng)CAN節(jié)點(diǎn)電路抗干擾能力的建議及一種推薦電路。 最后提出了一種新的提高CAN總線抗干擾能力的方法,即通過把CAN總線的CANH和CANL數(shù)據(jù)線分別通過一個電阻連接到總線收發(fā)器的地和電源端,使總線的差分電平整體下拉,從而降低總線收發(fā)器對某些干擾引起的電平波動所產(chǎn)生的誤判斷以達(dá)到增強(qiáng)抗電磁干擾的目的。并在基于FORD公司的ES-XW7T-1A278-AC電磁兼容標(biāo)準(zhǔn)所搭建的CAN總線測試平臺上進(jìn)行實(shí)驗,驗證了其有效性。

    標(biāo)簽: CAN 車用 總線

    上傳時間: 2013-06-19

    上傳用戶:zhang469965156

  • 自抗擾控制器在溫控系統(tǒng)中的實(shí)用化研究及應(yīng)用.rar

    本文在此背景下,針對非線性PID控制、自抗擾控制以及Smith預(yù)估器和前饋控制展開研究。為了提高控制器的穩(wěn)定性和魯棒性,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器,將其應(yīng)用于大時滯溫度控制系統(tǒng),并在此基礎(chǔ)上設(shè)計了吹塑機(jī)控制系統(tǒng)解決方案,通過大量的理論研究、仿真和實(shí)驗,實(shí)現(xiàn)了良好的控制效果。論文的主要工作有: 1.研究了自抗擾技術(shù)和溫度控制的現(xiàn)狀以及溫度控制的特點(diǎn)。 2.研究了ADRC的發(fā)展史,深入了解ADRC的原理與優(yōu)點(diǎn)。ADRC在控制非線性對象時比PID具有更好的控制性能,但是參數(shù)調(diào)節(jié)理論不完善,阻礙了其廣泛應(yīng)用。 3.通過MATLAB仿真,得到ADRC參數(shù)之間的內(nèi)在規(guī)律,通過將ADRC的參數(shù)統(tǒng)一到一個時間因子上,達(dá)到簡化調(diào)節(jié)參數(shù)個數(shù)的目的,從而降低調(diào)試難度,同時,在無時滯溫控實(shí)驗平臺上進(jìn)行實(shí)驗,驗證了參數(shù)調(diào)節(jié)規(guī)律的可行性。 4.自抗擾控制器在大時滯溫控上的應(yīng)用,以前文獻(xiàn)一般將時滯環(huán)節(jié)等效成一階慣性環(huán)節(jié),這樣就要求增加ADRC的階次,增加了調(diào)節(jié)參數(shù)個數(shù),在參數(shù)調(diào)節(jié)理論不完善的情況下無疑是增加了調(diào)試難度。本文將ADRC分別與Smith預(yù)估器和前饋控制器相結(jié)合,設(shè)計了ADRC-Smith預(yù)估控制器和前饋ADRC控制器來解決具有大時滯控制問題。這兩類新控制器的優(yōu)點(diǎn)是不增加ADRC的階次,是解決不確定大時滯被控對象的新途徑,也是ADRC控制器實(shí)際應(yīng)用上的一次創(chuàng)新。 5.在可編程計算機(jī)控制器(PCC)搭建的大時滯溫控實(shí)驗平臺上進(jìn)行實(shí)驗,將前饋ADRC控制器和貝加萊專用溫度控制器PIDXH的控制效果進(jìn)行比較,實(shí)驗結(jié)果表明前饋ADRC控制器在穩(wěn)定性、魯棒性等方面都優(yōu)于PIDXH控制器。 6.研究了吹塑機(jī)控制系統(tǒng)解決方案,并在吹塑機(jī)上實(shí)驗前饋ADRc控制器,得到了良好的控制效果,進(jìn)一步驗證了算法的可行性。

    標(biāo)簽: 自抗擾 控制器 溫控系統(tǒng)

    上傳時間: 2013-04-24

    上傳用戶:1234xhb

  • 基于FPGA的直擴(kuò)調(diào)制解調(diào)器的設(shè)計與實(shí)現(xiàn).rar

    擴(kuò)頻通信系統(tǒng)與常規(guī)的通信系統(tǒng)相比,具有很強(qiáng)的抗窄帶干擾,抗多徑干擾,抗人為干擾的能力,并具有信息隱蔽、多址保密通信等優(yōu)點(diǎn)。在近年來得到了迅速的發(fā)展。本論文主要討論和實(shí)現(xiàn)了基于FPGA的直接序列擴(kuò)頻信號的解擴(kuò)解調(diào)處理。論文對該直擴(kuò)通信系統(tǒng)和FPGA設(shè)計方法進(jìn)行了相關(guān)研究,最后用Altera公司的最新的FPGA開發(fā)平臺Quarus Ⅱ5.0實(shí)現(xiàn)了相關(guān)設(shè)計。 整個系統(tǒng)分為兩個部分,發(fā)送部分和接收部分。發(fā)送部分主要有串并轉(zhuǎn)換、差分卷積編碼、PN碼擴(kuò)頻、QPSK調(diào)制、成型濾波等模塊。接收部分主要有前端抗干擾、數(shù)字下變頻、解擴(kuò)解調(diào)等模塊。 論文首先介紹了擴(kuò)頻通信系統(tǒng)的特點(diǎn)以及相關(guān)技術(shù)的國內(nèi)外發(fā)展現(xiàn)狀,并介紹了本論文的研究思路和內(nèi)容。 然后,論文分析了幾種常用的窄帶干擾抑制、載波同步及PN碼同步算法,結(jié)合實(shí)際需要,設(shè)計了一種零中頻DSSS解調(diào)解擴(kuò)方案。給出了抗窄帶干擾、PN碼捕獲及跟蹤以及載波同步的算法分析,采用了基于數(shù)字外差調(diào)制的自適應(yīng)陷波器來進(jìn)行前端窄帶干擾抑制處理,用基于自適應(yīng)門限技術(shù)的滑動相關(guān)捕獲和分時復(fù)用單相關(guān)器跟蹤來改善PN碼同步的性能,用基于硬判決的COSTAS(科斯塔斯)環(huán)來減少載波提取的算法復(fù)雜度,用改進(jìn)型CORDIC算法實(shí)現(xiàn)NCO來方便的進(jìn)行擴(kuò)展。 接著,論文給出了系統(tǒng)總體設(shè)計和發(fā)送及接受子系統(tǒng)的各個功能模塊的實(shí)現(xiàn)分析以及在Quartus Ⅱ5.0上的實(shí)現(xiàn)細(xì)節(jié),給出了仿真結(jié)果。 然后論文介紹了整個系統(tǒng)的硬件電路設(shè)計和它在真實(shí)系統(tǒng)中連機(jī)調(diào)試所得到的測試結(jié)果,結(jié)果表明該系統(tǒng)具有性能穩(wěn)定,靈活性好,生產(chǎn)調(diào)試容易,體積小,便于升級等特點(diǎn)并且達(dá)到課題各項指標(biāo)的要求。 最后是對論文工作的一些總結(jié)和對今后工作的展望。

    標(biāo)簽: FPGA 調(diào)制解調(diào)器

    上傳時間: 2013-05-23

    上傳用戶:磊子226

主站蜘蛛池模板: 会泽县| 长汀县| 精河县| 河北省| 溆浦县| 丰宁| 江阴市| 黑水县| 洪洞县| 称多县| 昂仁县| 喀喇沁旗| 农安县| 六安市| 岳西县| 禹州市| 磴口县| 禄丰县| 桂阳县| 集安市| 谷城县| 华池县| 莱州市| 周宁县| 滨州市| 万山特区| 南召县| 连云港市| 文山县| 资阳市| 弋阳县| 清远市| 永春县| 北京市| 德昌县| 福清市| 高要市| 涿鹿县| 汤原县| 东方市| 舟曲县|