亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

接口擴(kuò)展

  • FPGA與ADC數(shù)字?jǐn)?shù)據(jù)輸出的接口

      現(xiàn)場可編程門陣列(FPGA)與模數(shù)轉(zhuǎn)換器(ADC)數(shù)字?jǐn)?shù)據(jù)輸出的接口是一項(xiàng)常見的工程設(shè)計(jì)挑戰(zhàn)。此外,ADC使用多種多樣的數(shù)字?jǐn)?shù)據(jù)樣式和標(biāo)準(zhǔn),使這項(xiàng)挑戰(zhàn)更加復(fù)雜。本資料將告訴您有關(guān)在高速數(shù)據(jù)轉(zhuǎn)換器實(shí)現(xiàn)方案中使用LVDS的應(yīng)用訣竅和技巧。

    標(biāo)簽: FPGA ADC 數(shù)字 接口

    上傳時(shí)間: 2015-01-02

    上傳用戶:athjac

  • 用FPGA實(shí)現(xiàn)RS485通信接口芯片

    在點(diǎn)對(duì)多點(diǎn)主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實(shí)現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點(diǎn)同步通信方式時(shí),工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實(shí)現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實(shí)驗(yàn)表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實(shí)用價(jià)值。

    標(biāo)簽: FPGA 485 RS 通信接口

    上傳時(shí)間: 2014-01-02

    上傳用戶:z240529971

  • 基于FPGA的高速串行傳輸接口研究與實(shí)現(xiàn)

    摘 要:介紹了FPGA最新一代器件Virtex25上的高速串行收發(fā)器RocketIO。基于ML505開發(fā)平臺(tái)構(gòu)建了一個(gè)高速串行數(shù)據(jù)傳輸系統(tǒng),重點(diǎn)說明了該系統(tǒng)采用RocketIO實(shí)現(xiàn)1. 25Gbp s高速串行傳輸?shù)脑O(shè)計(jì)方案。實(shí)現(xiàn)并驗(yàn)證了采用FPGA完成千兆串行傳輸?shù)墓δ苣繕?biāo),為后續(xù)采用FPGA實(shí)現(xiàn)各種高速協(xié)議奠定了良好的基礎(chǔ)。關(guān)鍵詞: FPGA;高速串行傳輸; RocketIO; GTP 在數(shù)字系統(tǒng)互連設(shè)計(jì)中,高速串行I/O技術(shù)取代傳統(tǒng)的并行I/O技術(shù)成為當(dāng)前發(fā)展的趨勢。與傳統(tǒng)并行I/O技術(shù)相比,串行方案提供了更大的帶寬、更遠(yuǎn)的距離、更低的成本和更高的擴(kuò)展能力,克服了并行I/O設(shè)計(jì)存在的缺陷。在實(shí)際設(shè)計(jì)應(yīng)用中,采用現(xiàn)場可編程門陣列( FPGA)實(shí)現(xiàn)高速串行接口是一種性價(jià)比較高的技術(shù)途徑。

    標(biāo)簽: FPGA 高速串行 傳輸接口

    上傳時(shí)間: 2013-10-22

    上傳用戶:semi1981

  • 基于GAL的VME總線接口電路及程序設(shè)計(jì)

    根據(jù)VME總線規(guī)范和協(xié)議要求,基于GAL芯片進(jìn)行了VME總線地址譯碼、數(shù)據(jù)讀寫及中斷控制接口電路的設(shè)計(jì),完成了電路板設(shè)計(jì)和研制,試驗(yàn)研究表明其功能滿足要求,文中所提出的設(shè)計(jì)思路方法合理可行。

    標(biāo)簽: GAL VME 總線接口電路 程序設(shè)計(jì)

    上傳時(shí)間: 2013-11-03

    上傳用戶:zhanditian

  • USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 us

    USB接口控制器參考設(shè)計(jì),xilinx提供VHDL代碼 usb xilinx vhdl ;  This program is free software; you can redistribute it and/or modify ;  it under the terms of the GNU General Public License as published by ;  the Free Software Foundation; either version 2 of the License, or ;  (at your option) any later version. ;      ;  This program is distributed in the hope that it will be useful, ;  but WITHOUT ANY WARRANTY; without even the implied warranty of ;  MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the ;  GNU General Public License for more details. ;      ;  You should have received a copy of the GNU General Public License ;  along with this program; if not, write to the Free Software ;  Foundation, Inc., 675 Mass Ave, Cambridge, MA 02139, USA.

    標(biāo)簽: xilinx VHDL USB us

    上傳時(shí)間: 2013-10-29

    上傳用戶:zhouchang199

  • 8051接口VHDL代碼

    PLD與8051接口的參考設(shè)計(jì) Xilinx提供

    標(biāo)簽: 8051 VHDL 接口 代碼

    上傳時(shí)間: 2013-11-05

    上傳用戶:BIBI

  • 新代數(shù)控系統(tǒng)OpenCNC_PLC發(fā)展工具操作手冊V2.5

    新代數(shù)控系統(tǒng)OpenCNC_PLC發(fā)展工具操作手冊V2.5。

    標(biāo)簽: OpenCNC_PLC 2.5 數(shù)控系統(tǒng) 操作

    上傳時(shí)間: 2013-11-07

    上傳用戶:shanxiliuxu

  • HL-K18接口詳細(xì)使用說明

    HL-K18接口詳細(xì)使用說明。

    標(biāo)簽: HL-K 18 接口 使用說明

    上傳時(shí)間: 2014-02-22

    上傳用戶:二驅(qū)蚊器

  • AHCI串行ATA高級(jí)主控接口

    AHCI串行ATA高級(jí)主控接口

    標(biāo)簽: AHCI ATA 串行 主控接口

    上傳時(shí)間: 2013-11-05

    上傳用戶:helmos

  • CAN-bus總線現(xiàn)場布線和接口設(shè)計(jì)及電纜和連接器選擇

    本文檔說明實(shí)際建立一個(gè)CAN-bus網(wǎng)絡(luò)時(shí),對(duì)網(wǎng)絡(luò)布線和CAN 接口的設(shè)計(jì),對(duì)通訊電 纜和連接器的選擇,以及一些保障通訊可靠、提高抗干擾能力的經(jīng)驗(yàn)措施。

    標(biāo)簽: CAN-bus 總線 布線 接口設(shè)計(jì)

    上傳時(shí)間: 2013-11-09

    上傳用戶:AISINI005

主站蜘蛛池模板: 祁连县| 白山市| 和顺县| 房山区| 常山县| 大新县| 睢宁县| 武山县| 冕宁县| 山阳县| 巴塘县| 安远县| 天全县| 盐津县| 垣曲县| 沈阳市| 彝良县| 上思县| 枣强县| 邵阳市| 积石山| 卢湾区| 庆阳市| 陕西省| 西畴县| 东方市| 河北省| 栾城县| 哈密市| 马公市| 神农架林区| 邮箱| 和硕县| 甘泉县| 竹北市| 井冈山市| 辽源市| 那坡县| 西充县| 额敏县| 遂川县|