1 產品簡介1.1 產品特點下載速度快,超越 JLINK V8,接近 JLINK V9采用 2.4G 無線通信,自動跳頻支持 1.8V~5V 設備,自動檢測支持 1.8V/3.3V/5V 電源輸出,上位機設置支持目標板取電/給目標板供電支持 MDK/IAR 編譯器,無需驅動,不丟固件支持 Cortex M0/M1/M3/M4/M7 等內核 ARM 芯片支持仿真調試,支持代碼下載、支持虛擬串口提供 20P 標準 JTAG 接口、提供 4P 簡化 SWD 接口支持 XP/WIN7/WIN8/WIN10 等操作系統尺寸小巧,攜帶方便1.2 基本參數產品名稱 ATK-HSWLDBG 高速無線調試器產品型號 ATK-HSWLDBG支持芯片 ARM Cortex M0/M1/M3/M4/M7 全系列通信方式 USB(免驅)仿真接口 JTAG、SWD支持編譯器 MDK、IAR串口速度 10Mbps(max)燒錄速度 10M通信距離 ≥10MTX 端工作電壓 5V(USB 供電)TX 端工作電流 151mARX 端工作電壓 3.3V/5V(USB 或者 JTAG 或者 SWD 供電)RX 端工作電流 132mA@5V工作溫度 -40℃~+85℃尺寸 66.5mm*40mm*17mm1.3 產品實物圖圖 發送端圖 接收端圖 接收端接口輸出電壓示意圖,所有標注 GND 的引腳均為地線1.4 接線示意圖高速無線調試器發送端,接線圖:高速無線調試器接收端,JTAG/SWD 接口供電,接線示意圖:高速無線調試器接收端,USB 接口供電,接線示意圖:1.5 高速無線調試器工作原理示意圖電腦端 高速無線調試器發送端 USB 接口目標 MCU 高速無線調試器接收端 JTAG/SWD 接口目標 MCU 高速無線調試器接收端5V 電源JTAG/SW 接口 USB 接口高速無線調試器JTAG/SW 接口 目標 MCU 高速無線調試器接收端USB 接口 電腦端 高速無線調試器發送端無線模塊無線模塊2、MDK 配置教程注意:低版本 MDK 對高速無線調試器的支持不完善,推薦 MDK5.23及以上版本。MDK5.23~MDK5.26 對高速 DAP 的支持都有 bug,必須打補丁。參考“mdk 補丁”文件夾下的相關文檔解決。SWD 如果接3 線,請查看第 10 章,常見問題 1。要提高速度,參考 4.2 節配置無線參數為大包模式。如果無線通信不穩定,參考常見問題 4。
標簽: 高速無線調試器
上傳時間: 2022-06-04
上傳用戶:d1997wayne
ADS1256 是TI(Texas I nstruments )公司推出的一款低噪聲高分辨率的24 位Si gma - Delta("- #)模數轉換器(ADC)。"- #ADC 與傳統的逐次逼近型和積分型ADC 相比有轉換誤差小而價格低廉的優點,但由于受帶寬和有效采樣率的限制,"- #ADC 不適用于高頻數據采集的場合。該款ADS1256 可適合于采集最高頻率只有幾千赫茲的模擬數據的系統中,數據輸出速率最高可為30K 采樣點/秒(SPS),有完善的自校正和系統校正系統, SPI 串行數據傳輸接口。本文結合筆者自己的應用經驗,對該ADC 的基本原理以及應用做簡要介紹。ADs1256 的總體電氣特性下面介紹在使用ADs1256 的過程中要注意的一些電氣方面的具體參數:模擬電源(AVDD )輸入范圍+ 4 . 75V !+ 5 .25V,使用的典型值為+ 5 .00V;數字電源(DVDD )輸入范圍+ 1 . 8V !+ 3 .6V,使用的典型值+ 3 .3V;參考電壓值(VREF= VREFP- VREFN)的范圍+ 0 .5V!+ 2 .6V,使用的典型值為+ 2 .5V;耗散功率最大為57mW;每個模擬輸入端(AI N0 !7 和AI NC M)相對于模擬地(AGND)的絕對電壓值范圍在輸入緩沖器(BUFFER)關閉的時候為AGND-0 .1 !AVDD+ 0 . 1 ,在輸入緩沖器打開的時候為AGND !AVDD-2 .0 ;滿刻度差分模擬輸入電壓值(VI N = AI NP -AI NN)為+ /-(2VREF/PGA);數字輸入邏輯高電平范圍0 .8DVDD!5 .25V(除D0 !D3 的輸入點平不可超過DVDD 外),邏輯低點平范圍DGND!0 .2DVDD;數字輸出邏輯高電平下限為0 .8DVDD,邏輯低電平上限為0 .2DVDD,輸出電流典型值為5mA;主時鐘頻率由外部晶體振蕩器提供給XTAL1和XTAL2 時,要求范圍為2 M!10 MHz ,僅由CLKI N 輸入提供時,范圍為0 .1 M!10 MHz 。
上傳時間: 2022-06-10
上傳用戶:
1-1前言一般人所能夠感受到聲音的頻率約介於5H2-20KHz,超音波(Ultrasonic wave)即爲頻率超過20KHz以上的音波或機械振動,因此超音波馬達就是利用超音波的彈性振動頻率所構成的制動力。超音波馬達的內部主要是以壓電陶瓷材料作爲激發源,其成份是由鉛(Pb)、結(Zr)及鈦(Ti)的氧化物皓鈦酸鉛(Lead zirconate titanate,PZT)製成的。將歷電材料上下方各黏接彈性體,如銅或不銹鋼,並施以交流電壓於壓電陶瓷材料作爲驅動源,以激振彈性體,稱此結構爲定子(Stator),將其用彈簧與轉子Rotor)接觸,將所産生摩擦力來驅使轉子轉動,由於壓電材料的驅動能量很大,並足以抗衡轉子與定子間的正向力,雖然伸縮振幅大小僅有數徵米(um)的程度,但因每秒之伸縮達數十萬次,所以相較於同型的電磁式馬達的驅動能量要大的許多。超音波馬達的優點爲:1,轉子慣性小、響應時間短、速度範圍大。2,低轉速可產生高轉矩及高轉換效率。3,不受磁場作用的影響。4,構造簡單,體積大小可控制。5,不須經過齒輸作減速機構,故較爲安靜。實際應用上,超音波馬達具有不同於傳統電磁式馬達的特性,因此在不適合應用傳統馬達的場合,例如:間歇性運動的裝置、空間或形狀受到限制的場所;另外包括一些高磁場的場合,如核磁共振裝置、斷層掃描儀器等。所以未來在自動化設備、視聽音響、照相機及光學儀器等皆可應用超音波馬達來取代。
標簽: 超聲波電機
上傳時間: 2022-06-17
上傳用戶:
隨著信息技術的發展和數字化產品的普及,嵌入式系統的研究開發逐漸成為熱點。而Linux又以其獨特的優勢成為嵌入式系統的主流。作為嵌入式系統和用戶之橋梁的人機交互接口設備也是其中必不可少的一部分,用戶與系統的交互是否準確和便捷極大地影響了嵌入式產品的競爭力。本文對Unity805plus微處理器平臺下人機交互接口設備驅動程序的設計開發做了深入的研究與實踐。Unity805plus微處理器是基于Unicore架構的新型32位移動終端應用處理器,面向低成本手持設備和其它通用嵌入式設備。本課題基于Linux2.4.19操作系統,設計和實現了在此平臺下的人機交互接口設備驅動程序。論文在介紹了嵌入式Linux下設備驅動層次結構、運行機制、編譯平臺方法以及字符設備驅動程序使用流程的基礎上,針對Unity805plus此新型平臺下鍵盤、觸摸屏、LCD這三種人機交互設備提出了實際的驅動設計方案。其中:系統以中斷方式來訪問鍵盤和觸摸設備,采用了Linux內核定時器并把任務放在后臺執行以等待鍵盤或觸摸中斷事件,并運用了自旋鎖、信號量、完成變量等內核同步方法;而LCD設備采用Unity805plus內置的LCD控制器與系統進行通訊,利用幀緩沖(framebuffer)設備作為接口,使上層應用程序能夠在圖形模式下直接對顯示緩沖區進行統一的讀寫操作。文中按照驅動的設計流程為主線給出了各設備驅動程序的控制器設置、GPIO口設置、中斷設置等關鍵部分的詳細代碼分析。文中所述的設備驅動已經能夠在Unity805plus平臺的媒體播放器上穩定運行,并通過了初步的功能驗證。隨著消費類電子產品的市場推陳出新所帶來的巨大需求(如iPhone),相應的人機交互接口設備相關技術亦不斷更新,比如新型的觸摸屏技術或是將鍵盤、LCD等驅動電路集成在一種集成電路模塊中等。因此,人機交互接口設備驅動的研究也將有廣闊的前景。
上傳時間: 2022-06-18
上傳用戶:
IGBT驅動保護電路作為變頻器主回路和控制回路之間的接口電路,具有承接前后作用.設計好驅動保護電路對于變頻器正常工作起著舉足輕重的作用,死區補償對改善變頻器輸出電壓波形,減小輸出電流諧波含量具有重要意義.本文在詳細分析IGBT的結構和工作特性的基礎上,以HCPL316為核心設計了一套完整的IGBT驅動保護電路,該電路具有較強驅動能力,適用于驅動中小容量的IGBT:能夠對IGBT過電流、過電壓提供保護,針對不同型號1GBT的開關特性,可調節適合的死區時間,防止逆變電路橋臂直通,仿真和實驗證明,該驅動保護電路可以對變頻器提供可靠的過流、過壓保護功能;通過調節死區可調電阻,設置適合的死區時間,保證了變頻器中IGBT安全可靠運行.為了減小IGBT驅動電路中產生的死區效應,本文采用基于功率因數角預測方法進行死區補償,該方法首先通過對功率因數角的計算,確定電流矢量在三相靜止坐標系中所處的位置,進而判斷輸出電流方向,調節IGBT控制脈沖寬度以補償變頻器死區時間,減少變頻器的輸出電流語波,降低電動機噪聲,延長電機壽命,該方法易于軟件實現、具有補償精確等優點.在變頻器控制單元中,基于常用SVPWM軟件基礎上,編寫了功率因數角預測死區補償算法.通過對變頻器死區補償前后的試驗,證明了本文所提方法的正確性和有效性.
上傳時間: 2022-06-19
上傳用戶:
1概述隨著智能表越來越多的使用,M-BUS按口電路作為抄表器的一.個主要模塊,也得到了廣泛的應用。該模塊以FC762專用Mbus主丫芯片為核心,輔以簡單特殊的外圍器件構成,具有性能穩定,結構小巧,接口簡單,應用方便的特點。此版本的Mbus主站模塊負載可達500mA,通信速率為600bps-9600bps,同時具有短路保護,過載檢測,強制休眠等功能。1.1特點1,兩線制總線,不分正負極性,施工簡單;2,采用獨特的電平特征傳輸數字信號,抗干擾能力強3,總線供電,降低維護成本;4,總線型拓撲結構,擴展方便,組網成本低;(05,滿足各類計量儀表聯網和遠程通信的需要;6,通信距離遠,抄表成功率高。1.2.2模塊基本功能1,遠程供電,模塊可向從機提供 定的電流,使從機正常工作。2,短路保護,過載檢測。當總線處于短路或過載狀態,模塊上電后第一時間檢測到異常,不打開總線電壓,OverloadFlag管腳輸出高電平,隨后500ms檢測一次,直到短路情況解除,模塊打開總線電壓,OverloadFlag管腳輸出低電平;當模塊正常工作時,出現短路或過載狀況,模塊立即關閉總線電壓,OverloadFlag管腳輸出高電平,隨后500ms檢測一次,直到異常解除,模塊打開總線電壓,OverloadFlag管腳輸出低電平。3,強制休眠,當Busof管腳輸入低電平,總線處于正常工作狀態,輸入高電平,總線輸出被關閉。
標簽: MBUS主站接口模塊 fm762
上傳時間: 2022-06-21
上傳用戶:zhaiyawei
N-Thread簡介RT-Thread,來自中國的開源實時操作系統延生于2006年:硬實時操作系統核心;,低資源占用的軟件系統平臺;o RTThread本自依賴于社區方式發展,開源、永遠開源:(GPv2許可證)社區多樣性的發展萬式支持眾多的處理器:ARM7TDMI.ARM920T.ARM926EJ-SEIARM Cortex;MIPS外理器:PowerPC/x86/NIOSIII眾多發展方向:微處理器:帶MMU的處理器;甚至是多核處理器N-Thread目前驅動框架?;诿?nbsp; 對象化設備模型:上層應用A 查找相應設備名獲得設備句柄即可采用標準的設備接口進行硬件 的訪問操作;NThread目前驅動框架口通過 套設備模型,可以做到應用與底層設備的無關性??诋斍爸С郑悍O備,塊設備、網絡設備、聲音設備等。改進需水,實際設備 還有很多;,隨著支持平臺增多,驅動維護變得困難;>如何得到一個剪表方便,驅動容易編寫的框架;,更多的面向對象特性,H象操作方法形成ops列表;? 改進目標,設備驅動模型應能夠覆蓋大多數設例如串D,CAN,以太網,USB,SPI設備,SDIO設備,Fas備,LCD圖形設備。針對于上層應用,其操作接口精簡而統一;針勸底層驅動,易于編寫,要輯結構清晰。能夠重用已有的設備驅動;
標簽: RT-Thread
上傳時間: 2022-06-22
上傳用戶:jason_vip1
摘要 DAQmx驅動作為N公司的第三代數據飛集硬俘驅動程序,減少了傳統數據采集硬件驅動程序帶來的編程復雜性,可被多種編程語言調用,程序接口功能強大,應用起來十分方便。研究并使用DAQmx驅動程序開發基于PX1總線的數采系統逐漸成為趨勢。針對PXI總線數采系統開發中必須解決的采集同步、觸發等關鍵技術問題,重點講迷在LABVIEW中利用DAQmx驅動實現多塊數采卡同步采集、多功能數采卡的橫擬與數字信導同步采集的程序設計技術以及數字與模擬信號觸發程序設計技術等。利用這些技術可解決大部分基于PX1總線的數據采集儀器設計問題。并結合工程實際,演示了利用DAQmx工具開發的32通道多功能PXI總線數據采集系統。DAQmx硬件驅動程序是N公司研制的第三代硬件驅動程序,在LABVIEW環境下使用可簡化數據采集系統程序設計。且可被C++、VC++、以及LabWindows/CVI等程序調用,為應用其他開發語言的工程師提供了方便。DAQmx驅動程序在數據采集程序設計時具有如下特點:對多功能的數據采集卡都使用統一的編程界面,可編寫模擬輸入、模擬輸出、數字10以及定時器/計數器程序,驅動程序完全支持多線程程序。利用Measurement&Automation(MAX)配置工具,可簡化數據采集卡的配置。在異常條件下運行可靠,傳統的DAQ驅動難以處理異常情況,而DAQmx定義并加強了異常條件處理方法,這比傳統DAQ驅動更可靠,一個最重要的特征是簡化了采集同步的難題。傳統DAQ中的設備同步實現起來相當復雜,必須通過軟件編程路由RTSI總線或PFI信號線來完成,而DAQmx應用時不必為信號指定路由,只需確定同步信號,所有路由工作由DAQmx自動完成。本文結合工程開發實際介紹在LABVIEW環境下應用DAQmx驅動程序開發數據采集系統的技術,主要講述利用DAQmx解決多塊卡同步的問題,以及多功能數據采集卡的數字與模擬采集同步以及信號觸發等問題。
上傳時間: 2022-06-22
上傳用戶:
在數字技術高速發展的今天,有許多芯片被用作數據交換的核心器件,以起到承上啟下數據交換的權紐作用。FPGA即現場可編程門陣列,由于其運行速度快且具有可編程的靈活性,現在已經成為EDA設計的主要邏輯器件,SPI接口技術是一種高速高效率的串行接口技術,主要用于擴展外設和進行數據交換,在許多高檔的單片機中,已經作為一種配置標準。如AT8958252.ADC812等等,使工程技術人員在設計系統時具有更大的靈活性,因而受到工程技術人員的歡迎。但像MCS51系列、MCS96系列等應用非常廣泛的單片機并不帶SPI接口,這樣就限制了在這些系統中使用帶SPI接口的器件。該文將用軟件模擬SPI接口時序的方法來實現MCU與FPGA之間的數據換換。1 SP1總線接口概述SPI(Serial Peripheral Interfce-串行外設接口)總線系統是一種同步串行外設接口,允許MCU與各種外圍設備以串行方式進行通信、數據交換。SPIT在芯片的管腳上只占用4根線,節約了芯片的管腳,同時為PCB的布局上節省空間,提供方便,正是出于這種簡單易用的特性,現在越來越多的芯片集成了這種通信協議.SPI是一個環形總線結構,由SS(CS)、SCK.SDI SD0構成,其時序其實很簡單,主要是在SK的控制下,兩個雙向移位寄存器進行數據交換。SPI主要特點有:可以同時發出和接收串行數據;可以當作主機或從機工作:提供頻率可編程時鐵發送結束中斷標志;寫沖突保護;總線競爭保護等。
上傳時間: 2022-06-26
上傳用戶:
一款國產的類似于多摩川17/23位絕對值碼盤的編碼器手冊,以及MCU與其通訊的優化方法和示意圖。
上傳時間: 2022-06-28
上傳用戶: