GPS(全球定位系統)是美國建立的高精度衛星定位導航系統,高動態GPS接收機可應用于衛星、飛機、高速列車等許多場合。高動態給GPS信號帶來很大的多普勒頻移和多普勒頻移變化率,普通民用接收機無法正常工作。適用于高動態條件的接收機可以有效消除多普勒頻移及其變化率對信號接收的影響,提高導航定位精度。 本文在深入研究GPS的系統組成、工作原理以及信號格式的基礎上,重點研究高動態條件下C/A碼和載波的捕獲與跟蹤方案。論文的主要工作如下: 1.深入研究擴頻信號的各種捕獲算法,提出了一種適用于高動態的基于FFT的C/A碼快速捕獲算法; 2.研究擴頻碼跟蹤和載波跟蹤技術,設計了載波輔助的碼跟蹤環路——數字延遲鎖定環(DLL)及一種叉積自動頻率跟蹤環(CPAFC)與科斯塔斯(Costas)環相結合的載波跟蹤方案,并在MATLAB環境下建立系統模型,對環路參數進行了詳細的設計; 3.初步完成了GPS接收機基帶處理模塊核心單元的FPGA設計和功能仿真。
上傳時間: 2013-07-10
上傳用戶:suxuan110425
擴展頻譜通信技術,它的突出優點是保密性好,抗干擾性強.隨著通信系統與現代計算機軟、硬件技術與微電子技術發展,越來越多的通信系統構建于這種技術之上.在實際擴頻通信系統工程中,用得比較普遍的是直擴方式和跳頻方式,它們的不同在于直擴是采取隱藏的方式對抗干擾,而跳頻采取躲避的方式. 西方國家早在20世紀50年代就開始對跳頻通信進行研究,在上個世紀末的幾次局部戰爭中,跳頻電臺得到了普遍的應用.跳頻通信的發展促進了其對抗技術的發展,目前,世界主要幾個軍事先進的國家,已經研究出高性能的跳頻通信對抗設備,國內這方面的發展相對國外差距比較大. 未來戰爭是科學技術的斗爭,研究跳頻通信對抗勢在必行.基于這種目的,本文研究和設計了跳頻檢測的FPGA實現,利用基于時頻分析的處理方法,完成了跳頻信號檢測的FPGA實現,通過測試,表明系統達到了設計要求,可以滿足實際的需要.主要內容包括: 1.概述了跳頻檢測接收研究的發展動態,闡述了擴展頻譜通信及短時傅立葉變換的原理. 2.分析了基于快速傅立葉變換(FFT)處理跳頻信號,檢測跳頻的可行性,利用FFT檢測頻譜的原理,合理使用頻譜采樣策略,做到了增加頻譜利用率,提高了檢測概率和分析信噪比;利用抽取內插技術完成數據速率的轉換,使其滿足后續信號的處理要求;利用同相和正交的DDC實現結構,完成對跳頻信號的解跳. 3.設計完成了跳頻信號檢測與接收系統的FPGA實現,其主要包括:數據速率變換的實現,FIR低通濾波器的實現,快速傅立葉變換(FFT)的實現,下變頻的實現等.在濾波器的實現中,提出了兩種設計方法:基于常系數乘法器和分布式算法濾波器,分析了上述兩種方法的優缺點,選擇用分布式算法實現設計中的低通濾波器;在快速傅立葉變換實現中,分析了基2和基4的算法結構,并分別實現了基2和基4的算法,滿足了不同場合對處理器的要求.在下變頻的設計中,使用濾波器的多相結構完成抽取的實現,并使用低通濾波器使信號帶寬滿足指標的要求.此外,設計中還包括雙端口RAM的實現,比較模塊的實現、數據緩存模塊和串并轉換模塊的實現. 4.介紹了實現系統的硬件平臺.
上傳時間: 2013-04-24
上傳用戶:zttztt2005
衛星電視接收系統基本知識,希望對剛接觸衛星電視接收的朋友有所幫助。
上傳時間: 2013-06-23
上傳用戶:portantal
這篇論文以數字電視條件接收系統為研究對象,系統硬件設計以DSP和FPGA為實現平臺,采用以DSP實現其加密算法、以FPGA實現其外圍電路,對數字電視條件接收系統進行設計。首先根據數字電視條件接收系統的原理及其軟硬分離的發展趨勢,提出采用 DSP+FPGA結構的設計方式,將ECC與AES加密算法應用于SK與CW的加密;根據其原理對系統進行總體設計,同時對系統各部分的硬件原理圖進行詳細設計,并進行 PCB設計。其次采用從上而下的設計方式,對FPGA實現的邏輯功能劃分為各個功能模塊,然后再對各個模塊進行設計、仿真。采用Quartus Ⅱ7.2軟件對FPGA實現的邏輯功能進行設計、仿真。仿真結果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時鐘頻率達到229.89MHz,流加密模塊的最高時鐘頻率達到331.27MHz,對于實際的碼流來說,具有比較大的時序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時序;包處理模塊實現對加密后數據的包處理。最后對條件接收系統中加密算法程序采用結構化、模塊化的編程方式進行設計。 ECC設計時采用C語言與匯編語言混合編程,充分利用兩種編程語言的優勢。將ECC 與AES加密算法在VisualDSP++3.0開發環境下進行驗證,并下載至ADSP BF-535評估板上運行。輸出結果表明:有限域運算匯編語言編程的實現方式,其運行速度明顯提高, 192位加法提高380個時鐘周期,32位乘法提高92個時鐘周期;ECC與AES達到加密要求。上述工作對數字電視條件接收系統的設計具有實際的應用價值。關鍵詞:條件接收,DSP,FPGA,ECC,AEs
上傳時間: 2013-07-03
上傳用戶:www240697738
采用狀態機和消息機制的串口接收程序
上傳時間: 2013-04-24
上傳用戶:huangping588
nRF24L01無線模塊6個接收通道,nRF24L01無線模塊可以參考此文件調試 nRF24L01無線模塊,如需要建立一個小型的無線網絡,一個無線模塊作為路由節點,六個作為傳感器節點。
上傳時間: 2013-05-15
上傳用戶:來茴
·一種51單片機接收電話線上DTMF(撥號DTMF的應用程序)文件列表: testdtmf ........\A51.EXE ........\C51.EXE ........\C51S.LIB ........\DISPLAY.C ........\ht9200.c ........\L51.EXE
上傳時間: 2013-04-24
上傳用戶:熊少鋒
·單片機音頻通信9170和9200接收發送源程序
上傳時間: 2013-06-09
上傳用戶:阿四AIR
LM3S系列UART例程:以FIFO中斷方式接收
上傳時間: 2013-05-20
上傳用戶:zklh8989
LM3S系列UART例程:以FIFO中斷方式接收
上傳時間: 2013-06-12
上傳用戶:米卡