摘 要:研究一種基于FPGA的多路視頻合成系統(tǒng)。系統(tǒng)接收16路ITU656格式的視頻數(shù)據(jù),按照畫面分割的要求對視頻數(shù)據(jù)流進(jìn)行有效抽取和幀合成處理,經(jīng)過視頻編碼芯片轉(zhuǎn)換成模擬信號輸出到顯示器,以全屏或多窗口模式顯示多路視頻畫面。系統(tǒng)利用FPGA的高速并行處理能力的優(yōu)勢,應(yīng)用靈活的的多路視頻信號的合成技術(shù)和數(shù)字圖像處理算法,實(shí)現(xiàn)實(shí)時處理多路視頻數(shù)據(jù)。
上傳時間: 2014-12-05
上傳用戶:jiangfire
七天玩轉(zhuǎn)Altera:學(xué)習(xí)FPGA必經(jīng)之路包括基礎(chǔ)篇、時序篇和驗(yàn)證篇三個部分。
上傳時間: 2013-10-11
上傳用戶:woshinimiaoye
介紹了一種基于DSP和FPGA的磁鐵電源控制器的設(shè)計(jì)方案,闡述了該控制器硬件系統(tǒng)的組成,包括信號調(diào)理電路、中間數(shù)據(jù)處理部分、后端的驅(qū)動電路。同時給出了DSP和FPGA之間通過SPI接口通信的具體流程和輸出PWM波形死區(qū)部分的控制流程。設(shè)計(jì)的磁鐵電源控制器有很好的控制和運(yùn)算能力,同時具有很好的靈活性和可靠性。
上傳時間: 2014-01-27
上傳用戶:suicoe
PCIe規(guī)范,光纖通道控制器
標(biāo)簽: Express 4Gbps PCI 光纖通道
上傳時間: 2013-11-19
上傳用戶:atdawn
介紹了HDLC協(xié)議RS485總線控制器的FPGA實(shí)現(xiàn)
上傳時間: 2013-11-04
上傳用戶:heart_2007
Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具備在系統(tǒng)可編程性、可靠的引腳鎖定以及JTAG 邊界掃描測試功能。此強(qiáng)大的功能組合允許設(shè)計(jì)人員在進(jìn)行重大更改時,仍能保留原始的器件引腳,從而避免重組 PC 板。通過利用嵌入式控制器從板載 RAM 或 EPROM 對這些CPLD 和 FPGA 編程,設(shè)計(jì)人員可輕松升級、修改和測試設(shè)計(jì),即使在現(xiàn)場也是如此。
上傳時間: 2014-08-10
上傳用戶:sc965382896
目前運(yùn)動控制主要有兩種實(shí)現(xiàn)方式,一是使用PLC加運(yùn)動控制模塊來實(shí)現(xiàn):二是使用PC加運(yùn)動控制卡來實(shí)現(xiàn)。兩者各有優(yōu)缺點(diǎn),但兩者有以下共同的缺點(diǎn):一是由于它們兒乎都是采用通用微控制器(MCU和DSP)來實(shí)現(xiàn)電機(jī)控制,由于受CPU速度的限制,以及CPU的多個進(jìn)程同時處理
標(biāo)簽: CPLD ARM 運(yùn)動控制器
上傳時間: 2013-10-26
上傳用戶:michael20
利用FPGA 設(shè)計(jì)一個類似點(diǎn)陣LCD 顯示的VGA 顯示控制器,可實(shí)現(xiàn)文字及簡單的圖表顯示。工作時只需將要顯示內(nèi)容轉(zhuǎn)換成對應(yīng)字模送入FPGA,即可實(shí)現(xiàn)相應(yīng)內(nèi)容的顯示。關(guān)鍵詞:FPGA;VGA;顯示控制 隨著數(shù)字圖像處理的應(yīng)用領(lǐng)域的不斷擴(kuò)大,其實(shí)時處理技術(shù)成為研究的熱點(diǎn)。EDA(電子設(shè)計(jì)自動化)技術(shù)的迅猛發(fā)展為數(shù)字圖像實(shí)時處理技術(shù)提供了硬件基礎(chǔ)。其中FPGA 的特點(diǎn)適用于進(jìn)行一些基于像素級的圖像處理[1]。LCD 和CRT 顯示器作為一種通用型顯示設(shè)備,如今已經(jīng)廣泛應(yīng)用于工作和生活中。與嵌入式系統(tǒng)中常用的顯示器件相比,它具有顯示面積大、色彩豐富、承載信息量大、接口簡單等優(yōu)點(diǎn),如果將其應(yīng)用到嵌入式系統(tǒng)中,可以顯著提升產(chǎn)品的視覺效果。為此,嘗試將VGA 顯示的控制轉(zhuǎn)化到FPGA 來完成實(shí)現(xiàn)。
標(biāo)簽: FPGA VGA 制器設(shè)計(jì)
上傳時間: 2013-10-26
上傳用戶:lgd57115700
設(shè)計(jì)了一種能使FPGA的主狀態(tài)機(jī)直接管理Flash的控制器,該控制器具有自己的指令集和中斷管理方式。用戶可以根據(jù)FPGA的系統(tǒng)時鐘對控制器進(jìn)行操作,無需關(guān)心Flash對指令和數(shù)據(jù)的時序要求。控制器建立了自己的壞塊管理機(jī)制,合并了一些Flash的常用關(guān)聯(lián)指令,方便了用戶對FPGA主狀態(tài)機(jī)的設(shè)計(jì)。
上傳時間: 2013-10-08
上傳用戶:shen007yue
高速串并轉(zhuǎn)換器的設(shè)計(jì)是FPGA 設(shè)計(jì)的一個重要方面,傳統(tǒng)設(shè)計(jì)方法由于采用FPGA 的內(nèi)部邏輯資源來實(shí)現(xiàn),從而限制了串并轉(zhuǎn)換的速度。該研究以網(wǎng)絡(luò)交換調(diào)度系統(tǒng)的FGPA 驗(yàn)證平臺中多路高速串并轉(zhuǎn)換器的設(shè)計(jì)為例,詳細(xì)闡述了1 :8DDR 模式下高速串并轉(zhuǎn)換器的設(shè)計(jì)方法和16 路1 :8 串并轉(zhuǎn)換器的實(shí)現(xiàn)。結(jié)果表明,采用Xilinx Virtex24 的ISERDES 設(shè)計(jì)的多路串并轉(zhuǎn)換器可以實(shí)現(xiàn)800 Mbit/ s 輸入信號的串并轉(zhuǎn)換,并且減少了設(shè)計(jì)復(fù)雜度,縮短了開發(fā)周期,能滿足設(shè)計(jì)要求。關(guān)鍵詞:串并轉(zhuǎn)換;現(xiàn)場可編程邏輯陣列;Xilinx ; ISERDES
標(biāo)簽: FPGA 多路 串并轉(zhuǎn)換
上傳時間: 2013-11-03
上傳用戶:王小奇
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1