亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

換算

  • 旋轉(zhuǎn)變壓器及其R2D電路的研究.rar

    在伺服系統(tǒng)中,為了實(shí)現(xiàn)高精度的控制,往往需要實(shí)時地檢測出電動機(jī)轉(zhuǎn)子的位置。用來檢測電動機(jī)轉(zhuǎn)子位置的角度傳感器主要有光電編碼器和旋轉(zhuǎn)變壓器。光電編碼器雖然能夠達(dá)到很高的精度,但是它的抗干擾性差,不宜應(yīng)用在條件惡劣的場合中;相比較而言,旋轉(zhuǎn)變壓器(簡稱旋變)由于結(jié)構(gòu)簡單,堅(jiān)固耐用,抗干擾性強(qiáng),能夠應(yīng)用在各種條件惡劣的場合中,所以獲得了越來越廣泛的應(yīng)用。 本文采用的旋變樣機(jī)是一種新型的磁阻式旋轉(zhuǎn)變壓器。分析了它的定轉(zhuǎn)子結(jié)構(gòu)、定子繞組的連接方式以及轉(zhuǎn)子形狀的優(yōu)化;并在此基礎(chǔ)上,推導(dǎo)出了它的正余弦輸出反電勢的表達(dá)式;最后在電磁場分析軟件Ansoft中,以樣機(jī)為原型建立了仿真模型,分析了它內(nèi)部的電磁場分布以及正余弦輸出反電勢的波形。 其次,本文設(shè)計了一種以DSP為核心的R2D電路系統(tǒng)。它以振蕩電路產(chǎn)生的正弦波電壓信號作為旋變的激勵信號,加上相關(guān)的外圍電路,構(gòu)成了旋轉(zhuǎn)變壓器一數(shù)字轉(zhuǎn)換器,解算出了旋變的軸角θ;并在此基礎(chǔ)上,分析了產(chǎn)生角度解算誤差的各種因素,同時計算出了旋變的轉(zhuǎn)速n。 最后,在上述解算方案的基礎(chǔ)上,本文又給出了第二種解算方案,即:DSP產(chǎn)生的方波經(jīng)過濾波之后作為旋變的激勵信號,解算出了旋變的軸角θ;然后比較了這兩種解算方案的優(yōu)缺點(diǎn),重點(diǎn)分析了激勵信號中的諧波分量對正余弦輸出反電勢以及角度解算的影響。

    標(biāo)簽: R2D 旋轉(zhuǎn)變壓器 電路

    上傳時間: 2013-04-24

    上傳用戶:pioneer_lvbo

  • ICETEK-DM642-EDUlabv1.3.rar

    瑞泰開發(fā)板ICETEK-DM642的實(shí)驗(yàn)例程 實(shí)驗(yàn)5.1:發(fā)光二極管的顯示編程––––––––––––––––––– 85 實(shí)驗(yàn)5.2:定時器控制發(fā)光二極管的顯示–––––––––––––––– 90 實(shí)驗(yàn)5.3:音頻輸出––––––––––––––––––––––––– 94 實(shí)驗(yàn)5.4:BSL 測試––––––––––––––––––––––––– 97 實(shí)驗(yàn)5.5:FLASH 燒寫和程序自啟動(Boot Loader)–––––––––––99 第二章:基于 ICETEK-DM642-PCI 的基本圖象算法實(shí)現(xiàn)–––––––––––104 實(shí)驗(yàn)5.6---實(shí)驗(yàn)5.19:視頻驅(qū)動程序應(yīng)用––––––––––––––––104 實(shí)驗(yàn)5.20:視頻圖像處理-取反––––––––––––––––––––122 實(shí)驗(yàn)5.21:視頻圖像處理-直方圖統(tǒng)計–––––––––––––––––124 實(shí)驗(yàn)5.22:視頻圖像處理-直方圖均衡化增強(qiáng)––––––––––––––126 實(shí)驗(yàn)5.23:視頻圖像處理-中值濾波–––––––––––––––––– 129 實(shí)驗(yàn)5.24:視頻圖像處理-邊緣檢測(Sobel 算子)––––––––––––132 實(shí)驗(yàn)5.25:視頻圖像處理-傅立葉變換––––––––––––––––– 136 實(shí)驗(yàn)5.26:視頻圖像處理-彩色空間變換–––––––––––––––– 140 第三章:基于ICETEK-DM642-PCI 的FPGA 實(shí)現(xiàn)OSD 功能及圖象算法–––– 144 實(shí)驗(yàn)5.27---實(shí)驗(yàn)5.30:視頻圖像與圖形的疊加–––––––––––––144 第四章:基于ICETEK-DM642-PCI 的復(fù)雜圖象算法實(shí)現(xiàn)––––––––––– 148 實(shí)驗(yàn)5.31:視頻圖像處理-H.263 編碼解碼––––––––––––––––148 實(shí)驗(yàn)5.32:視頻圖像處理-JPEG2 編碼解碼–––––––––––––––153 實(shí)驗(yàn)5.33:視頻圖像處理-MPEG2 編碼解碼–––––––––––––––157 實(shí)驗(yàn)5.34:視頻圖像處理-運(yùn)動圖像檢測––––––––––––––––162 第五章:基于ICETEK-DM642-PCI 的圖象網(wǎng)絡(luò)算法實(shí)現(xiàn)–––––––––––166 實(shí)驗(yàn)5.35:視頻圖像處理-JPEG 網(wǎng)絡(luò)攝像機(jī)–––––––––––––––166 實(shí)驗(yàn)5.36:視頻圖像處理-雙路JPEG 網(wǎng)絡(luò)攝像機(jī)–––––––––––––170 實(shí)驗(yàn)5.37:視頻圖像處理-視頻網(wǎng)絡(luò)服務(wù)器––––––––––––––– 174 實(shí)驗(yàn)5.38:視頻圖像處理-視頻網(wǎng)絡(luò)客戶端––––––––––––––– 179 第六章:基于ICETEK-DM642-PCI 的語音算法實(shí)現(xiàn):–––––––––––––184 實(shí)驗(yàn)5.39:語音處理-數(shù)字回聲–––––––––––––––––––– 184 實(shí)驗(yàn)5.40:語音處理-濾波處理–––––––––––––––––––– 187 實(shí)驗(yàn)5.41:語音處理-濾波處理1––––––––––––––––––– 189 第七章:基于ICETEK-DM642-PCI 的上位機(jī)通訊實(shí)驗(yàn)–––––––––––– 191 實(shí)驗(yàn)5.42:通信-異步串口––––––––––––––––––––––191 實(shí)驗(yàn)5.43:通信-PCI 總線–––––––––––––––––––––– 194 實(shí)驗(yàn) 5.44:視頻圖像處理-生成圖像文件–––––––––––––––– 198

    標(biāo)簽: ICETEK-DM EDUlabv 642

    上傳時間: 2013-05-31

    上傳用戶:zxianyu

  • 《C語言精彩編程百例》附書源碼.rar

    這里有很多C語言程序示例,里面的注釋也還算詳細(xì),應(yīng)該容易看懂,對學(xué)習(xí)C語言很有幫助的

    標(biāo)簽: C語言 編程 源碼

    上傳時間: 2013-05-19

    上傳用戶:程嬰sky

  • 基于DSP和FPGA導(dǎo)航計算機(jī)硬件電路研究與設(shè)計.rar

    為適應(yīng)組合導(dǎo)航計算機(jī)系統(tǒng)的微型化、高性能度的要求,拓寬導(dǎo)航計算機(jī)的應(yīng)用領(lǐng)域,本文設(shè)計出一種基于浮點(diǎn)型DSP(TMS320C6713)和可編程邏輯陣列器件(FPGA: EP1C12N240C8)協(xié)同合作的導(dǎo)航計算機(jī)系統(tǒng)。 論文在闡述了組合導(dǎo)航計算機(jī)的特點(diǎn)和應(yīng)用要求后,提出基于DSP和FPGA的組合導(dǎo)航計算機(jī)系統(tǒng)方案。該方案以DSP為導(dǎo)航解算處理器,由FPGA完成IMU信號的采集和緩存以及系統(tǒng)控制信號的整合;DSP通過EMIF接口實(shí)現(xiàn)和FPGA通信。在此基礎(chǔ)上研究了各擴(kuò)展通信接口、系統(tǒng)硬件原理圖和PCB的開發(fā),且在FPGA中使用調(diào)用IP核來實(shí)現(xiàn)FIR低通濾波數(shù)據(jù)處理機(jī)抖激光陀螺的機(jī)抖振動的影響。其次,詳細(xì)闡述了利用TI公司的DSP集成開發(fā)環(huán)境和DSP/BIOS準(zhǔn)實(shí)時操作系統(tǒng)開發(fā)多任務(wù)系統(tǒng)軟件的具體方案。本文引入DSP/BIOS實(shí)時操作系統(tǒng)提供的多任務(wù)機(jī)制,將采集處理按照功能劃分四個相對獨(dú)立的任務(wù),這些任務(wù)在DSP/BIOS的調(diào)度下,按照用戶指定的優(yōu)先級運(yùn)行,大大提高系統(tǒng)的工作效率。最后給了DSP芯片Bootloader的制作方法。 導(dǎo)航計算機(jī)系統(tǒng)研制開發(fā)是軟、硬件研究緊密結(jié)合的過程。在微型導(dǎo)航計算機(jī)系統(tǒng)方案建立的基礎(chǔ)上,本文首先討論了系統(tǒng)硬件整體設(shè)計和軟件開發(fā)流程;其次針對導(dǎo)航計算機(jī)系統(tǒng)各個功能模塊以及多項(xiàng)關(guān)鍵技術(shù)進(jìn)行了設(shè)計與開發(fā)工作,涉及系統(tǒng)數(shù)據(jù)通信模塊、模擬信號采集模塊和數(shù)據(jù)存儲模塊;最后,對導(dǎo)航計算機(jī)系統(tǒng)進(jìn)行了聯(lián)合調(diào)試工作,并對各個模塊進(jìn)行了詳細(xì)的功能測試與驗(yàn)證,完成了微型導(dǎo)航計算機(jī)系統(tǒng)的制作。 以DSP/FPGA作為導(dǎo)航計算機(jī)硬件平臺的捷聯(lián)式慣性導(dǎo)航實(shí)時數(shù)據(jù)系統(tǒng)能夠滿足系統(tǒng)所要求的高精度、實(shí)時性、穩(wěn)定性要求,適應(yīng)了其高性能、低成本、低功耗的發(fā)展方向。

    標(biāo)簽: FPGA DSP 導(dǎo)航計算機(jī)

    上傳時間: 2013-04-24

    上傳用戶:lishuoshi1996

  • 基于FPGA的視頻圖像處理器.rar

    隨著數(shù)字圖像處理技術(shù)的發(fā)展,圖像處理系統(tǒng)在日常生活、工業(yè)、軍事和醫(yī)療方面等許多領(lǐng)域得到了廣泛的應(yīng)用。 本論文圍繞視頻圖像處理器的設(shè)計以及圖像增強(qiáng)算法的研究,開展了以下方面的研究: 1.對基于拉普拉斯算子的灰度圖像增強(qiáng)算法、基于飽和度分量反饋的自適應(yīng)亮度增強(qiáng)算法及其改進(jìn)算法進(jìn)行了仿真,并分別對增強(qiáng)前后的灰度圖像和彩色圖像進(jìn)行了比較。 2.提出了一個視頻圖像處理器的硬件實(shí)現(xiàn)方案。該方案以FPGA為核心,具有較強(qiáng)的圖像實(shí)時處理能力,具有1路視頻輸入端口和1路視頻輸出端口,以及PCI接口和2個UART串行接口。 3.完成了視頻圖像處理器的原理圖設(shè)計、印制板圖設(shè)計。在印制板圖設(shè)計中,應(yīng)用信號完整新分析的理論,對高速電路的布局和布線進(jìn)行了優(yōu)化設(shè)計,保證了硬件電路的性能。

    標(biāo)簽: FPGA 視頻圖像 處理器

    上傳時間: 2013-06-13

    上傳用戶:lanjisu111

  • 基于FPGA的視頻圖像處理系統(tǒng).rar

    隨著電子技術(shù)和計算機(jī)技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長足的發(fā)展,其應(yīng)用范圍主要包括數(shù)字廣播、消費(fèi)類電子、視頻監(jiān)控、醫(yī)學(xué)成像及文檔影像處理等領(lǐng)域。當(dāng)前視頻圖像處理主要問題是當(dāng)處理的數(shù)據(jù)量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗(yàn)證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計,主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標(biāo)準(zhǔn),來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結(jié)束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實(shí)現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進(jìn)行程序測試與運(yùn)行,并分析仿真結(jié)果,驗(yàn)證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當(dāng)?shù)乃阕樱捎霉ぞ進(jìn)ATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺,實(shí)現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點(diǎn)是采用新的開發(fā)環(huán)境System Generator for DSP實(shí)現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強(qiáng)、設(shè)計周期短、驗(yàn)證方便、是視頻圖像處理發(fā)展的必然趨勢。

    標(biāo)簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時間: 2013-05-20

    上傳用戶:fudong911

  • 基于FPGA的圖像處理算法研究及硬件設(shè)計.rar

    隨著圖像分辨率的越來越高,軟件實(shí)現(xiàn)的圖像處理無法滿足實(shí)時性的需求;同時FPGA等可編程器件的快速發(fā)展使得硬件實(shí)現(xiàn)圖像處理變得可行。如今基于FPGA的圖像處理研究成為了國內(nèi)外的一個熱門領(lǐng)域。 本文在FPGA平臺上,用Verilog HDL實(shí)現(xiàn)了一個研究圖像處理算法的可重復(fù)配置的硬件模塊架構(gòu),架構(gòu)包括PC機(jī)預(yù)處理和通信軟件,控制模塊,計算單元,存儲器模塊和通信適配模塊五個部分。其中的計算模塊負(fù)責(zé)具體算法的實(shí)現(xiàn),根據(jù)不同的圖像處理算法可以獨(dú)立實(shí)現(xiàn)。架構(gòu)為計算模塊實(shí)現(xiàn)了一個可添加、移出接口,不同的算法設(shè)計只要符合該接口就可以方便的加入到模塊架構(gòu)中來進(jìn)行調(diào)試和運(yùn)行。 在硬件架構(gòu)的基礎(chǔ)上本文實(shí)現(xiàn)了排序?yàn)V波,中值濾波,卷積運(yùn)算及高斯濾波,形態(tài)學(xué)算子運(yùn)算等經(jīng)典的圖像處理算法。討論了FPGA的圖像處理算法的設(shè)計方法及優(yōu)化策略,通過性能分析,F(xiàn)PGA實(shí)現(xiàn)圖像處理在時間上比軟件處理有了很大的提高;通過結(jié)果的比較,發(fā)現(xiàn)FPGA的處理結(jié)果達(dá)到了軟件處理幾乎同等的效果水平。最后本文在實(shí)現(xiàn)較大圖片處理和圖像處理窗口的大小可配置性方面做了一定程度的討論和改進(jìn),提高了算法的可用性,同時為進(jìn)一步的研究提供了更加便利的平臺。 整個設(shè)計都是在ISE8.2和ModelSim第三方仿真軟件環(huán)境下開發(fā)的,在xilinx的Spartan-3E XC3S500E硬件平臺上實(shí)現(xiàn)。在軟件仿真過程中利用了ISE8.2自帶仿真工具和ModelSim結(jié)合使用。 本課題為制造FPGA的專用圖像處理芯片做了有益的探索性研究,為實(shí)現(xiàn)FPGA為核心處理芯片的實(shí)時圖像處理系統(tǒng)有著積極的作用。

    標(biāo)簽: FPGA 圖像處理 算法研究

    上傳時間: 2013-07-29

    上傳用戶:愛順不順

  • 基于H.264編解碼的算法優(yōu)化研究及FPGA的硬件實(shí)現(xiàn).rar

    H.264/AVC是由ITU和ISO兩大組織聯(lián)合組成的JVT共同制定的一項(xiàng)新的視頻壓縮技術(shù)標(biāo)準(zhǔn),在較低帶寬上提供高質(zhì)量的圖像傳輸是H.264/AVC的應(yīng)用亮點(diǎn)。在同樣的視覺質(zhì)量前提下,H.264/AVC比H.263和MPEG-4節(jié)約了50%的碼率。但H.264獲得優(yōu)越性能的代價是計算復(fù)雜度的增加,據(jù)估計其編碼的計算復(fù)雜度大約為H.263的3倍,因此很難應(yīng)用于實(shí)時視頻處理領(lǐng)域。針對這一現(xiàn)狀,業(yè)內(nèi)做了大量的研究工作,力圖降低其計算復(fù)雜度和提高運(yùn)行效率。比如在運(yùn)動估計方面,國內(nèi)外在這方面的研究已經(jīng)很成熟。而針對幀內(nèi)/幀間預(yù)測編碼的研究卻較少。因此研究預(yù)測模式的快速算法具有理論意義和應(yīng)用價值。 本文在詳細(xì)研究H.264標(biāo)準(zhǔn)視頻壓縮編碼特點(diǎn)基礎(chǔ)上,分析了H.264幀內(nèi)編碼, 幀間編碼及變換,量化技術(shù)的原理及特點(diǎn),提出了一種基于局部邊緣方向信息的快速幀內(nèi)模式判決算法,通過結(jié)合SAD的模式選擇方法來減少模式選擇數(shù)目。它采用了Sobel梯度算子計算當(dāng)前塊的邊緣信息,累加當(dāng)前塊中屬于同一方向像素點(diǎn)的邊緣矢量構(gòu)造不同模式下的邊緣方向直方圖,以便確定最可能的預(yù)測模式。該算法有效降低了編碼器的運(yùn)算復(fù)雜度,在并未顯著降低編碼性能的情況下提升了編碼器效率。仿真表明:Foreman 圖像序列編碼性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,這大大提高了視頻傳輸?shù)馁|(zhì)量。 另外在幀間預(yù)測模式選擇算法方面進(jìn)行了改進(jìn)研究:按順序?qū)Σ煌愋瓦M(jìn)行判決,有選擇地去比較可能模式,使得在有效減少需判決的模式數(shù)量的同時,結(jié)合小塊模式搜索中途停止準(zhǔn)則來確定最優(yōu)模式。仿真表明:改進(jìn)算法相對與原來算法能夠節(jié)省很多的編碼時間(平均下降了49.3%),但帶來的圖像質(zhì)星的下降(平均下降0.08dB,可以忽略)和碼率較少的增加。 同時在整數(shù)DCT變換模塊中,提出了一種快速蝶形算法,使得對4×4點(diǎn)數(shù)據(jù)做一次變換,只需通過8×8次加法和2×8次移位運(yùn)算便可完成,與原來12×8次加法和4×8次移位相比,新算法大大降低了運(yùn)算復(fù)雜度。 最后介紹FPGA的特點(diǎn)及設(shè)計流程,并實(shí)現(xiàn)了H.264編解碼器中變換編碼及量化和熵解碼模塊的硬件。這種基于FPGA所實(shí)現(xiàn)的H.264編碼視頻處理模塊設(shè)計具備了成本低,周期短,設(shè)計方法靈活等優(yōu)點(diǎn),具有廣闊的市場應(yīng)用前景。 仿真表明,通過使用本文提出的幀內(nèi)/幀間速算法方法可使得H.264編碼速度獲得顯著的提高,使H.264 Baseline編碼器能在PC平臺上實(shí)現(xiàn)實(shí)時編碼。

    標(biāo)簽: FPGA 264 編解碼

    上傳時間: 2013-07-18

    上傳用戶:zukfu

  • 基于單片機(jī)的超聲波測距系統(tǒng).rar

    用單片機(jī)控制超聲波的輪流發(fā)射,記錄時間差,并算出距離

    標(biāo)簽: 單片機(jī) 超聲波測距系統(tǒng)

    上傳時間: 2013-06-18

    上傳用戶:zhangzhenyu

  • 基于FPGA的通用加擾算法(CSA)的設(shè)計和實(shí)現(xiàn).rar

    隨著數(shù)字視頻廣播的發(fā)展,觀眾將會面對越來越多綜合或?qū)iT頻道的選擇,欣賞到更高品質(zhì),更多服務(wù)的節(jié)目。而廣播業(yè)者則要為這些節(jié)目的版權(quán)購買,制作而承受更高的成本,單純的廣告收入已經(jīng)不夠。要求對用戶收取一定的收視費(fèi)用,而另一方面,調(diào)查也顯示用戶是愿意預(yù)付一定費(fèi)用以獲得更好服務(wù)的。條件接受系統(tǒng)(Conditional Access system)就是為了商業(yè)目的而對某些廣播服務(wù)實(shí)施接入控制,決定一個數(shù)字接受設(shè)備能否將特定的廣播節(jié)目展現(xiàn)給最終用戶的系統(tǒng)。CA技術(shù)要求既能使用戶自由選擇收看節(jié)目又能保護(hù)廣播業(yè)者的利益,確算只有已支付了或即將支付費(fèi)用的用戶才能收看到所選的電視節(jié)目。在數(shù)字電視領(lǐng)域中,CA系統(tǒng)無疑將成為發(fā)展新服務(wù)的必需條件。但是在不同的運(yùn)營商可能會使用不同的CA系統(tǒng),在不同的CA系統(tǒng)之間進(jìn)行互操作所必需共同遵守的最基本條件是:通用的加擾算法。每個用戶接收設(shè)備中應(yīng)集成相應(yīng)的解擾模塊。在我國國家標(biāo)準(zhǔn)--數(shù)字電視條件接收系統(tǒng)GY/Z 175-2001的附錄H中有詳細(xì)的描述。 FPGA是英文Field Programmable Gate Array的縮寫,即現(xiàn)場可編程門陣列,它是在PAL、GAL、EPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。可以說,F(xiàn)PGA芯片是小批量系統(tǒng)提高系統(tǒng)集成度、可靠性的最佳選擇之一。 首先本文簡要介紹CA系統(tǒng)的目的和組成,F(xiàn)PGA的結(jié)構(gòu)和原理,優(yōu)勢。然后介紹了利用FPGA來實(shí)現(xiàn)CA系統(tǒng)主要組成部分即加擾的原理和步驟,分析算法,劃分邏輯結(jié)構(gòu),軟件仿真,劃分硬件模塊,硬件性能分析,驗(yàn)證平臺構(gòu)建,硬件實(shí)現(xiàn)等。 然后對以上各個部分做詳細(xì)的闡述。同時為了指導(dǎo)FPGA設(shè)計,給出了FPGA的結(jié)構(gòu)和原理與FPGA設(shè)計的基本原則、設(shè)計的基本技巧、設(shè)計的基本流程; 最后給出了該加擾系統(tǒng)的測試與驗(yàn)證方法以及驗(yàn)證和測試結(jié)果。

    標(biāo)簽: FPGA CSA 算法

    上傳時間: 2013-06-22

    上傳用戶:chongchong2016

主站蜘蛛池模板: 称多县| 尉氏县| 延津县| 临桂县| 淳化县| 九台市| 谷城县| 大关县| 岑巩县| 万宁市| 同心县| 祥云县| 禄丰县| 天全县| 讷河市| 揭西县| 荃湾区| 正宁县| 景东| 安岳县| 松溪县| 昔阳县| 垣曲县| 罗源县| 汝城县| 上蔡县| 宝山区| 祁东县| 芜湖县| 安吉县| 安康市| 祁东县| 洛扎县| 兖州市| 康定县| 祥云县| 应城市| 宁国市| 抚州市| 象山县| 宜都市|