LM324使用前必看,它是一個(gè)雙極線性集成電路,即其內(nèi)部帶有2個(gè)高增益運(yùn)算放大器
上傳時(shí)間: 2013-06-17
上傳用戶:hj_18
高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過(guò)程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 本研究通過(guò)在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過(guò)在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活?;贔PGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。
標(biāo)簽: FPGA ADC 并行測(cè)試 方法研究
上傳時(shí)間: 2013-06-07
上傳用戶:gps6888
LM386是一種音頻集成功放,具有自身功耗低、電壓增益可調(diào)整、電源電壓范圍大、外接元件少和總諧波失真小等優(yōu)點(diǎn)的功率放大器,廣泛應(yīng)用于錄音機(jī)和收音機(jī)之中。
上傳時(shí)間: 2013-07-31
上傳用戶:scorpion
小信號(hào)放大器的設(shè)計(jì) 1. 放大器是射頻/微波系統(tǒng)的必不可少的部件。 2. 放大器有低噪聲、小信號(hào)、高增益、中功率、大功率等。 3. 放大器按工作點(diǎn)分有A、AB、B、C、D…等類型。 4. 放大器指標(biāo)有:頻率范圍、動(dòng)態(tài)范圍、增益、噪聲系數(shù)、工作效率、1dB壓縮點(diǎn)、三階交調(diào)等
上傳時(shí)間: 2013-07-23
上傳用戶:yulg
射頻鏈路設(shè)計(jì)小工具,可以進(jìn)行簡(jiǎn)單的增益鏈路設(shè)計(jì),挺好用的
標(biāo)簽: 射頻
上傳時(shí)間: 2013-07-16
上傳用戶:04121298
LTC®2379-18 是一款 18 位、1.6Msps SAR ADC,具有極高的 SNR (101dB) 和 THD (–120dB)。該器件還具有一種獨(dú)特的數(shù)字增益壓縮功能,因而免除了在 ADC驅(qū)動(dòng)器電路中增設(shè)一個(gè)負(fù)電源的需要。
上傳時(shí)間: 2014-12-23
上傳用戶:mickey008
射頻識(shí)別 (RFID) 是一種自動(dòng)識(shí)別技術(shù),用於識(shí)別包含某個(gè)編碼標(biāo)簽的任何物體
上傳時(shí)間: 2013-10-29
上傳用戶:star_in_rain
介紹了基于采用分立元件設(shè)計(jì)的LC諧振放大器的設(shè)計(jì)方案與實(shí)現(xiàn)電路, 可用于通信接收機(jī)的前端電路,主要由衰減器、諧振放大器、AGC電路以及電源電路四部分組成。通過(guò)合理分配各級(jí)增益和多種措施提高抗干擾性,抑制噪聲,具有中心頻率容易調(diào)整、穩(wěn)定性高的特點(diǎn)。電路經(jīng)實(shí)際電路測(cè)試表明具有低功耗、高增益和較好的選擇性。
標(biāo)簽: 分立元件 LC諧振 放大器 設(shè)計(jì)方案
上傳時(shí)間: 2014-12-23
上傳用戶:anng
交調(diào)失真(IMD)是用于衡量放大器、增益模塊、混頻器和其他射頻元件線性度的一項(xiàng)常用 指標(biāo)。二階和三階交調(diào)截點(diǎn)(IP2和IP3)是這些規(guī)格參數(shù)的品質(zhì)因素,以其為基礎(chǔ)可以計(jì)算 不同信號(hào)幅度下的失真積。雖然射頻工程師們非常熟悉這些規(guī)格參數(shù),但當(dāng)將其用于ADC 時(shí)往往會(huì)產(chǎn)生一些困惑。本教程首先在ADC的框架下對(duì)交調(diào)失真進(jìn)行定義,然后指出將 IP2和IP3的定義應(yīng)用于ADC時(shí)必須采取的一些預(yù)防措施。
標(biāo)簽: 012 ADC MT 交調(diào)失真
上傳時(shí)間: 2013-11-05
上傳用戶:Pzj
單端雙極輸入信號(hào)的推薦電路如圖 1 所示。Vs+ 是放大器的電源;負(fù)電源輸入接地。VIN 為輸入信號(hào)源,其表現(xiàn)為一個(gè)在接地電位(±0 V)附近擺動(dòng)的接地參考信號(hào),從而形成一個(gè)雙極信號(hào)。RG 和 RF 為放大器的主增益設(shè)置電阻。VOUT+和 VOUT- 為 ADC 的差動(dòng)輸出信號(hào)。它們的相位差為 180o,并且電平轉(zhuǎn)換為VOCM。
標(biāo)簽: ADC 輸入電壓 單電源 差動(dòng)放大器
上傳時(shí)間: 2013-10-31
上傳用戶:15527161163
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1