一本很好的匯編語言教程,跟大家一起分享 課程介紹 第1章 預備知識 1.1 匯編語言的由來及其特點 1 機器語言 2 匯編語言 3 匯編程序 4 匯編語言的主要特點 5 匯編語言的使用領(lǐng)域 1.2 數(shù)據(jù)的表示和類型 1 數(shù)值數(shù)據(jù)的表示 2 非數(shù)值數(shù)據(jù)的表示 3 基本的數(shù)據(jù)類型 1.3 習題 第2章 CPU資源和存儲器 2.1 寄存器組 1 寄存器組 2 通用寄存器的作用 3 專用寄存器的作用 2.2 存儲器的管理模式 1 16位微機的內(nèi)存管理模式 2 32位微機的內(nèi)存管理模式 2.3 習題 第3章 操作數(shù)的尋址方式 3.1 立即尋址方式 3.2 寄存器尋址方式 3.3 直接尋址方式 3.4 寄存器間接尋址方式 3.5 寄存器相對尋址方式 3.6 基址加變址尋址方式 3.7 相對基址加變址尋址方式 3.8 32位地址的尋址方式 3.9 操作數(shù)尋址方式的小結(jié) 3.10 習題 第4章 標識符和表達式 4.1 標識符 4.2 簡單內(nèi)存變量的定義 1 內(nèi)存變量定義的一般形式 2 字節(jié)變量 3 字變量 4 雙字變量 5 六字節(jié)變量 6 八字節(jié)變量 7 十字節(jié)變量 4.3 調(diào)整偏移量偽指令 1 偶對齊偽指令 2 對齊偽指令 3 調(diào)整偏移量偽指令 4 偏移量計數(shù)器的值 4.4 復合內(nèi)存變量的定義 1 重復說明符 2 結(jié)構(gòu)類型的定義 3 聯(lián)合類型的定義 4 記錄類型的定義 5 數(shù)據(jù)類型的自定義 4.5 標號 4.6 內(nèi)存變量和標號的屬性 1 段屬性操作符 2 偏移量屬性操作符 3 類型屬性操作符 4 長度屬性操作符 5 容量屬性操作符 6 強制屬性操作符 7 存儲單元別名操作符 4.7 表達式 1 進制偽指令 2 數(shù)值表達式 3 地址表達式 4.8 符號定義語句 1 等價語句 2 等號語句 3 符號名定義語句 4.9 習題 第5章 微機CPU的指令系統(tǒng) 5.1 匯編語言指令格式 1 指令格式 2 了解指令的幾個方面 5.2 指令系統(tǒng) 1 數(shù)據(jù)傳送指令 2 標志位操作指令 3 算術(shù)運算指令 4 邏輯運算指令 5 移位操作指令 6 位操作指令 7 比較運算指令 8 循環(huán)指令 9 轉(zhuǎn)移指令 10 條件設(shè)置字節(jié)指令 11 字符串操作指令 12 ASCII-BCD碼調(diào)整指令 13 處理器指令 5.3 習題 第6章 程序的基本結(jié)構(gòu) 6.1 程序的基本組成 1 段的定義 2 段寄存器的說明語句 3 堆棧段的說明 4 源程序的結(jié)構(gòu) 6.2 程序的基本結(jié)構(gòu) 1 順序結(jié)構(gòu) 2 分支結(jié)構(gòu) 3 循環(huán)結(jié)構(gòu) 6.3 段的基本屬性 1 對齊類型 2 組合類型 3 類別 4 段組 6.4 簡化的段定義 1 存儲模型說明偽指令 2 簡化段定義偽指令 3 簡化段段名的引用 6.5 源程序的輔助說明偽指令 1 模塊名定義偽指令 2 頁面定義偽指令 3 標題定義偽指令 4 子標題定義偽指令 6.6 習題 第7章 子程序和庫 7.1 子程序的定義 7.2 子程序的調(diào)用和返回指令 1 調(diào)用指令 2 返回指令 7.3 子程序的參數(shù)傳遞 1 寄存器傳遞參數(shù) 2 存儲單元傳遞參數(shù) 3 堆棧傳遞參數(shù) 7.4 寄存器的保護與恢復 7.5 子程序的完全定義 1 子程序完全定義格式 2 子程序的位距 3 子程序的語言類型 4 子程序的可見性 5 子程序的起始和結(jié)束操作 6 寄存器的保護和恢復 7 子程序的參數(shù)傳遞 8 子程序的原型說明 9 子程序的調(diào)用偽指令 10 局部變量的定義 7.6 子程序庫 1 建立庫文件命令 2 建立庫文件舉例 3 庫文件的應用 4 庫文件的好處 7.7 習題 第8章 輸入輸出和中斷 8.1 輸入輸出的基本概念 1 I/O端口地址 2 I/O指令 8.2 中斷 1 中斷的基本概念 2 中斷指令 3 中斷返回指令 4 中斷和子程序 8.3 中斷的分類 1 鍵盤輸入的中斷功能 2 屏幕顯示的中斷功能 3 打印輸出的中斷功能 4 串行通信口的中斷功能 5 鼠標的中斷功能 6 目錄和文件的中斷功能 7 內(nèi)存管理的中斷功能 8 讀取和設(shè)置中斷向量 8.4 習題 第9章 宏 9.1 宏的定義和引用 1 宏的定義 2 宏的引用 3 宏的參數(shù)傳遞方式 4 宏的嵌套定義 5 宏與子程序的區(qū)別 9.2 宏參數(shù)的特殊運算符 1 連接運算符 2 字符串整體傳遞運算符 3 字符轉(zhuǎn)義運算符 4 計算表達式運算符 9.3 與宏有關(guān)的偽指令 1 局部標號偽指令 2 取消宏定義偽指令 3 中止宏擴展偽指令 9.4 重復匯編偽指令 1 偽指令REPT 2 偽指令I(lǐng)RP 3 偽指令I(lǐng)RPC 9.5 條件匯編偽指令 1 條件匯編偽指令的功能 2 條件匯編偽指令的舉例 9.6 宏的擴充 1 宏定義形式 2 重復偽指令REPEAT 3 循環(huán)偽指令WHILE 4 循環(huán)偽指令FOR 5 循環(huán)偽指令FORC 6 轉(zhuǎn)移偽指令GOTO 7 宏擴充的舉例 8 系統(tǒng)定義的宏 9.7 習題 第10章 應用程序的設(shè)計 10.1 字符串的處理程序 10.2 數(shù)據(jù)的分類統(tǒng)計程序 10.3 數(shù)據(jù)轉(zhuǎn)換程序 10.4 文件操作程序 10.5 動態(tài)數(shù)據(jù)的編程 10.6 COM文件的編程 10.7 駐留程序 10.8 程序段前綴及其應用 1 程序段前綴的字段含義 2 程序段前綴的應用 10.9 習題 第11章 數(shù)值運算協(xié)處理器 11.1 協(xié)處理器的數(shù)據(jù)格式 1 有符號整數(shù) 2 BCD碼數(shù)據(jù) 3 浮點數(shù) 11.2 協(xié)處理器的結(jié)構(gòu) 11.3 協(xié)處理器的指令系統(tǒng) 1 操作符的命名規(guī)則 2 數(shù)據(jù)傳送指令 3 數(shù)學運算指令 4 比較運算指令 5 超越函數(shù)運算指令 6 常數(shù)操作指令 7 協(xié)處理器控制指令 11.4 協(xié)處理器的編程舉例 11.5 習題 第12章 匯編語言和C語言 12.1 匯編語言的嵌入 12.2 C語言程序的匯編輸出 12.3 一個具體的例子 12.4 習題 附錄
上傳時間: 2013-07-05
上傳用戶:hw1688888
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計與制造集成電路的任務(wù)已不完全由半導體廠商來獨立承擔。系統(tǒng)設(shè)計師們更愿意自己設(shè)計專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計周期盡可能短,最好是在實驗室里就能設(shè)計出合適的ASIC芯片,并且立即投入實際應用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運用于通信領(lǐng)域、消費類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進行邏輯功能的實現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進行配置來支持多種不同的接口標準。FPGA允許使用者通過不同編程來配置實現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標準的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標準的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時間控制等。 本文是關(guān)于FPGA中多標準兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計和實現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項目中的一子項,目的為在更新的工藝水平上設(shè)計出能夠兼容單端標準的I/O電路模塊;同時針對以前設(shè)計的I/O模塊不支持雙端標準的缺點,要求新的電路模塊中擴展出雙端標準的部分。文中以低壓雙端差分標準(LVDS)為代表構(gòu)建雙端標準收發(fā)轉(zhuǎn)換電路,與單端標準比較,LVDS具有很多優(yōu)點: (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應能力,能支持大量的I/O標準,其中包括單端標準,也包括雙端標準如LVDS等。它具有適應性的優(yōu)點、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點可以改進和簡化系統(tǒng)級的設(shè)計,為最終的產(chǎn)品設(shè)計和生產(chǎn)打下基礎(chǔ)。設(shè)計中對包括20種IO標準在內(nèi)的各電器參數(shù)按照用戶手冊描述進行仿真驗證,性能參數(shù)已達到預期標準。
上傳時間: 2013-05-15
上傳用戶:shawvi
可配置端口電路是FPGA芯片與外圍電路連接關(guān)鍵的樞紐,它有諸多功能:芯片與芯片在數(shù)據(jù)上的傳遞(包括對輸入信號的采集和輸出信號輸出),電壓之間的轉(zhuǎn)換,對外圍芯片的驅(qū)動,完成對芯片的測試功能以及對芯片電路保護等。 本文采用了自頂向下和自下向上的設(shè)計方法,依據(jù)可配置端口電路能實現(xiàn)的功能和工作原理,運用Cadence的設(shè)計軟件,結(jié)合華潤上華0.5μm的工藝庫,設(shè)計了一款性能、時序、功耗在整體上不亞于xilinx4006e[8]的端口電路。主要研究以下幾個方面的內(nèi)容: 1.基于端口電路信號寄存器的采集和輸出方式,本論文設(shè)計的端口電路可以通過配置將它設(shè)置成單沿或者雙沿的觸發(fā)方式[7],并完成了Verilog XL和Hspiee的功能和時序仿真,且建立時間小于5ns和保持時間在0ns左右。和xilinx4006e[8]相比較滿足設(shè)計的要求。 2.基于TAP Controller的工作原理及它對16種狀態(tài)機轉(zhuǎn)換的控制,對16種狀態(tài)機的轉(zhuǎn)換完成了行為級描述和實現(xiàn)了捕獲、移位、輸出、更新等主要功能仿真。 3.基于邊界掃描電路是對觸發(fā)器級聯(lián)的構(gòu)架這一特點,設(shè)計了一款邊界掃描電路,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。達到對芯片電路測試設(shè)計的要求。 4.對于端口電路來講,有時需要將從CLB中的輸出數(shù)據(jù)實現(xiàn)異或、同或、與以及或的功能,為此本文采用二次函數(shù)輸出的電路結(jié)構(gòu)來實現(xiàn)以上的功能,并運用Verilog XL和Hspiee對它進行了功能和時序的仿真。滿足設(shè)計要求。 5.對于0.5μm的工藝而言,輸入端口的電壓通常是3.3V和5V,為此根據(jù)設(shè)置不同的上、下MOS管尺寸來調(diào)整電路的中點電壓,將端口電路設(shè)計成3.3V和5V兼容的電路,通過仿真性能上已完全達到這一要求。此外,在輸入端口處加上擴散電阻R和電容C組成噪聲濾波電路,這個電路能有效地抑制加到輸入端上的白噪聲型噪聲電壓[2]。 6.在噪聲和延時不影響電路正常工作的范圍內(nèi),具有三態(tài)控制和驅(qū)動大負載的功能。通過對管子尺寸的大小設(shè)置和驅(qū)動大小的仿真表明:在實現(xiàn)TTL高電平輸出時,最大的驅(qū)動電流達到170mA,而對應的xilinx4006e的TTL高電平最大驅(qū)動電流為140mA[8];同樣,在實現(xiàn)CMOS高電平最大驅(qū)動電流達到200mA,而xilinx4006e的CMOS驅(qū)動電流達到170[8]mA。 7.與xilinx4006e端口電路相比,在延時和面積以及功耗略大的情況下,本論文研究設(shè)計的端口電路增加了雙沿觸發(fā)、將輸出數(shù)據(jù)實現(xiàn)二次函數(shù)的輸出方式、通過添加譯碼器將配置端口的數(shù)目減少的新的功能,且驅(qū)動能力更加強大。
上傳時間: 2013-07-20
上傳用戶:頂?shù)弥?/p>
本文提出了一種適合于嵌入式SoC的USB器件端處理器的硬件實現(xiàn)結(jié)構(gòu)。并主要研究了USB器件端處理器的RTL級實現(xiàn)及FPGA原型驗證、和ASIC實現(xiàn)研究,包括從模型建立、算法仿真、各個模塊的RTL級設(shè)計及仿真、FPGA的下載測試和ASIC的綜合分析。它的速度滿足預定的48MHz,等效門面積不超過1萬門,完全可應用于SOC設(shè)計中。 本文重點對嵌入式USB器件端處理器的FPGA實現(xiàn)作了研究。為了準確測試本處理器的運行情況,本文應用串口傳遞測試數(shù)據(jù)入FPGA開發(fā)板,測試模塊讀入測試數(shù)據(jù),發(fā)送入PC機的主機端。通過NI-VISA充當軟件端,檢驗測試數(shù)據(jù)的正確。
上傳時間: 2013-07-24
上傳用戶:1079836864
1. 數(shù)碼管顯示原理 數(shù)碼的顯示方式一般有三種: 第一種是字型重疊式; 第二種是分段式; 第三種是點陣式。 目前以分段式應用最為普遍,主要器件是七段發(fā)光二極管(LED)顯示器。它可分為兩種, 一是共陽極顯示器(發(fā)光二極管的陽極都接在一個公共點上) ,另一是共陰極顯示器(發(fā)光 二極管的陽極都接在一個公共點上,使用時公共點接地) 。 EXCD-1 開發(fā)板使用的數(shù)碼管為四位共陰極數(shù)碼管, 每一位的共陰極 7 段數(shù)碼管由 7個 發(fā)光 LED 組成,呈“ ”字狀,7 個發(fā)光 LED 的陰極連接在一起,陽極分別連接至 FPGA 相應引腳。SEG_SEL1、SEG_SEL2、SEG_SEL3 和 SEG_SEL4 為四位 7 段數(shù)碼管的位選擇 端。當其值為“1”時,相應的 7 段數(shù)碼管被選通。當輸入到 7 段數(shù)碼管 SEG_A~ SEG_G和 EG_DP 管腳的數(shù)據(jù)為高電平時,該管腳對應的段變亮,當輸入到 7 段數(shù)碼管 SEG_A~ EG_G和 SEG_DP 管腳的數(shù)據(jù)為低電平時,該管腳對應的段變滅。
上傳時間: 2013-05-23
上傳用戶:66666
目前,許多高校在機房管理上使用了IC 卡,其中少數(shù)機房是使用接觸式IC卡,眾所周知,接觸式IC 卡在可靠性、易用性、安全性、高抗干擾性和工作距離方面不及非接觸式IC 卡,因此很多接觸式IC 卡基本已被非接觸式IC 卡取代。 經(jīng)過調(diào)研發(fā)現(xiàn),使用IC 卡的機房管理系統(tǒng)的基本工作方式是每個機房中配置了1個IC 卡讀寫終端和1 臺監(jiān)控機。IC 卡讀卡終端只是一個普通的讀卡器,只負責讀取卡內(nèi)信息,并通過串口等通信方式將IC 卡信息傳輸給監(jiān)控機,讀卡終端本身沒有信息存儲功能,實際的計費管理完全是通過監(jiān)控計算機控制,監(jiān)控計算機向中心服務(wù)器端定時或?qū)崟r傳輸刷卡信息。由于整個系統(tǒng)要占用一臺微機,而且中間的信息傳遞、計費環(huán)節(jié)都要由它來完成,不僅浪費資源,而且也增加了安全隱患。在這種工作模式下,會出現(xiàn)一些問題和漏洞: 1) 可靠性不高由于讀卡設(shè)備與監(jiān)控計算機之間的信息傳輸只是暫時保存在監(jiān)控計算機中,如果監(jiān)控計算機遭到病毒襲擊或者出現(xiàn)硬件故障,將出現(xiàn)無法挽回的后果。而且由于學生信息都保存在監(jiān)控計算機中,因此存在著人為偽造、篡改和徇私舞弊行為的極大可能。 2) IC卡的特點未完全體現(xiàn)IC卡除了能標識身份外,還有電子錢包功能,能對其進行充值和扣款,但是上述方法基本上IC卡只用做標識身份,實際的每次扣款,都是由監(jiān)控計算機和中心服務(wù)器來完成,基本與讀卡設(shè)備無關(guān)。 3) 不方便學生上機和收費管理學生每次上機刷卡,都要由監(jiān)控計算機連接中心服務(wù)器端,由中心服務(wù)器端讀出學生信息,進行核對,而且對學生的扣款需要額外的計算機軟件來進行計時和計費處理,顯得比較繁瑣。 鑒于以上問題,為提高機房管理效率,降低工作強度,并及時處理機房發(fā)生的故障,采用機房計費管理系統(tǒng)勢在必行。如果能在讀卡終端設(shè)備中完成計費的大部分功能,并且增加存儲功能,這樣就可以減少監(jiān)控計算機的負擔,甚至讀卡終端設(shè)備可以直接與中心服務(wù)器通信,不僅能增加系統(tǒng)的可靠性和安全性而且還充分利用了IC 卡的功能,還降低了財務(wù)統(tǒng)計和計算帶來的麻煩。 目前已經(jīng)應用于機房管理的解決方案主要有3種方式,即:軟硬件結(jié)合控制方式、帳號方式和門禁方式。鑒于設(shè)計要求,并且考慮到安全、可靠、簡單等因素,如果在軟硬件結(jié)合控制方式中,把更多的任務(wù)交由讀卡終端,比如由讀卡終端來存儲數(shù)據(jù)、計費管理,同時如果讀卡終端能實現(xiàn)TCP/IP 通信,那么監(jiān)控計算機的任務(wù)就大大降低,甚至可以由讀卡終端直接與中心服務(wù)器通信。就減少了一些不必要的麻煩和安全風險。本論文的設(shè)計就是基于這一點來進行的。 本系統(tǒng)要求數(shù)據(jù)傳輸穩(wěn)定可靠,實時性要好,另外考慮到性價比等因素,綜合考慮選擇將μC/OS-II 操作系統(tǒng)移植到ARM7 上作為開發(fā)平臺。在此平臺基礎(chǔ)上,考慮到TCP/IP協(xié)議棧的實現(xiàn)與要采用的硬件的性能以及實現(xiàn)的成本有關(guān)。從解決這一技術(shù)問題出發(fā),結(jié)合本論文研究的應用對象,決定使用嵌入式操作系統(tǒng),此種方案可以描述為嵌入式TCP/IP協(xié)議棧+嵌入式操作系統(tǒng)+微控制器。 本文介紹了一種基于ARM7的IC 卡機房管理終端的設(shè)計方案。該系統(tǒng)在ARM7的基礎(chǔ)上實現(xiàn)了μC/OS-Ⅱ操作系統(tǒng)的移植和TCP/IP協(xié)議棧的嵌入,能夠正確讀寫IC 卡信息,增加了SD 卡存儲功能,完成計費操作,實現(xiàn)液晶顯示功能,能夠通過以太網(wǎng)或串口直接與服務(wù)器通信。 本文詳細介紹了整個機房管理系統(tǒng)終端的硬軟件設(shè)計,給出了嵌入式操作系統(tǒng)μC/OS-Ⅱ在ARM7 處理器上的詳細移植過程,介紹了一種TCP/IP協(xié)議棧和基于套接字的編程方法,同時也提供了一種多卡操作的防沖突機制。 同目前大多數(shù)機房管理系統(tǒng)相比,該系統(tǒng)有如下特點: 1) 由于使用了嵌入式操作系統(tǒng)μC/OS-Ⅱ,提高了系統(tǒng)的實時性和反應時間,任務(wù)管理和調(diào)度更加方便有效。 2) 由讀卡終端來進行計費操作,降低了服務(wù)器端的工作壓力,同時降低了安全風險。 3) 增加了數(shù)據(jù)存儲功能,提高了系統(tǒng)的可靠性,有利于數(shù)據(jù)的查詢和故障的恢復。 4) 增加了對無效卡、注銷卡和欠費卡的判斷與處理,對惡意操作或者有意或者無意的逃費操作采取了積極有效的措施。 5) 以太網(wǎng)通信克服了以往串口通信的傳輸距離短、傳輸速率慢等缺點,使得通信更加方便、高效,并且可以進行遠距離傳輸和控制。
上傳時間: 2013-07-09
上傳用戶:淺言微笑
隨著計算機、通信、電子技術(shù)的進步,嵌入式系統(tǒng)和以太網(wǎng)技術(shù)的融合將成為嵌入式技術(shù)未來的重要發(fā)展方向。基于ARM的嵌入式系統(tǒng)由于具有低功耗、高性能、低成本、可以進行多任務(wù)操作等優(yōu)點,在控制領(lǐng)域得到了越來越廣泛的應用。 本選題來自中山大學與北京航天五院合作研制的流體網(wǎng)絡(luò)系統(tǒng)地面原理樣機控制器設(shè)計項目。論文研究的主要目的是利用基于ARM920T內(nèi)核的嵌入式微處理器AT91RM9200融合多傳感器設(shè)計一種可以在地面實驗室環(huán)境中可靠運行的數(shù)據(jù)采集與溫度控制系統(tǒng)。 本文從嵌入式測控系統(tǒng)的硬件實現(xiàn)和軟件設(shè)計兩方面進行分析。在硬件設(shè)計上,主控制板以Atmel公司生產(chǎn)的AT91RM9200 CPU為核心,主要包括串口模塊、存儲模塊、以太網(wǎng)接口模塊、基于SPI串行接口設(shè)計的數(shù)據(jù)采集模塊(A/D)、基于I2C接口設(shè)計的PID控制信號輸出模塊(D/A)和采用PIO接口設(shè)計的開關(guān)控制輸出模塊等電路,其中后三個模塊承擔了流體網(wǎng)絡(luò)回路的傳感器數(shù)據(jù)采集,關(guān)鍵點的溫度控制和多路電磁閥的開關(guān)控制等任務(wù),后文將重點介紹。在軟件設(shè)計方面,主要分兩個方面進行討論,分別為主控制器上基于嵌入式Linux系統(tǒng)的軟件和上位機采用Visual C++編寫的監(jiān)控軟件。主控制器軟件采用多線程進行設(shè)計,包括主線程、服務(wù)器子線程和數(shù)據(jù)采集子線程,三個線程同時運行,提高了系統(tǒng)的運行效率。上位機和主控制器通過接入以太網(wǎng)中,然后由服務(wù)器線程和上位機客戶端利用socket套接字實現(xiàn)通信。同時上位機軟件也提供形象美觀的圖形用戶界面,配合主控制器實現(xiàn)特定的溫度、流量和壓力監(jiān)控。 本論文設(shè)計的嵌入式測控系統(tǒng)充分利用了AT91RM9200內(nèi)嵌的的強大功能模塊,包括SPI接口模塊和I2C接口模塊等,可廣泛應用于控制領(lǐng)域。對該系統(tǒng)的一些研究成果和設(shè)計方法具有一定的先進性和良好的實用性,具有良好的應用前景。
標簽: ARM 流體 網(wǎng)絡(luò)測控
上傳時間: 2013-06-30
上傳用戶:hmy2st
fpga 設(shè)計參考資料。雙向端口設(shè)計參考。
標簽: VerilogHDL 雙向端口
上傳時間: 2013-07-09
上傳用戶:waizhang
本論文圍繞大容量汽輪發(fā)電機的進相運行展開了研究工作。全文共分七章。第一章首先闡述了發(fā)電機進相運行的重要性和迫切性,對國內(nèi)外相關(guān)方面的研究概況作了較為系統(tǒng)全面的綜述,并對本論文的研究內(nèi)容作了簡單介紹。第二章給出了低頻三維渦流電磁場的復邊值問題,并介紹了復矢量場的一些理論基礎(chǔ)。然后分別利用伴隨算子和伴隨場函數(shù)(廣義相互作用原理)、最小作用原理和拉格朗日乘子法(廣義變分原理),建立了低頻三維渦流電磁場中非自伴算子問題的變分描述。上述三種方法所得的結(jié)果與Galerkin法的結(jié)果完全一致。第三章介紹了圓柱坐標系下基于拱形體單元的三維穩(wěn)態(tài)溫度場有限元計算模型,并將變分法的結(jié)果與Galerkin法的結(jié)果進行了對比。第四章建立了汽輪發(fā)電機端部三維行波渦流電磁場的數(shù)學模型,在渦流控制方程中引入了罰函數(shù)項以使庫倫規(guī)范自動滿足,并應用廣義相互作用原理導出了對應的泛函變分及其有限元計算格式。然后對多臺大容量汽輪發(fā)電機端部的渦流電磁場進行了實例計算,并分析了罰函數(shù)項對數(shù)值解穩(wěn)定性的影響以及影響端部電磁場的各種因素。第五章建立了大型汽輪發(fā)電機端部三維溫度場的有限元計算模型,并應用傳熱學理論研究了散熱系數(shù)、等效熱傳導系數(shù)等問題。然后求解了QFSS-300-2型汽輪發(fā)電機端部大壓圈上的三維溫度場分布,并與兩臺機組多種工況下的實測數(shù)據(jù)進行了對比。第六章介紹了二維穩(wěn)態(tài)溫度場的邊值問題及其等價變分,導出了其有限元計算格式。然后求解了QFQS-200-2型汽輪發(fā)電機端部壓圈上的溫度分布,并與實測數(shù)據(jù)進行了對比。第七章首先定性研究了汽輪發(fā)電機從遲相運行到進相運行過程中不同區(qū)域上磁場強度的變化規(guī)律。然后介紹了發(fā)電機變參數(shù)數(shù)學模型,結(jié)合實測數(shù)據(jù)以及最小二乘回歸分析計算了發(fā)電機穩(wěn)態(tài)運行時的相關(guān)電氣參數(shù),并分析了發(fā)電機各物理量之間的相互關(guān)系。隨后分析了不同工況下發(fā)電機端部結(jié)構(gòu)件上的渦流損耗及溫升的變化趨勢。最后,利用發(fā)電機變參數(shù)模型給出了發(fā)電機的飽和功角特性、靜穩(wěn)極限以及運行極限圖。
上傳時間: 2013-07-10
上傳用戶:stampede
針對儀器儀表向高端產(chǎn)品的發(fā)展趨勢,課題提出并設(shè)計實現(xiàn)了一種基于嵌入式μC/OS-Ⅱ操作系統(tǒng)和ARM7微處理器為核心的控制平臺,使儀表的使用更加方便、智能。系統(tǒng)融合了嵌入式系統(tǒng)、USB通信、LAN通信、顯示等多項快速發(fā)展的技術(shù),通過USB模塊和LAN網(wǎng)絡(luò)的數(shù)據(jù)傳輸,實現(xiàn)了高端儀表與外部設(shè)備的通信,整個平臺具有高速、實時傳輸數(shù)據(jù)等特性,能夠廣泛地應用于多種行業(yè)的現(xiàn)場測量中。 硬件方面,課題采用具有ARM7TDMI核的LPC2220微處理器作為系統(tǒng)的控制平臺,并結(jié)合應用設(shè)計出了顯示模塊、USB通信模塊、LAN通信模塊。控制平臺通過USB通信模塊和LAN通信模塊,建立與外部設(shè)備的數(shù)據(jù)處理通道,將與SPI接口連接的儀表數(shù)據(jù)進行傳輸處理。USB接口電路采用了Cypress公司的CY7C68001芯片,LAN通信模塊則采用了CIRRUSLOGIC的以太網(wǎng)控制器CS8900實現(xiàn)底層驅(qū)動。 軟件方面,首先將μC/OS-Ⅱ操作系統(tǒng)移植到ARM7上,并在嵌入式μC/OS-Ⅱ環(huán)境下編寫了各硬件模塊的驅(qū)動程序。在驅(qū)動程序的基礎(chǔ)上設(shè)計了VFD顯示程序、USB通信和網(wǎng)絡(luò)通信等應用模塊,驗證了數(shù)據(jù)處理平臺具有的各項功能。網(wǎng)絡(luò)通信模塊中,WEB SERVER在控制平臺實現(xiàn),在上位PC上輸入服務(wù)器的固定IP地址,實現(xiàn)控制命令的發(fā)送、數(shù)據(jù)包的接收等功能。 經(jīng)測試,系統(tǒng)運行正常,較好的實現(xiàn)了各項設(shè)計目標,從而證明了本文的方法是可行的。本系統(tǒng)為高端儀表的數(shù)據(jù)處理提供了一個有效的解決方案,具有良好的應用前景。
上傳時間: 2013-06-06
上傳用戶:cooran
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1