亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

數(shù)字信道化

  • 基于FPGA的無(wú)線信道仿真器設(shè)計(jì)與實(shí)現(xiàn)

    隨著人們對(duì)無(wú)線通信需求和質(zhì)量的要求越來(lái)越高,無(wú)線通信設(shè)備的研發(fā)也變得越來(lái)越復(fù)雜,系統(tǒng)測(cè)試在整個(gè)設(shè)備研發(fā)過(guò)程中所占的比重也越來(lái)越大。為了能夠盡快縮短研發(fā)周期,測(cè)試人員需要在實(shí)驗(yàn)室模擬出無(wú)線信道的各種傳播特性,以便對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行調(diào)試與測(cè)試。無(wú)線信道仿真器是進(jìn)行無(wú)線通信系統(tǒng)硬件調(diào)試與測(cè)試不可或缺的儀器之一。 本文設(shè)計(jì)的無(wú)線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進(jìn)算法,使用Altera公司的StratixⅡ EP2S180模擬實(shí)現(xiàn)了頻率選擇性衰落信道。信道仿真器實(shí)現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個(gè)反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨(dú)立配置。通過(guò)對(duì)每個(gè)反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機(jī)數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個(gè)離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無(wú)線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺(tái)產(chǎn)生后儲(chǔ)存在單板上的SDRAM中。啟動(dòng)測(cè)試之后,上行數(shù)據(jù)在CPU的控制下通過(guò)信道仿真器,然后送達(dá)基帶處理板解調(diào),最后測(cè)試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對(duì)通信設(shè)備測(cè)試的要求和無(wú)線信道自身的特點(diǎn),完成了對(duì)無(wú)線信道仿真器系統(tǒng)設(shè)計(jì)方案的吸收和修改。 其次,針對(duì)FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實(shí)現(xiàn)過(guò)程中的困難和資源的消耗,進(jìn)行了模塊劃分。主要完成了時(shí)延模塊、瑞利衰落模塊、背板接口模塊等的RTL級(jí)代碼的開(kāi)發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺(tái)軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無(wú)線信道仿真器的硬件設(shè)計(jì)之后,對(duì)無(wú)線信道仿真器的測(cè)試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進(jìn)行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對(duì)不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進(jìn)行測(cè)試,單天線和多天線的測(cè)試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。

    標(biāo)簽: FPGA 無(wú)線信道 仿真器

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):小楊高1

  • PowerLogic漢化

    PowerLogic漢化,漢化方法如下:(以POWERPCB軟件安裝在C 盤(pán)為例,如果裝在其他盤(pán)時(shí)請(qǐng)更改相應(yīng)驅(qū)動(dòng)盤(pán)號(hào)) 請(qǐng)根據(jù)使用的PADS-PowerLogic和PowerPCB版本選擇下面不同的內(nèi)容: PowerLogic部分 設(shè)置 PADS-PowerLogic v4.0 中文菜單: 備份 c:\padspwr\powerlogic\menufile.dat 到 c:\padspwr\powerlogic\menufile_log_v40.eng 拷貝 menufile_log_v40.chi 到 c:\padspwr\powerlogic\menufile.dat PowerPCB部分 設(shè)置 PADS-PowerPCB v5.0 中文菜單: 備份 c:\padspwr\powerpcb\menufile.dat 到 c:\padspwr\powerpcb\menufile_pcb_v50.eng 拷貝 menufile_pcb_v50.chi 到 c:\padspwr\powerpcb\menufile.dat

    標(biāo)簽: PowerLogic 漢化

    上傳時(shí)間: 2013-05-22

    上傳用戶(hù):pscsmon

  • 原理圖和pcb圖的漢化 方法

    原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化

    標(biāo)簽: pcb 原理圖 漢化

    上傳時(shí)間: 2013-06-12

    上傳用戶(hù):jjq719719

  • Multisim11.0加破解及漢化補(bǔ)丁

    Multisim11.0加破解及漢化補(bǔ)丁

    標(biāo)簽: Multisim 11.0 破解 漢化

    上傳時(shí)間: 2013-04-24

    上傳用戶(hù):franktu

  • C語(yǔ)言模塊化編程實(shí)例

    詳細(xì)描述了4個(gè)模塊化編程的實(shí)例,包括LED閃爍、led漸亮漸暗、電子時(shí)鐘。是從入門(mén)級(jí)到高級(jí)編程的一個(gè)很好實(shí)例示范

    標(biāo)簽: C語(yǔ)言 模塊化 編程實(shí)例

    上傳時(shí)間: 2013-05-28

    上傳用戶(hù):yd19890720

  • 基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序

    ·基于MATLAB的可視化凸輪曲線設(shè)計(jì)程序

    標(biāo)簽: MATLAB 可視化 凸輪 設(shè)計(jì)程序

    上傳時(shí)間: 2013-07-28

    上傳用戶(hù):yerik

  • 提供了拉普拉斯銳化(邊緣檢測(cè))的實(shí)例程序和數(shù)據(jù)及結(jié)果

    ·詳細(xì)說(shuō)明:本代碼提供了拉普拉斯銳化(邊緣檢測(cè))的實(shí)例程序和數(shù)據(jù)及結(jié)果

    標(biāo)簽: 拉普拉斯 實(shí)例程序 邊緣檢測(cè) 數(shù)據(jù)

    上傳時(shí)間: 2013-07-25

    上傳用戶(hù):love1314

  • 基于FPGA模型化設(shè)計(jì)的雷達(dá)信號(hào)

    隨著現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號(hào)處理的實(shí)現(xiàn)在雷達(dá)信號(hào)處理中有著重要地位。模型化設(shè)計(jì)是一種自頂向下的面向FPGA的快速原型驗(yàn)證法,它不僅降低了FPGA設(shè)計(jì)門(mén)檻,而且縮短了開(kāi)發(fā)周期,提高了設(shè)計(jì)效率。這使得FPGA模型化設(shè)計(jì)成為了FPGA系統(tǒng)設(shè)計(jì)的發(fā)展趨勢(shì)。本文針對(duì)常見(jiàn)雷達(dá)信號(hào)處理模塊的FPGA模型化實(shí)現(xiàn),在以下幾個(gè)方面展開(kāi)研究:首先對(duì)基于FPGA的模型化設(shè)計(jì)方法進(jìn)行了研究,給出了模型化設(shè)計(jì)方法的發(fā)展現(xiàn)狀和趨勢(shì),并對(duì)本文中使用的模型化設(shè)計(jì)方法的軟件工具System Generator和AccelDSP進(jìn)行了介紹。其次使用這兩種軟件工具對(duì)FIR濾波器進(jìn)行了模型化設(shè)計(jì)并同RTL(寄存器傳輸級(jí))設(shè)計(jì)方法進(jìn)行對(duì)比,全面分析了模型化設(shè)計(jì)方法和RTL設(shè)計(jì)方法的優(yōu)缺點(diǎn)。然后在簡(jiǎn)明闡述雷達(dá)信號(hào)處理原理的基礎(chǔ)上,使用System Generator對(duì)數(shù)字下變頻(DDC)、脈沖壓縮、動(dòng)目標(biāo)顯示(MTI)及恒虛警(CFAR)處理等雷達(dá)信號(hào)處理模塊進(jìn)行了自頂向下的模型化設(shè)計(jì)。在Simulink中進(jìn)行了功能仿真驗(yàn)證,生成了HDL代碼,并在Xilinx FPGA中進(jìn)行了RTL的時(shí)序仿真分析。關(guān)鍵詞:雷達(dá)信號(hào)處理 FPGA 模型化設(shè)計(jì) System Generator AccelDSP

    標(biāo)簽: FPGA 模型 雷達(dá)信號(hào)

    上傳時(shí)間: 2013-07-25

    上傳用戶(hù):zhangsan123

  • 語(yǔ)音識(shí)別:語(yǔ)音矢量化及算法及與原文件的矢量對(duì)比功能源代碼

    ·詳細(xì)說(shuō)明:語(yǔ)音識(shí)別:語(yǔ)音矢量化及算法及與原文件的矢量對(duì)比功能源代碼文件列表:   BShvoice   ........\Debug   ........\dllSudx.h   ........\dllSudx.lib   ........\SHvoice.cpp   ........\SHvoice.dsp   ......

    標(biāo)簽: 語(yǔ)音識(shí)別 語(yǔ)音 矢量化 矢量

    上傳時(shí)間: 2013-07-10

    上傳用戶(hù):博雅abcd

  • ssd1963初始化

    初始化SSD1963 STM32+SSD1963 驅(qū)動(dòng) 4.3" LCD( 480*272) 初始化代碼,已調(diào)試通過(guò)。

    標(biāo)簽: 1963 ssd 初始化

    上傳時(shí)間: 2013-05-17

    上傳用戶(hù):W51631

主站蜘蛛池模板: 林西县| 垦利县| 乌苏市| 山阳县| 武定县| 福清市| 茂名市| 新野县| 丰都县| 米脂县| 武冈市| 九江市| 漯河市| 阜康市| 芮城县| 鹤庆县| 建德市| 郸城县| 曲沃县| 博野县| 万载县| 清苑县| 云和县| 隆安县| 长岛县| 江阴市| 曲阜市| 秦安县| 墨竹工卡县| 谷城县| 教育| 普定县| 芜湖市| 西藏| 镇赉县| 永善县| 融水| 兴安盟| 苏州市| 上虞市| 多伦县|