亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數字序列

  • 檔案資料:全球IP地址地理位置數據資料庫包包 更新日期:2005年05月12日12:51 資料容量:10.4 MB 附  註: A) IP資料經人手花上五小時整理

    檔案資料:全球IP地址地理位置數據資料庫包包 更新日期:2005年05月12日12:51 資料容量:10.4 MB 附  註: A) IP資料經人手花上五小時整理,保證100%準確,所有論壇程式皆可相容。 B) 已修正「未知地理位置」的“未”和“末”字輸入筆誤。 C) 因IP數據從中國內地取得,故此TAIWAN地區被寫成“臺灣省”,可自行改回“中華民國”或“臺灣”。 D) 範例: 202.101.071.201|202.101.071.201|貴州省貴陽市 藍月網吧|| 202.101.071.202|202.101.071.203|貴州省貴陽市 花溪區貴州民族學院鵬飛網吧|| 202.101.071.204|202.101.071.204|貴州省貴陽市 二戈寨天知網吧||

    標簽: 2005 10.4 12 51

    上傳時間: 2013-12-25

    上傳用戶:ddddddos

  • 講述ARM下的字符數據對齊方式的內容

    講述ARM下的字符數據對齊方式的內容,以及采用字節對齊方式的原理及需要對齊的原因和考慮硬件內存情況下不需要對齊的方法。

    標簽: ARM 字符 方式

    上傳時間: 2014-01-12

    上傳用戶:zgu489

  • Dieharder是一個是一個測試一序列偽隨機數的隨機性能的測試套件

    Dieharder是一個是一個測試一序列偽隨機數的隨機性能的測試套件,包括:生日間隔測試,在一個字節流中計算1的測試,最短距離測試,隨機范圍測試,和重疊測試,跑上測試,跑下測試,雙骰子測試等等

    標簽: Dieharder 測試 序列 偽隨機

    上傳時間: 2013-12-03

    上傳用戶:gmh1314

  • hurst parameter: 給入一序列的資類

    hurst parameter: 給入一序列的資類,程式會畫出husrt 參數的figure和估計值 例 hurst_expo(sin(0:0.01:5*pi))

    標簽: parameter hurst 序列

    上傳時間: 2014-12-03

    上傳用戶:moerwang

  • 數字時間序列分析

    數字時間序列分析

    標簽: 數字 時間序列

    上傳時間: 2013-07-18

    上傳用戶:eeworm

  • 數字時間序列分析-361頁-4.9M.pdf

    專輯類-數字處理及顯示技術專輯-106冊-9138M 數字時間序列分析-361頁-4.9M.pdf

    標簽: 361 4.9 數字

    上傳時間: 2013-06-27

    上傳用戶:zhangjt

  • 用FPGA實現直接序列擴頻通信.rar

    擴頻通信,即擴展頻譜通信技術(Spread Spectrum Communication),它與光纖通信、衛星通信一同被譽為進入信息時代的三大高技術通信傳輸方式。 擴頻通信是將待傳送的信息數據用偽隨機編碼序列,也即擴頻序列(SpreadSequence)調制,實現頻譜擴展后再進行傳輸。接收端則采用相同的編碼進行解調及相關處理,恢復出原始信息數據。 擴頻通信系統與常規的通信系統相比,具有很強的抗人為干擾,抗窄帶干擾,抗多徑干擾的能力,并具有信息隱蔽、多址保密通信等特點。 現場可編輯門陣列FPGA(Field Programmable Gate Array)提供了極強的靈活性,可讓設計者開發出滿足多種標準的產品。FPGA所固有的靈活性和性能也可讓設計者緊跟新標準的變化,并能提供可行的方法來滿足不斷變化的標準要求。 EDA 工具的出現使用戶在對FPGA設計的輸入、綜合、仿真時非常方便。EDA打破了軟硬件之間最后的屏障,使軟硬件工程師們有了真正的共同語言,使目前一切仍處于計算機輔助設計(CAD)和規劃的電子設計活動產生了實在的設計實體論文對擴頻通信系統和FPGA設計方法進行了相關研究,并且用Altera公司的最新的FPGA開發平臺QuartusII實現了一個基帶擴頻通信系統的發送端部分,最后用軟件Protel99SE設計了相應的硬件電路。 該系統的設計主要分為兩個部分。第一部分是用QuartusII軟件設計了系統的VHDL語言描述代碼,并對系統中每個模塊和整個系統進行相應的功能仿真和時序時延仿真;第二部分是設計了以FPGA芯片EP1C3T144C8N為核心的系統硬件電路,并進行了相關測試,完成了預定的功能。

    標簽: FPGA 直接序列 擴頻通信

    上傳時間: 2013-07-26

    上傳用戶:15679277906

  • 序列檢測器

    利用數字信號狀態機,借助Verilog硬件描述語言實現序列檢測。能夠檢測輸入信號中特定的序列。

    標簽: 序列 檢測器

    上傳時間: 2013-05-15

    上傳用戶:wang5829

  • ISE10.1注冊碼/序列號/ID

    ISE10.1注冊碼/序列號/ID 分享給大家 我就是用的這個 哈

    標簽: 10.1 ISE ID 序列號

    上傳時間: 2013-05-25

    上傳用戶:lvzhr

  • 偽隨機序列發生器的FPGA設計與實現

    偽隨機序列 (Pseudo-Random Sequence,PRS)廣泛應用于密碼學、擴頻通信、雷達、導航等領域,其設計和分析一直是國際上的研究熱點。混沌序列作為一種性能優良的偽隨機序列,近年來受到越來越多的關注。尋找一種性能更為良好的混沌偽隨機序列(ChaosPseudo Random Sequence,CPRS)并且完成其硬件實現,在理論研究與工程應用上都是十分有價值的。基于切延遲橢圓反射腔映射混沌系統(Tangent-Delay Ellipse Reflecting Cavity map System,TD-ERCS)已被理論分析和測試證明具有良好的密碼學性質。本文介紹了一種基于TD-ERCS構造偽隨機序列發生器 (Pseudo Random SequenceGenerator,PRSG)的新方法;并基于這種方法,提出了以現場可編程門陣列 (Field Programmable Gate Array,FPGA)為平臺的硬件設計實現方案,采用硬件描述語言 (VHSIC Hardware DescriptionLanguage,VHDL )完成了整個系統的設計,通過了仿真與適配,完成了硬件調試;詳細地論述了系統總體框架及內部模塊設計,重點介紹了TD-ERCS算法實現單元的設計,并在系統中設計加入了異步串行接口,完善了整個系統的模塊化,可使系統嵌入到現有的各類密碼系統與設備中;基于FDELPHI編程環境,完成了計算機應用軟件的設計,為使用基于TD-ERCS開發的PRSG硬件產品提供了人機交互界面,也為分析與測試硬件系統產生的CPRS提供了方便;同時依據美國國家標準與技術研究院 (National Institute of Standards andTechnology,NIST)提出的偽隨機序列性能指標,對軟件與硬件系統產生的CPRS進行了標準測試,軟件方法所得序列各項性能指標完全合格,硬件FPGA所得序列僅三項測試未能通過,其原因有待進一步研究。

    標簽: FPGA 偽隨機序列 發生器

    上傳時間: 2013-06-20

    上傳用戶:heart520beat

主站蜘蛛池模板: 土默特右旗| 东阳市| 军事| 大余县| 贵德县| 都匀市| 永嘉县| 庆城县| 荣昌县| 安顺市| 扬州市| 革吉县| 当雄县| 普洱| 财经| 虹口区| 伊金霍洛旗| 三河市| 福鼎市| 泰宁县| 扎鲁特旗| 巴东县| 筠连县| 临沂市| 农安县| 临洮县| 灵台县| 安达市| 布尔津县| 项城市| 南川市| 福州市| 精河县| 云林县| 土默特左旗| 呼图壁县| 九台市| 阿拉尔市| 蓬莱市| 忻州市| 资阳市|