亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數字接口

  • MSP430系列單片機接口技術及系統設計實例_魏小龍

    MSP430系列單片機接口技術及系統設計實例_魏小龍,是一本很不錯的關于msp430的書籍

    標簽: MSP 430 單片機接口技術

    上傳時間: 2013-08-04

    上傳用戶:fzy309228829

  • 基于FPGA的以太網絡接口的設計及實現

    本文的主要研究內容是利用FPGA平臺實現以太網絡接口。 首先,對論文的大致內容和組織結構做了簡要介紹,并且比較分析了目前比較流行的網絡接口實現的三種方法,并以此為基礎提出了本文中重點介紹的基于FPGA 的網絡接口實現方法。 其次,介紹采用以FPGA 做為主控芯片控制8019AS 網絡控制芯片來實現從網絡上接收數據幀的功能。FPGA 需要在上電時完成對于8019AS的初始化設置。在接收和發送數據報文時,對相應的寄存器進行控制和操作以完成網絡數據幀的接收。對FPGA 與8019AS 之間的接口實現進行了詳細的描述。 最后,介紹了在FPGA 內部對于接收到的網絡數據幀進行TCP/IP協議分析的具體過程和實現方法。分別詳細介紹了接收模塊、發送模塊以及其中子模塊具體功能和實現方法。說明了模塊之間相互觸發的具體關系。現有的網絡接口一般是采用MCU 或者ARM 等專用控制芯片來實現的,而此次課題以FPGA 作為主控芯片來實現網絡接口以及部分TCP/IP 協議分析是一個創意。而且由于FPGA 多管腳可以靈活配置,也使得系統的可擴展性有了很大的提高。

    標簽: FPGA 以太網絡 接口的設計

    上傳時間: 2013-06-09

    上傳用戶:huazi

  • 采用FPGA實現基于ATCA架構的2.5Gbps串行背板接口

    當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。

    標簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 用Verilog實現的以太網接口

    用Verilog實現的以太網接口!!!!!!!!!!!!!!!!!!

    標簽: Verilog 以太網接口

    上傳時間: 2013-07-13

    上傳用戶:LSPSL

  • 基于ARMLinux的多道脈沖幅度分析器數字系統設計

    隨著電子技術的不斷發展,各種智能核儀器逐步走向自動化、智能化、數字化和便攜式的方向發展。針對傳統的多道脈沖幅度分析器體積大,人機交互不友好,不方便現場分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續出現填補了這一缺點。 隨著電子技術的發展,以ARM為核的處理器技術的應用領域不斷擴大,相比較單片機而言,它的主頻高、運算速度快,可以滿足多道脈沖幅度分析器的苛刻的時間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時,由于以ARM為核的處理器具有豐富的外設資源,這樣就簡化了外設電路及芯片的使用,降低了功耗并增強了產品的信賴性。另外,ARM芯片可以方便的移植操作系統,為多道脈沖幅度分析器多任務的管理和并行的處理,甚至硬實時功能的實現提供了前提。而且在ARM平臺使用嵌入式linux操作系統使多道脈沖幅度分析器的軟件易于升級。 智能化和小型化是多道脈沖幅度分析器的發展趨勢。智能化要求系統的自動化程度高、操作簡便、容錯性好。智能化除了需要控制軟件外,還需要軟件命令的執行者即硬件控制電路來實現相應的控制邏輯,兩者的結合才能真正的實現智能化。小型化要求系統的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時必須保持系統的智能化,即不能減少智能化所要求的復雜的邏輯和時序的控制功能。為此采用高集成度的ARM芯片實現控制電路能滿意地同時滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來實現,如閾值設定、自動穩譜以及多道數據采集,在節省了元件的數目和電路板的尺寸的同時仍能保持系統的智能化程度。 Linux內核精簡而高效,可修改性強,支持多種體系結構的處理器等,使得它是一個非常適合于嵌入式開發和應用的操作系統。嵌入式Linux可以運行的硬件平臺十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結構。目前在世界范圍內,ARM體系結構的SOC逐漸占領32位嵌入式微處理器市場,ARM處理器及技術的應用幾乎已經深入到各個領域,例如:工業控制,無線通訊,網絡,消費類電子,成像等。 本課題采用三星公司生產的ARM(Advanced RISC Machines,先進精簡指令集機器)芯片S3C2410A設計并研制了一種便攜式的核數據采集系統設計方案。利用ARM芯片豐富的外設資源對傳統的多道脈沖幅度分析器進行改進和簡化。系統由前端探測器系統,以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲模塊,網絡傳輸模塊等多個模塊組成。本設計基于ARM9芯片S3C2410,并在此平臺上移植了嵌入式linux操作系統來進行任務的調度和處理等。 電路板核心板部分設計采用6層PCB板結構,這樣增加了系統可靠性,提高了電磁兼容的穩定性。數據采集系統是多道脈沖幅度分析器的核心,A/D轉換直接使用了S3C2410內置的ADC(Analog to Digital Converter,模數轉換器),在2.5 MHz的轉換時鐘下最大轉換速度500 KSPS(Kilo-Samples per second,千采樣點每秒),滿足了系統最低轉換時間≤5 μs的要求,并且控制簡單,簡化了外部接口電路。由于SD(Secure Digital Card,安全數碼卡)卡存儲容量大、攜帶方便、成本低等優點,所以設計中采用其作為外部的數據存儲設備,其驅動部分采用SD卡軟件包,為開發帶來了方便。本設計采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機交互的顯示部分,并且通過Qt/Embedded為系統提供圖形用戶界面的應用框架和窗口系統。其中包括了波形顯示部分和用戶菜單設置部分,這樣方便了用戶操作。系統的數據存取方面是基于SQLite嵌入式小型數據庫而進行的。為了方便數據向上位機的傳輸,系統設計中采用XML(Extensible Markup Language,可擴展標記語言)格式來組織傳輸的數據,通過基于TCP/IP(Transmission Control Protocol/Internet Protocol)協議的Linux下Socket套接字編程,來進行與上位機或PC(Personal Computer,個人計算機或桌面機)等的連接和數據傳輸。

    標簽: ARMLinux 多道 分析器 脈沖幅度

    上傳時間: 2013-04-24

    上傳用戶:tzl1975

  • 基于ARM處理器的便攜式儀表人機接口的設計

    隨著現代工業的發展,人機接口在工業生產以及社會生活中發揮著越來越重要的作用,同時,人機接口的各項技術問題也日益凸現出來,越來越受到世界各國的關注。 本課題就基于便攜式儀表人機接口的設計開展研究。設計的關鍵步驟包括:人機接口的軟硬件設計、實驗系統的搭建以及在一條天然氣管道上進行管道檢測實驗,驗證人機接口的實用性。 論文中介紹了人機接口技術的發展過程與現狀、人機接口系統的軟硬件詳細設計。人機接口硬件包括:ARM處理器控制核心、通信接口電路、LCD顯示接口電路、USB接口儲存電路;軟件包括人機接口的底層軟件與應用軟件。在實驗過程中,首先獲取一段有裂紋的天然氣管道,接著使用自行設計的采樣模塊檢測磁場信號,通過串口將數據發送到人機接口平臺,人機接口平臺使用嵌入式Linux作為操作系統,使用Qt程序在LCD上顯示實時曲線。而后人機接口將數據存儲在閃盤中,同時使用一系列算法程序對數據進行處理,最后利用檢測到的漏磁場法向分量HP(Y)的具有顯著特征的最大梯度值的位置來判斷裂紋的位置,再與實際的裂紋位置對比,得出可行性結論。經過大量的實驗,該系統可以很好的實現檢測目的,驗證了人機接口的實用性。

    標簽: ARM 處理器 便攜式儀表 人機接口

    上傳時間: 2013-06-28

    上傳用戶:www240697738

  • 88w8686 wifi linux驅動 spi接口

    88w8686 wifi linux驅動 spi接口

    標簽: 88w8686 linux wifi spi

    上傳時間: 2013-06-15

    上傳用戶:xcy122677

  • 基于ARM的流體網絡測控系統的設計與實現

    隨著計算機、通信、電子技術的進步,嵌入式系統和以太網技術的融合將成為嵌入式技術未來的重要發展方向。基于ARM的嵌入式系統由于具有低功耗、高性能、低成本、可以進行多任務操作等優點,在控制領域得到了越來越廣泛的應用。 本選題來自中山大學與北京航天五院合作研制的流體網絡系統地面原理樣機控制器設計項目。論文研究的主要目的是利用基于ARM920T內核的嵌入式微處理器AT91RM9200融合多傳感器設計一種可以在地面實驗室環境中可靠運行的數據采集與溫度控制系統。 本文從嵌入式測控系統的硬件實現和軟件設計兩方面進行分析。在硬件設計上,主控制板以Atmel公司生產的AT91RM9200 CPU為核心,主要包括串口模塊、存儲模塊、以太網接口模塊、基于SPI串行接口設計的數據采集模塊(A/D)、基于I2C接口設計的PID控制信號輸出模塊(D/A)和采用PIO接口設計的開關控制輸出模塊等電路,其中后三個模塊承擔了流體網絡回路的傳感器數據采集,關鍵點的溫度控制和多路電磁閥的開關控制等任務,后文將重點介紹。在軟件設計方面,主要分兩個方面進行討論,分別為主控制器上基于嵌入式Linux系統的軟件和上位機采用Visual C++編寫的監控軟件。主控制器軟件采用多線程進行設計,包括主線程、服務器子線程和數據采集子線程,三個線程同時運行,提高了系統的運行效率。上位機和主控制器通過接入以太網中,然后由服務器線程和上位機客戶端利用socket套接字實現通信。同時上位機軟件也提供形象美觀的圖形用戶界面,配合主控制器實現特定的溫度、流量和壓力監控。 本論文設計的嵌入式測控系統充分利用了AT91RM9200內嵌的的強大功能模塊,包括SPI接口模塊和I2C接口模塊等,可廣泛應用于控制領域。對該系統的一些研究成果和設計方法具有一定的先進性和良好的實用性,具有良好的應用前景。

    標簽: ARM 流體 網絡測控

    上傳時間: 2013-06-30

    上傳用戶:hmy2st

  • 基于ARM和DDS技術的壓電陶瓷驅動電源設計

    DDS(Direct Digital Synthesis直接數字頻率合成技術)是廣泛應用的信號生成方法,其優點是易于程控,輸出頻率分辨率高,同時芯片的集成度高,適合于嵌入式系統設計。針對現有的壓電陶瓷電源輸出波形頻率、相位等不能程控、電路集成度不高、體積和功耗較大等問題,本文以ARM作為控制電路核心,引入DDS技術產生輸出的波形信號,并由集成高壓運放將波形信號提高至輸出級的電壓和功率。 在壓電陶瓷電源硬件電路中采用了模塊化設計,主要分為ARM控制電路、DDS系統驅動電路和波形調理電路、高壓運放電路等幾個部分。電源控制電路以三星公司的S3C2440控制器為核心,以觸摸屏作為人機輸入界面;DDS芯片選用ADI公司的AD9851,設計了DDS系統外圍驅動電路,濾波和信號調理電路,并應用了將DDS與鎖相環技術相結合的雜散問題解決方案;高壓運放電路由兩級運放電路組成,采用了電壓控制型驅動原理,放大電路的核心是PA92集成高壓運放,加入了補償電路以提高系統的響應帶寬,并在電源輸出設置了過電流保護和快速放電的放電回路。 電源軟件部分采用WINCE嵌入式系統,根據WINCE系統驅動架構設計DDS芯片的流接口程序,編寫了流接口函數和配置文件,并將流驅動程序集成入WINCE系統;編寫了基于EVC的觸摸屏人機界面主程序,由主程序將用戶輸入參數轉換為DDS芯片的控制字,并采用動態加載流驅動方式將控制字送入DDS芯片實現了對其輸出的控制。 對電源進行了不同典型波形輸出的測試實驗。在實驗中,測試了DDS信號波形輸出的精度和分辨率、電源動態輸出精度和對信號波形的跟隨性和響應性能。實驗表明,壓電陶瓷電源輸出信號波形精度較高,對波形、頻率等參數改變的響應速度快,達到電源輸出穩定性要求。

    標簽: ARM DDS 壓電陶瓷 驅動

    上傳時間: 2013-04-24

    上傳用戶:haoxiyizhong

  • 帶有串行接口的功率電能計量芯片

    CS5460是CRYSTAL公司最新推出的帶有串行接口的單相雙向功率,電能計量集成電路芯片,該芯片比目前比較流行的電子電度表芯片如AD7750、AD7755更容易實現與微處理器的連接.用CS5460可

    標簽: 串行接口 功率 電能計量芯片

    上傳時間: 2013-04-24

    上傳用戶:snowkiss2014

主站蜘蛛池模板: 资兴市| 灵璧县| 太谷县| 上思县| 新邵县| 临猗县| 皮山县| 新巴尔虎右旗| 孝感市| 溧阳市| 嵩明县| 临潭县| 吉首市| 靖宇县| 白城市| 青冈县| 屯留县| 华亭县| 日喀则市| 兴文县| 兰溪市| 信宜市| 万载县| 淮南市| 比如县| 巢湖市| 麻城市| 玛曲县| 九江市| 海南省| 探索| 宿州市| 潞西市| 满城县| 泰安市| 柳林县| 沙洋县| 临江市| 广饶县| 乌拉特后旗| 林西县|