采用自動(dòng)增益控制(AGC)技術(shù)實(shí)現(xiàn)的寬頻帶放大器在雷達(dá)系統(tǒng)及其他相關(guān)電子領(lǐng)域有著廣泛的應(yīng)用。 本文詳細(xì)討論了基于FPGA和可編程增益放大器(PGA)實(shí)現(xiàn)的自動(dòng)增益控制寬帶視頻放大器的設(shè)計(jì)及實(shí)現(xiàn)方法。首先給出了自動(dòng)增益控制寬帶放大器取樣反饋、數(shù)字控制部分的多種實(shí)現(xiàn)方案,并根據(jù)實(shí)際應(yīng)用情況及性能指標(biāo)要求進(jìn)行了方案論證。接著,分別介紹了模擬通道部分、數(shù)字取樣模塊、FPGA邏輯控制模塊及數(shù)模轉(zhuǎn)換模塊,包括它們的芯片選擇、實(shí)現(xiàn)方法和注意事項(xiàng)等。最后,對(duì)FPGA邏輯控制模塊進(jìn)行了功能分解,并以XilinxISE和Modelsim為開(kāi)發(fā)平臺(tái)完成了其子模塊的程序設(shè)計(jì)及相關(guān)階段的仿真。 本文實(shí)現(xiàn)的電路板可對(duì)帶寬達(dá)40M的信號(hào)進(jìn)行平穩(wěn)的放大并輸出較平坦的信號(hào)波形。同時(shí),該電路板具有自動(dòng)增益及固定增益選擇能力。當(dāng)選擇自動(dòng)增益方式時(shí),增益的改變通過(guò)增益同步脈沖觸發(fā),觸發(fā)脈沖可由系統(tǒng)內(nèi)部周期產(chǎn)生或外部提供。
標(biāo)簽: FPGA 自動(dòng)增益控制 放大器設(shè)計(jì) 視頻
上傳時(shí)間: 2013-06-05
上傳用戶:acon
工業(yè)X-CT(X-ray Computed Tomography)無(wú)損檢測(cè)技術(shù)是以不損傷或者破壞被檢測(cè)對(duì)象的一種高新檢測(cè)技術(shù),被譽(yù)為最佳的無(wú)損檢測(cè)手段,在無(wú)損檢測(cè)領(lǐng)域日益受到人們的青睞。近年來(lái),各國(guó)都在投入大量的人力、物力對(duì)其進(jìn)行研究與開(kāi)發(fā)。 目前,工業(yè)CT主要采用第二代和第三代掃描方式。在工業(yè)CT第三代掃描方式中,掃描系統(tǒng)僅作“旋轉(zhuǎn)”運(yùn)動(dòng),控制系統(tǒng)比較簡(jiǎn)單。對(duì)此,我國(guó)已取得了可喜的成績(jī)。然而,對(duì)工業(yè)CT系統(tǒng)中的二代掃描運(yùn)動(dòng)控制系統(tǒng),即針對(duì)“平移+旋轉(zhuǎn)”運(yùn)動(dòng)的控制系統(tǒng)的研究,我國(guó)已有采用,但與發(fā)達(dá)國(guó)家相比,還存在較大的差距。二代掃描方式與其它掃描方式相比,具有對(duì)被檢物的尺寸沒(méi)有要求,且能夠?qū)Ω信d趣的檢測(cè)區(qū)域進(jìn)行局部掃描的獨(dú)特優(yōu)點(diǎn)。同時(shí)X光源的射線出束角較小(一般小于20°),因此在工業(yè)X-CT系統(tǒng)主要采用二代掃描運(yùn)動(dòng)控制。有鑒于此,本論文結(jié)合有關(guān)科研項(xiàng)目,開(kāi)展了工業(yè)X-CT二代掃描控制系統(tǒng)的研究。 論文首先介紹了工業(yè)X-CT系統(tǒng)的工作原理和各種掃描運(yùn)動(dòng)控制方式的特點(diǎn),闡述了開(kāi)展二代掃描控制的研究目的和意義。其次,根據(jù)二代掃描控制的特點(diǎn),提出了“在優(yōu)先滿足工業(yè)X-CT二代掃描控制的基礎(chǔ)上,力求實(shí)現(xiàn)對(duì)工業(yè)X-CT掃描運(yùn)動(dòng)的通用控制,使其能同時(shí)支持一、三代掃描方式”的設(shè)計(jì)思想。據(jù)此,研究確立了基于單片機(jī)AT89LV52及FPGA芯片EP1C3T100C8的運(yùn)動(dòng)控制架構(gòu),以實(shí)現(xiàn)二代掃描控制系統(tǒng)的設(shè)計(jì)方案。論文詳細(xì)介紹了可編程邏輯器件FPGA的工作原理和開(kāi)發(fā)流程,并對(duì)其相關(guān)開(kāi)發(fā)環(huán)境QuartusII4.1作了闡述。結(jié)合運(yùn)動(dòng)控制系統(tǒng)的硬件設(shè)計(jì),詳細(xì)介紹了各功能模塊的具體設(shè)計(jì)過(guò)程,給出了相關(guān)的設(shè)計(jì)原理框圖和實(shí)際運(yùn)行波形。并制作了相應(yīng)的PCB板,調(diào)試了整個(gè)硬件控制系統(tǒng)。最后,論文還詳細(xì)研究了利用VisualC++6.0來(lái)完成上位機(jī)控制軟件的設(shè)計(jì),給出了運(yùn)動(dòng)控制主界面及掃描運(yùn)動(dòng)控制功能軟件設(shè)計(jì)的流程圖。 論文對(duì)整個(gè)運(yùn)動(dòng)控制系統(tǒng)采用的經(jīng)濟(jì)型的開(kāi)環(huán)控制技術(shù)所帶來(lái)的不利影響,分析研究了增加步進(jìn)電機(jī)的細(xì)分?jǐn)?shù)以提高掃描精度的可能性,并對(duì)所研究的控制系統(tǒng)在調(diào)試過(guò)程中出現(xiàn)的一些問(wèn)題及解決方案作了簡(jiǎn)要的分析,提出了一些完善方法。
標(biāo)簽: FPGA X-CT 工業(yè) 掃描控制
上傳時(shí)間: 2013-04-24
上傳用戶:stella2015
頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域。目前,常用的頻率合成技術(shù)有直接式頻率合成,鎖相頻率合成和直接數(shù)字頻率合成(DDS)。本次設(shè)計(jì)是利用FPGA完成一個(gè)DDS系統(tǒng)并利用該系統(tǒng)實(shí)現(xiàn)模擬信號(hào)的數(shù)字化調(diào)頻。 DDS是把一系列數(shù)字量形式的信號(hào)通過(guò)D/A轉(zhuǎn)換形成模擬量形式的信號(hào)的合成技術(shù)。主要是利用高速存儲(chǔ)器作查尋表,然后通過(guò)高速D/A轉(zhuǎn)換器產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其他任意波形)。一個(gè)典型的DDS系統(tǒng)應(yīng)包括:相位累加器,可在時(shí)鐘的控制下完成相位的累加;相位碼—幅度碼轉(zhuǎn)換電路,一般由ROM實(shí)現(xiàn);DA轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號(hào)。DDS系統(tǒng)可以很方便地獲得頻率分辨率很精細(xì)且相位連續(xù)的信號(hào),也可以通過(guò)改變相位字改變信號(hào)的相位,因此也廣泛用于數(shù)字調(diào)頻和調(diào)相。本次數(shù)字化調(diào)頻的基本思想是利用AD轉(zhuǎn)換電路將模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),同時(shí)用該數(shù)字信號(hào)與一個(gè)固定的頻率字累加,形成一個(gè)受模擬信號(hào)幅度控制的頻率字,從而獲得一個(gè)頻率受模擬信號(hào)的幅度控制的正弦波,即實(shí)現(xiàn)了調(diào)頻。該DDS數(shù)字化調(diào)頻方案的硬件系統(tǒng)是以FPGA為核心實(shí)現(xiàn)的。使用Altera公司的ACEX1K系列FPGA,整個(gè)系統(tǒng)由VHDL語(yǔ)言編程,開(kāi)發(fā)軟件為MAX+PLUSⅡ。經(jīng)過(guò)實(shí)際測(cè)試,該系統(tǒng)在頻率較低時(shí)與理論值完全符合,但在高頻時(shí),受器件速度的限制,波形有較大的失真。
標(biāo)簽: FPGA DDS 數(shù)字化 調(diào)頻
上傳時(shí)間: 2013-06-14
上傳用戶:ljt101007
隨著移動(dòng)終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對(duì)圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實(shí)時(shí)性要求,而且會(huì)帶來(lái)因傳輸大量原始圖象數(shù)據(jù)帶來(lái)的帶寬要求,因此采用硬件實(shí)現(xiàn)圖象壓縮已成為一種必然趨勢(shì)。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實(shí)現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實(shí)現(xiàn)項(xiàng)目為背景,對(duì)熵編碼器和解碼器的硬件實(shí)現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實(shí)現(xiàn)方案。熵編解碼器中的難點(diǎn)是huffman編解碼器的實(shí)現(xiàn)。在設(shè)計(jì)并行huffman編碼方案時(shí)通過(guò)改善Huffman編碼器中變長(zhǎng)碼流向定長(zhǎng)碼流轉(zhuǎn)換時(shí)的控制邏輯,避免了因數(shù)據(jù)處理不及時(shí)造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實(shí)現(xiàn)并行的huffman解碼器時(shí),解碼算法充分利用了規(guī)則化碼書(shū)帶來(lái)的碼字的單調(diào)性,及在特定長(zhǎng)度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運(yùn)算,提高了存儲(chǔ)器的利用率、系統(tǒng)的解碼效率和速度。在實(shí)現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對(duì)DC子帶的預(yù)測(cè)編碼,針對(duì)直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過(guò)DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時(shí),在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計(jì)方案中,按照自頂向下的設(shè)計(jì)方法,對(duì)星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實(shí)現(xiàn)各子模塊,并最終完成整個(gè)系統(tǒng)。在設(shè)計(jì)過(guò)程中,用高級(jí)硬件描述語(yǔ)言verilogHDL進(jìn)行RTL級(jí)描述。利用了Altera公司的QuartusII開(kāi)發(fā)平臺(tái)進(jìn)行設(shè)計(jì)輸入、編譯、仿真,同時(shí)還采用modelsim仿真工具和symplicity的綜合工具,驗(yàn)證了設(shè)計(jì)的正確性。通過(guò)系統(tǒng)波形仿真和下板驗(yàn)證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗(yàn)證的結(jié)果表明:設(shè)計(jì)能夠滿足性能要求,并具有一定的使用價(jià)值。
上傳時(shí)間: 2013-05-19
上傳用戶:吳之波123
逆變控制器的發(fā)展經(jīng)歷從分立元件的模擬電路到以專用微處理芯片(DSP/MCU)為核心的電路系統(tǒng),并從數(shù)模混合電路過(guò)渡到純數(shù)字控制的歷程。但是,通用微處理芯片是為一般目的而設(shè)計(jì),存在一定局限。為此,近幾年來(lái)逆變器專用控制芯片(ASIC)實(shí)現(xiàn)技術(shù)的研究越來(lái)越受到關(guān)注,已成為逆變控制器發(fā)展的新方向之一。本文利用一個(gè)成熟的單相電壓型PWM逆變器控制模型,圍繞逆變器專用控制芯片ASIC的實(shí)現(xiàn)技術(shù),依次對(duì)專用芯片的系統(tǒng)功能劃分,硬件算法,全系統(tǒng)的硬件設(shè)計(jì)及優(yōu)化,流水線操作和并行化,芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。首先引述了單相電壓型PWM逆變器連續(xù)時(shí)間和離散時(shí)間的數(shù)學(xué)模型,以及基于極點(diǎn)配置的單相電壓型PWM逆變器電流內(nèi)環(huán)電壓外環(huán)雙閉環(huán)控制系統(tǒng)的設(shè)計(jì)過(guò)程,同時(shí)給出了仿真結(jié)果,仿真表明此系統(tǒng)具有很好的動(dòng)、靜態(tài)性能,并且具有自動(dòng)限流功能,提高了系統(tǒng)的可靠性。緊接著分析了FPGA器件的特征和結(jié)構(gòu)。在給出本芯片應(yīng)用目標(biāo)的基礎(chǔ)上,制定了FPGA目標(biāo)器件的選擇原則和芯片的技術(shù)規(guī)格,完成了器件選型及相關(guān)的開(kāi)發(fā)環(huán)境和工具的選取。然后系統(tǒng)闡述了復(fù)雜FPGA設(shè)計(jì)的設(shè)計(jì)方法學(xué),詳細(xì)介紹了基于FPGA的ASIC設(shè)計(jì)流程,概要介紹了僅使用QuartusII的開(kāi)發(fā)流程,以及Modelsim、SynplifyPro、QuartusII結(jié)合使用的開(kāi)發(fā)流程。在此基礎(chǔ)上,進(jìn)行了芯片系統(tǒng)功能劃分,針對(duì):DDS標(biāo)準(zhǔn)正弦波發(fā)生器,電壓電流雙環(huán)控制算法單元,硬件PI算法單元,SPWM產(chǎn)生器,三角波發(fā)生器,死區(qū)控制器,數(shù)據(jù)流/控制流模塊等逆變器控制硬件算法/控制單元,研究了它們的硬件算法,完成了模塊化設(shè)計(jì)。分析了全數(shù)字鎖相環(huán)的結(jié)構(gòu)和模型,以此為基礎(chǔ),設(shè)計(jì)了一種應(yīng)用于逆變器的,用比例積分方法替代傳統(tǒng)鎖相系統(tǒng)中的環(huán)路濾波,用相位累加器實(shí)現(xiàn)數(shù)控振蕩器(DCO)功能的高精度二階全數(shù)字鎖相環(huán)(DPLL)。分析了“流水線操作”等設(shè)計(jì)優(yōu)化問(wèn)題,并針對(duì)逆變器控制系統(tǒng)中,控制系統(tǒng)算法呈多層結(jié)構(gòu),且層與層之間還有數(shù)據(jù)流聯(lián)系,其執(zhí)行順序和數(shù)據(jù)流的走向較為復(fù)雜,不利于直接采用流水線技術(shù)進(jìn)行設(shè)計(jì)的特點(diǎn),提出一種全新的“分層多級(jí)流水線”設(shè)計(jì)技術(shù),有效地解決了復(fù)雜控制系統(tǒng)的流水線優(yōu)化設(shè)計(jì)問(wèn)題。本文最后對(duì)芯片運(yùn)行穩(wěn)定性等問(wèn)題進(jìn)行了初步研究。指出了設(shè)計(jì)中的“競(jìng)爭(zhēng)冒險(xiǎn)”和飽受困擾之苦的“亞穩(wěn)態(tài)”問(wèn)題,分析了產(chǎn)生機(jī)理,并給出了常用的解決措施。
上傳時(shí)間: 2013-05-28
上傳用戶:ice_qi
非常精彩的單片機(jī)控制教程,很適合初學(xué)者學(xué)習(xí),深入淺出地闡述了用C代碼進(jìn)行單片機(jī)編程的控制,非常好。希望與大家共享
上傳時(shí)間: 2013-06-20
上傳用戶:wcl168881111111
無(wú)傳感器,永磁同步電機(jī)。FOC 控制算法詳解
標(biāo)簽: Sensorless PSMS FOC 控制算法
上傳時(shí)間: 2013-06-19
上傳用戶:zhengjian
雙足機(jī)器人是一個(gè)多自由度、多變量、非線性的復(fù)雜動(dòng)力學(xué)系統(tǒng)。其控制平臺(tái)的研究往往涉及嵌入式技術(shù)、傳感器技術(shù)、步態(tài)規(guī)劃、路徑導(dǎo)航、人工智能、自動(dòng)化控制等多種理論與技術(shù),體現(xiàn)了信息科學(xué)和人工智能技術(shù)的最新成果,應(yīng)用領(lǐng)域廣大,具有重要的研究?jī)r(jià)值。其中,雙足機(jī)器人導(dǎo)航控制系統(tǒng)是雙足機(jī)器人控制平臺(tái)研究中的重點(diǎn)和難點(diǎn),將在自動(dòng)駕駛、未知區(qū)域的探索、危險(xiǎn)環(huán)境作業(yè)、核電站的維護(hù)等領(lǐng)域中發(fā)揮極大的作用。 本文以雙足機(jī)器人導(dǎo)航控制系統(tǒng)的設(shè)計(jì)為研究背景,結(jié)合嵌入式系統(tǒng)開(kāi)發(fā)的關(guān)鍵技術(shù),主要論述了兩個(gè)核心內(nèi)容:一是雙足機(jī)器人導(dǎo)航?jīng)Q策系統(tǒng)的設(shè)計(jì)。該系統(tǒng)是基于一種新式的ARM&DSP主從控制模式下的設(shè)計(jì)。該設(shè)計(jì)借助內(nèi)外傳感器系統(tǒng)的反饋,通過(guò)對(duì)多傳感器信息的融合與處理,在導(dǎo)航?jīng)Q策算法的作用下,實(shí)現(xiàn)雙足機(jī)器人在未知環(huán)境下平滑的自主導(dǎo)航。二是為增強(qiáng)雙足機(jī)器人導(dǎo)航的人機(jī)交互性和控制系統(tǒng)對(duì)突發(fā)事件的處理能力,在基于MiniGUI的系統(tǒng)平臺(tái)上設(shè)計(jì)了雙足機(jī)器人的導(dǎo)航控制系統(tǒng)界面。論文的主要內(nèi)容包括: 首先,設(shè)計(jì)了雙足機(jī)器人的本體模型,并對(duì)雙足機(jī)器人的步態(tài)規(guī)劃做了理論研究,為步態(tài)控制獲得理論上的支持。 然后,就雙足機(jī)器人導(dǎo)航控制平臺(tái)的搭建做了詳細(xì)的介紹,并著重對(duì)主從控制器間通訊的CAN接口做了詳細(xì)的設(shè)計(jì)。 接著,從兩個(gè)層面設(shè)計(jì)了導(dǎo)航?jīng)Q策系統(tǒng),一是根據(jù)內(nèi)部傳感器得到的關(guān)節(jié)信息,比對(duì)決策層中的步態(tài)規(guī)劃算法,對(duì)關(guān)節(jié)的運(yùn)動(dòng)進(jìn)行實(shí)時(shí)的補(bǔ)償和調(diào)整,實(shí)現(xiàn)各關(guān)節(jié)動(dòng)作的協(xié)調(diào),得到標(biāo)準(zhǔn)的步態(tài),保證每一步的穩(wěn)定和準(zhǔn)確。二是對(duì)外部傳感器獲得的外界環(huán)境信息進(jìn)行處理,構(gòu)建出供決策層使用的外部環(huán)境模型,之后在基于模糊神經(jīng)網(wǎng)絡(luò)的導(dǎo)航算法的指引下,實(shí)現(xiàn)雙足機(jī)器人對(duì)外界環(huán)境做出合理、平滑的響應(yīng)。 最后,介紹了導(dǎo)航控制界面的設(shè)計(jì)與實(shí)現(xiàn)。重點(diǎn)介紹了MiniGUI開(kāi)發(fā)平臺(tái)的搭建、基于MiniGUI的界面程序的設(shè)計(jì)以及程序在開(kāi)發(fā)板上的移植,實(shí)現(xiàn)了控制界面在雙足機(jī)器人導(dǎo)航上的應(yīng)用。
標(biāo)簽: ARMDSP 雙足機(jī)器人 導(dǎo)航控制系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:527098476
隨著電子技術(shù)的不斷發(fā)展,各種智能核儀器逐步走向自動(dòng)化、智能化、數(shù)字化和便攜式的方向發(fā)展。針對(duì)傳統(tǒng)的多道脈沖幅度分析器體積大,人機(jī)交互不友好,不方便現(xiàn)場(chǎng)分析等的缺陷[5]。新型的高速、集成度高、界面友好的多道脈沖幅度分析器的陸續(xù)出現(xiàn)填補(bǔ)了這一缺點(diǎn)。 隨著電子技術(shù)的發(fā)展,以ARM為核的處理器技術(shù)的應(yīng)用領(lǐng)域不斷擴(kuò)大,相比較單片機(jī)而言,它的主頻高、運(yùn)算速度快,可以滿足多道脈沖幅度分析器的苛刻的時(shí)間上的要求。而且ARM處理器功耗小,適合于功耗要求比較苛刻的地方,這些方面的特點(diǎn)正好滿足了便攜式多道脈沖幅度分析器野外勘察的要求。同時(shí),由于以ARM為核的處理器具有豐富的外設(shè)資源,這樣就簡(jiǎn)化了外設(shè)電路及芯片的使用,降低了功耗并增強(qiáng)了產(chǎn)品的信賴性。另外,ARM芯片可以方便的移植操作系統(tǒng),為多道脈沖幅度分析器多任務(wù)的管理和并行的處理,甚至硬實(shí)時(shí)功能的實(shí)現(xiàn)提供了前提。而且在ARM平臺(tái)使用嵌入式linux操作系統(tǒng)使多道脈沖幅度分析器的軟件易于升級(jí)。 智能化和小型化是多道脈沖幅度分析器的發(fā)展趨勢(shì)。智能化要求系統(tǒng)的自動(dòng)化程度高、操作簡(jiǎn)便、容錯(cuò)性好。智能化除了需要控制軟件外,還需要軟件命令的執(zhí)行者即硬件控制電路來(lái)實(shí)現(xiàn)相應(yīng)的控制邏輯,兩者的結(jié)合才能真正的實(shí)現(xiàn)智能化。小型化要求系統(tǒng)的體積小、功耗小、便于攜帶;小型化除了要求采用微功耗的器件,還要求電路板的尺寸盡量的小且所用元件盡量的少,但小型化的同時(shí)必須保持系統(tǒng)的智能化,即不能減少智能化所要求的復(fù)雜的邏輯和時(shí)序的控制功能。為此采用高集成度的ARM芯片實(shí)現(xiàn)控制電路能滿意地同時(shí)滿足智能化和小型化的要求。在研制的多道脈沖幅度分析器中,幾乎所有的控制都可以用控制芯片來(lái)實(shí)現(xiàn),如閾值設(shè)定、自動(dòng)穩(wěn)譜以及多道數(shù)據(jù)采集,在節(jié)省了元件的數(shù)目和電路板的尺寸的同時(shí)仍能保持系統(tǒng)的智能化程度。 Linux內(nèi)核精簡(jiǎn)而高效,可修改性強(qiáng),支持多種體系結(jié)構(gòu)的處理器等,使得它是一個(gè)非常適合于嵌入式開(kāi)發(fā)和應(yīng)用的操作系統(tǒng)。嵌入式Linux可以運(yùn)行的硬件平臺(tái)十分廣泛,從x86、MIPS、POWERPC到ARM,以及其他許多硬件體系結(jié)構(gòu)。目前在世界范圍內(nèi),ARM體系結(jié)構(gòu)的SOC逐漸占領(lǐng)32位嵌入式微處理器市場(chǎng),ARM處理器及技術(shù)的應(yīng)用幾乎已經(jīng)深入到各個(gè)領(lǐng)域,例如:工業(yè)控制,無(wú)線通訊,網(wǎng)絡(luò),消費(fèi)類電子,成像等。 本課題采用三星公司生產(chǎn)的ARM(Advanced RISC Machines,先進(jìn)精簡(jiǎn)指令集機(jī)器)芯片S3C2410A設(shè)計(jì)并研制了一種便攜式的核數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。利用ARM芯片豐富的外設(shè)資源對(duì)傳統(tǒng)的多道脈沖幅度分析器進(jìn)行改進(jìn)和簡(jiǎn)化。系統(tǒng)由前端探測(cè)器系統(tǒng),以及由線性脈沖放大器、甄別電路、控制電路、采樣保持電路組成的前置電路,中央處理器模塊,顯示模塊,用戶交互模塊,存儲(chǔ)模塊,網(wǎng)絡(luò)傳輸模塊等多個(gè)模塊組成。本設(shè)計(jì)基于ARM9芯片S3C2410,并在此平臺(tái)上移植了嵌入式linux操作系統(tǒng)來(lái)進(jìn)行任務(wù)的調(diào)度和處理等。 電路板核心板部分設(shè)計(jì)采用6層PCB板結(jié)構(gòu),這樣增加了系統(tǒng)可靠性,提高了電磁兼容的穩(wěn)定性。數(shù)據(jù)采集系統(tǒng)是多道脈沖幅度分析器的核心,A/D轉(zhuǎn)換直接使用了S3C2410內(nèi)置的ADC(Analog to Digital Converter,模數(shù)轉(zhuǎn)換器),在2.5 MHz的轉(zhuǎn)換時(shí)鐘下最大轉(zhuǎn)換速度500 KSPS(Kilo-Samples per second,千采樣點(diǎn)每秒),滿足了系統(tǒng)最低轉(zhuǎn)換時(shí)間≤5 μs的要求,并且控制簡(jiǎn)單,簡(jiǎn)化了外部接口電路。由于SD(Secure Digital Card,安全數(shù)碼卡)卡存儲(chǔ)容量大、攜帶方便、成本低等優(yōu)點(diǎn),所以設(shè)計(jì)中采用其作為外部的數(shù)據(jù)存儲(chǔ)設(shè)備,其驅(qū)動(dòng)部分采用SD卡軟件包,為開(kāi)發(fā)帶來(lái)了方便。本設(shè)計(jì)采用640*480的6.4寸LCD(Liquid Crystal Display,液晶顯示)屏作為人機(jī)交互的顯示部分,并且通過(guò)Qt/Embedded為系統(tǒng)提供圖形用戶界面的應(yīng)用框架和窗口系統(tǒng)。其中包括了波形顯示部分和用戶菜單設(shè)置部分,這樣方便了用戶操作。系統(tǒng)的數(shù)據(jù)存取方面是基于SQLite嵌入式小型數(shù)據(jù)庫(kù)而進(jìn)行的。為了方便數(shù)據(jù)向上位機(jī)的傳輸,系統(tǒng)設(shè)計(jì)中采用XML(Extensible Markup Language,可擴(kuò)展標(biāo)記語(yǔ)言)格式來(lái)組織傳輸?shù)臄?shù)據(jù),通過(guò)基于TCP/IP(Transmission Control Protocol/Internet Protocol)協(xié)議的Linux下Socket套接字編程,來(lái)進(jìn)行與上位機(jī)或PC(Personal Computer,個(gè)人計(jì)算機(jī)或桌面機(jī))等的連接和數(shù)據(jù)傳輸。
標(biāo)簽: ARMLinux 多道 分析器 脈沖幅度
上傳時(shí)間: 2013-04-24
上傳用戶:tzl1975
生物發(fā)酵作為現(xiàn)代生物技術(shù)工業(yè)的重要組成部分,已被廣泛用于食品、制藥等各個(gè)領(lǐng)域,并顯示出良好的發(fā)展前景和巨大的市場(chǎng)潛力。但由于生物發(fā)酵過(guò)程是一種復(fù)雜的生化反應(yīng)過(guò)程,控制變量眾多且相互關(guān)聯(lián)度較大,采用傳統(tǒng)控制方法難以實(shí)現(xiàn)有效控制。 因此,本文根據(jù)生物發(fā)酵的流程特點(diǎn)和當(dāng)今國(guó)內(nèi)市場(chǎng)的切實(shí)需要,在總結(jié)國(guó)內(nèi)外相關(guān)研究的基礎(chǔ)上,針對(duì)非線性、時(shí)變、大滯后的發(fā)酵過(guò)程,將智能控制技術(shù)融入到了生物發(fā)酵控制系統(tǒng)中,主要對(duì)發(fā)酵過(guò)程中的溫度、PH值的控制算法進(jìn)行研究,分別設(shè)計(jì)了仿人智能模糊PID控制和仿人智能模糊控制,模擬仿真和實(shí)驗(yàn)分析表明,控制效果優(yōu)于傳統(tǒng)算法。 基于32位ARM架構(gòu)的嵌入式微處理器以其高性能、低功耗、低成本的優(yōu)勢(shì),得到了很好的推廣,同時(shí)國(guó)內(nèi)微電子與嵌入式技術(shù)得到了迅速發(fā)展。鑒于此背景,本系統(tǒng)現(xiàn)場(chǎng)控制的下位機(jī)的硬件平臺(tái)采用基于S3C2410的處理器,軟件設(shè)計(jì)中采用了嵌入式Linux系統(tǒng)。同時(shí)采用了集散控制技術(shù),實(shí)現(xiàn)一臺(tái)上位機(jī)可以同時(shí)與多臺(tái)下位機(jī)的數(shù)據(jù)通訊和遠(yuǎn)程監(jiān)控,且下位機(jī)可以脫離上位計(jì)算機(jī)單獨(dú)對(duì)各種參數(shù)進(jìn)行控制。 本文的工作重點(diǎn)主要包括:主要參數(shù)測(cè)量與控制、發(fā)酵過(guò)程系統(tǒng)的總體設(shè)計(jì)、嵌入式系統(tǒng)的設(shè)計(jì)。本發(fā)酵控制系統(tǒng)對(duì)發(fā)酵過(guò)程進(jìn)行實(shí)時(shí)監(jiān)測(cè)、優(yōu)化操作,不僅能避免人工操作的不確定因素,提高自動(dòng)化水平,而且能夠?qū)Πl(fā)酵過(guò)程中主要參數(shù)進(jìn)行有效控制,具有重要的現(xiàn)實(shí)意義。
標(biāo)簽: ARMLinux 生物發(fā)酵 智能控制系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶:1142895891
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1