亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

數(shù)字穩(wěn)定校正

  • 基于UC3854的兩級有源功率因數(shù)校正電路的研究.rar

    近幾十年來,由于大功率電力電子裝置的廣泛應(yīng)用,使公用電網(wǎng)受到諧波電流和諧波電壓的污染日益嚴(yán)重,功率因數(shù)低,電能利用率低。為了抑制電網(wǎng)的諧波,提高功率因數(shù),人們通常采用無功補償、有源、無源濾波器等對電網(wǎng)環(huán)境進(jìn)行改善。近年來,功率因數(shù)校正技術(shù)作為抑制諧波電流,提高功率因數(shù)的行之有效的方法,備受人們的關(guān)注。 本文在參閱國內(nèi)外大量文獻(xiàn)的基礎(chǔ)上,綜述了近年來國內(nèi)外功率因數(shù)校正的發(fā)展?fàn)顩r,簡要分析了無源功率因數(shù)與有源功率因數(shù)的優(yōu)、缺點,并詳細(xì)分析了有源功率因數(shù)校正的基本原理和控制方法。在通過對主電路拓?fù)渑c控制方法的優(yōu)、缺點比較后,選擇BOOST變換器作為主電路拓?fù)?采用基于平均電流控制的UC3854控制器,設(shè)計了容量為300W的兩級有源功率因數(shù)校正電路的前一級電路,計算了主電路與控制電路的元件參數(shù)。根據(jù)此參數(shù),基于MATLAB環(huán)境下對功率因數(shù)校正前、后的電路進(jìn)行了仿真,通過仿真波形的分析。最后搭建實驗電路進(jìn)行實驗,采集實驗波形,對實驗結(jié)果進(jìn)行分析,進(jìn)-步驗證了本設(shè)計參數(shù)的正確性與準(zhǔn)確性。 本文功率因數(shù)校正電路的設(shè)計,使電路的功率因數(shù)得到了明顯的改善,達(dá)到了設(shè)計要求,同時電路的總諧波畸變因數(shù)控制在了一定的范圍,減少了對電網(wǎng)的污染。并且電路的輸出電壓穩(wěn)定,為后一級的電路設(shè)計奠定了基礎(chǔ)。

    標(biāo)簽: 3854 UC 有源功率因數(shù)

    上傳時間: 2013-05-22

    上傳用戶:源碼3

  • 基于DSP的三相有源功率因數(shù)校正研究與設(shè)計.rar

    工業(yè)領(lǐng)域中需要大量的AC/DC整流電源。隨著現(xiàn)代電力電子技術(shù)的不斷發(fā)展,人們曰益意識到低功率因數(shù)整流系統(tǒng)造成了諧波污染和電網(wǎng)公害。因此消除電網(wǎng)諧波污染,提高功率因數(shù),成為整流系統(tǒng)的發(fā)展趨勢。由于中大功率的電力電子設(shè)備在電網(wǎng)中占很大的比重,因此高功率因數(shù)的三相整流器的研究已成為當(dāng)今國內(nèi)外研究的一大熱點。 隨著數(shù)字控制技術(shù)的不斷發(fā)展,越來越多的控制策略通過數(shù)字信號處理器(DSP)得以實現(xiàn)。數(shù)字控制的特有優(yōu)點:簡化硬件電路,克服了模擬電路中參數(shù)溫度漂移的問題,控制靈活且易實現(xiàn)先進(jìn)控制等,使得所設(shè)計的電源產(chǎn)品不僅性能可靠,且易于大批量生產(chǎn),從而降低了開發(fā)周期。因此,數(shù)字化控制電源已成為當(dāng)今于開關(guān)電源產(chǎn)品設(shè)計的潮流。 本文首先給出了幾種常見的三相功率因數(shù)校正方案,并對其進(jìn)行了比較和分析,在前面的基礎(chǔ)上提出了:三相三開關(guān)三電平拓?fù)浣Y(jié)構(gòu)和雙閉環(huán)控制的策略結(jié)合的三相PFC系統(tǒng)。緊接著介紹了DSP芯片的特點及其在電力電子裝置中的應(yīng)用,首先介紹目前DSP芯片的發(fā)展,通過比較選定了TI公司的TMSLF2407芯片作為本文的處理芯片,而后基于對TMSLF2407芯片的內(nèi)部資源和該芯片數(shù)字式PWM信號產(chǎn)生的原基于DSP的三相有源功率因數(shù)校正研究與設(shè)計理的分析,提出了三相PFC的數(shù)字化解決方案。在第四章中介紹了基于DSP數(shù)字控制的PFC的總體設(shè)計方案,電路所采用的是基于平均電流方案的雙閉環(huán)控制策略。內(nèi)環(huán)通過瞬時值控制獲得快速的動態(tài)性能,保證輸出畸變率較低,外環(huán)使用輸出電壓的瞬時值控制,具有較高的輸出精度。本文最后應(yīng)用仿真軟件MATLAB中的SIMULINK對系統(tǒng)進(jìn)行仿真,驗證控制策略的可行性,并有助于系統(tǒng)主電路和控制電路的設(shè)計。對于三相變換器這種復(fù)雜的非線性系統(tǒng),需要模擬、數(shù)字信號混合仿真,仿真比較難以實現(xiàn)。一是因為模型難以建立二是即使建立起一個模型,由于電路復(fù)雜,仿真軟件也未必能保證其收斂性。所以經(jīng)過簡化,利用MATLAB中的SIMULINK構(gòu)建了變換器的電壓模型,用于驗證設(shè)計方法和設(shè)計參數(shù)的正確性。

    標(biāo)簽: DSP 三相 有源功率因數(shù)校正

    上傳時間: 2013-05-31

    上傳用戶:wengtianzhu

  • 采用FPGA實現(xiàn)基于ATCA架構(gòu)的2.5Gbps串行背板接口

    當(dāng)前,在系統(tǒng)級互連設(shè)計中高速串行I/O技術(shù)迅速取代傳統(tǒng)的并行I/O技術(shù)正成為業(yè)界趨勢。人們已經(jīng)意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經(jīng)達(dá)到了物理極限,不能再提供可靠和經(jīng)濟的信號同步方法。基于串行I/O的設(shè)計帶來許多傳統(tǒng)并行方法所無法提供的優(yōu)點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數(shù)、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術(shù)正被越來越廣泛地應(yīng)用于各種系統(tǒng)設(shè)計中,包括PC、消費電子、海量存儲、服務(wù)器、通信網(wǎng)絡(luò)、工業(yè)計算和控制、測試設(shè)備等。迄今業(yè)界已經(jīng)發(fā)展出了多種串行系統(tǒng)接口標(biāo)準(zhǔn),如PCI Express、串行RapidIO、InfiniBand、千兆以太網(wǎng)、10G以太網(wǎng)XAUI、串行ATA等等。 Aurora協(xié)議是為私有上層協(xié)議或標(biāo)準(zhǔn)上層協(xié)議提供透明接口的串行互連協(xié)議,它允許任何數(shù)據(jù)分組通過Aurora協(xié)議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協(xié)議在物理層采用千兆位串行技術(shù),每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數(shù)據(jù)傳輸速率。Aurora可優(yōu)化支持范圍廣泛的應(yīng)用,如太位級路由器和交換機、遠(yuǎn)程接入交換機、HDTV廣播系統(tǒng)、分布式服務(wù)器和存儲子系統(tǒng)等需要極高數(shù)據(jù)傳輸速率的應(yīng)用。 傳統(tǒng)的標(biāo)準(zhǔn)背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統(tǒng)的并行總線背板。現(xiàn)在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進(jìn)電信計算架構(gòu))正是在這種背景下作為新一代的標(biāo)準(zhǔn)背板平臺被提出并得到快速的發(fā)展。它由PCI工業(yè)計算機制造商協(xié)會(PICMG)開發(fā),其主要目的是定義一種開放的通信和計算架構(gòu),使它們能被方便而迅速地集成,滿足高性能系統(tǒng)業(yè)務(wù)的要求。ATCA作為標(biāo)準(zhǔn)串行總線結(jié)構(gòu),支持高速互聯(lián)、不同背板拓?fù)洹⒏咝盘柮芏取?biāo)準(zhǔn)機械與電氣特性、足夠步線長度等特性,滿足當(dāng)前和未來高系統(tǒng)帶寬的要求。 采用FPGA設(shè)計高速串行接口將為設(shè)計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內(nèi)置了最多24個RocketIO收發(fā)器,提供從622Mbps到3.125Gbps的數(shù)據(jù)速率并支持所有新興的高速串行I/O接口標(biāo)準(zhǔn)。結(jié)合其強大的邏輯處理能力、豐富的IP核心支持和內(nèi)置PowerPC處理器,為企業(yè)從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設(shè)計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規(guī)范。本文對串行高速通道技術(shù)的發(fā)展背景、現(xiàn)狀及應(yīng)用進(jìn)行了簡要的介紹和分析,詳細(xì)分析了所涉及到的主要技術(shù)包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預(yù)加重等。同時對AdvancedTCA規(guī)范以及Aurora鏈路層協(xié)議進(jìn)行了分析, 并在此基礎(chǔ)上給出了FPGA的設(shè)計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設(shè)計工具,可在標(biāo)準(zhǔn)ATCA機框內(nèi)完成單通道速率為2.5Gbps的全網(wǎng)格互聯(lián)。

    標(biāo)簽: FPGA ATCA Gbps 2.5

    上傳時間: 2013-05-29

    上傳用戶:frank1234

  • 紅外焦平面陣列非均勻校正算法研究及其FPGA硬件實現(xiàn)

      本文結(jié)合中國科技大學(xué)大規(guī)模集成電路實驗室和中國科學(xué)院上海技術(shù)物理研究所合作的星載紅外相機項目,為了解決紅外相機上的不同波段的紅外探測元陣列存在的非均勻性問題,對紅外焦平面探測元陣列存在的非均勻性問題展開了深入的分析和研究。 主要研究和分析了兩類算法的基本原理,重點研究和實現(xiàn)了定標(biāo)校正算法,通過對積分球定標(biāo)數(shù)據(jù)進(jìn)行深入的分析,將探測元分成線性探測元和非線性探測元,對線性探測元采用兩點校正法,對非線性探測元采用多點分段校正算法,在利用FPGA硬件實現(xiàn)非均勻校正時,分析設(shè)計了基于乘法運算和加法運算的FPGA實現(xiàn),在基于乘加器運算的FPGA實現(xiàn)中。設(shè)計出了乘法和加法整體運算的乘加器,內(nèi)部采用流水線wallace樹壓縮結(jié)構(gòu),大大加快乘法和加法的速度。

    標(biāo)簽: FPGA 紅外焦平面 校正 算法研究

    上傳時間: 2013-04-24

    上傳用戶:weddps

  • 圖象壓縮系統(tǒng)中熵編解碼器的FPGA設(shè)計及實現(xiàn)

    隨著移動終端、多媒體、Internet網(wǎng)絡(luò)、通信,圖像掃描技術(shù)的發(fā)展,以及人們對圖象分辨率,質(zhì)量要求的不斷提高,用軟件壓縮難以達(dá)到實時性要求,而且會帶來因傳輸大量原始圖象數(shù)據(jù)帶來的帶寬要求,因此采用硬件實現(xiàn)圖象壓縮已成為一種必然趨勢。而熵編碼單元作為圖像變換,量化后的處理環(huán)節(jié),是圖像壓縮中必不可少的部分。研究熵編解碼器的硬件實現(xiàn),具有廣闊的應(yīng)用背景。本文以星載視頻圖像壓縮的硬件實現(xiàn)項目為背景,對熵編碼器和解碼器的硬件實現(xiàn)進(jìn)行探討,給出了并行熵編碼和解碼器的實現(xiàn)方案。熵編解碼器中的難點是huffman編解碼器的實現(xiàn)。在設(shè)計并行huffman編碼方案時通過改善Huffman編碼器中變長碼流向定長碼流轉(zhuǎn)換時的控制邏輯,避免了因數(shù)據(jù)處理不及時造成數(shù)據(jù)丟失的可能性,從而保證了編碼的正確性。而在實現(xiàn)并行的huffman解碼器時,解碼算法充分利用了規(guī)則化碼書帶來的碼字的單調(diào)性,及在特定長度碼字集內(nèi)碼字變化的連續(xù)性,將并行解碼由模式匹配轉(zhuǎn)換為算術(shù)運算,提高了存儲器的利用率、系統(tǒng)的解碼效率和速度。在實現(xiàn)并行huffman編碼的基礎(chǔ)上,結(jié)合針對DC子帶的預(yù)測編碼,針對直流子帶的游程編碼,能夠?qū)D像壓縮系統(tǒng)中經(jīng)過DWT變換,量化,掃描后的數(shù)據(jù)進(jìn)行正確的編碼。同時,在并行huffman解碼基礎(chǔ)上的熵解碼器也可以解碼出正確的數(shù)據(jù)提供給解碼系統(tǒng)的后續(xù)反量化模塊,進(jìn)一步處理。在本文介紹的設(shè)計方案中,按照自頂向下的設(shè)計方法,對星載圖像壓縮系統(tǒng)中的熵編解碼器進(jìn)行分析,進(jìn)而進(jìn)行邏輯功能分割及模塊劃分,然后分別實現(xiàn)各子模塊,并最終完成整個系統(tǒng)。在設(shè)計過程中,用高級硬件描述語言verilogHDL進(jìn)行RTL級描述。利用了Altera公司的QuartusII開發(fā)平臺進(jìn)行設(shè)計輸入、編譯、仿真,同時還采用modelsim仿真工具和symplicity的綜合工具,驗證了設(shè)計的正確性。通過系統(tǒng)波形仿真和下板驗證熵編碼器最高頻率可以達(dá)到127M,在62.5M的情況下工作正常。而熵解碼器也可正常工作在62.5M,吞吐量可達(dá)到2500Mbps,也能滿足性能要求。仿真驗證的結(jié)果表明:設(shè)計能夠滿足性能要求,并具有一定的使用價值。

    標(biāo)簽: FPGA 圖象壓縮

    上傳時間: 2013-05-19

    上傳用戶:吳之波123

  • 徹底搞定C指針

    《徹底搞定C指針》是互聯(lián)網(wǎng)上下載次數(shù)最多的針對C指針問題的中文資源之一

    標(biāo)簽: 指針

    上傳時間: 2013-06-05

    上傳用戶:y307115118

  • 有源功率因數(shù)校正技術(shù)的研究

    本 論文 對 功率因數(shù)的定義、有源功率因數(shù)校正(APFC)技術(shù)做了分析,在比較三 種工作模式的基礎(chǔ)上選擇了臨界導(dǎo)電模式作為本文的研究對象。論文詳細(xì)分析了臨界導(dǎo) 電模式功率因數(shù)校正Bost開關(guān)變換器的工作原理,穩(wěn)態(tài)特性,得出了開關(guān)頻率與輸入 電壓、輸入功率的關(guān)系,對器件的應(yīng)力和輸出電壓紋波進(jìn)行了詳細(xì)的分析,為電路的設(shè) 計提供了依據(jù)。

    標(biāo)簽: 有源功率因數(shù) 校正技術(shù)

    上傳時間: 2013-06-13

    上傳用戶:banyou

  • 基于FPGA的紅外圖像非均勻性校正方法

    隨著紅外焦平面陣列的不斷發(fā)展,紅外技術(shù)的應(yīng)用范圍將越來越廣泛。焦平面面陣探測器的一個最大的缺點是固有的非均勻性。本文首先介紹了紅外熱成像技術(shù)的發(fā)展,討論了紅外焦平面陣列的基本原理和工作方式,分析了紅外非均勻性產(chǎn)生的原因。其次研究了幾種主要的非均勻校正方法以及焦平面陣列元的盲元檢測和補償?shù)姆椒ǎ瑢t外圖像處理技術(shù)做了研究。 本文研究的探測器是法國ULIS公司的320×240非制冷微測輻射熱計焦平面陣列探測器。主要研究對其輸出信號進(jìn)行非均勻性校正和圖像增強。最后針對這一課題編寫了基于FPGA的兩點校正、兩點加一點校正、全局非均勻校正算法和紅外圖像直方圖均衡化增強程序,并對三種校正方法做了比較。

    標(biāo)簽: FPGA 紅外圖像 非均勻性校正

    上傳時間: 2013-08-03

    上傳用戶:qq442012091

  • 紅外焦平面陣列非均勻性校正

    文中簡單闡述了紅外輻射機理,論述了紅外焦平面陣列技術(shù)的發(fā)展?fàn)顩r。紅外成像系統(tǒng),尤其是紅外焦平面陣列,由于探測器材料和制造工藝的原因,各像素點之間的靈敏度存在差別,甚至存在一些缺陷點,各個探測單元特征參數(shù)不完全一致,因而存在著較大的非均勻性,降低了圖像的分辨率,影響了紅外成像系統(tǒng)的有效作用距離。實時非均勻性校正是提高和改善紅外圖像質(zhì)量的一項重要技術(shù)。 論文建立了描述其非均勻性的數(shù)學(xué)模型,分析了紅外焦平面陣列非均勻性產(chǎn)生的原因及特點,討論了幾種常用的非均勻性校正的方法,指出了其各自的優(yōu)缺點和適應(yīng)場合。 根據(jù)紅外探測器光譜響應(yīng)的特點和基于參考源的兩點溫度非均勻性校正理論,采用FPGA+DSP實現(xiàn)紅外成像系統(tǒng)實時非均勻性兩點校正,設(shè)計完成了相應(yīng)的紅外焦平面陣列非均勻性校正硬件電路。對該系統(tǒng)中各個模塊的功能及電路實現(xiàn)進(jìn)行了詳細(xì)的描述,并給出了相應(yīng)的結(jié)構(gòu)框圖。同時給出了該圖像處理器的部分軟件流程圖。該方法動態(tài)范圍大而且處理速度快,適用于紅外成像系統(tǒng)實時的圖像處理場合。實踐表明,該方案取得了較為滿意的結(jié)果。

    標(biāo)簽: 紅外焦平面 陣列 非均勻性校正

    上傳時間: 2013-04-24

    上傳用戶:shinnsiaolin

  • 基于FPGA的工頻干擾實時濾波技術(shù)

    生物醫(yī)學(xué)信號是源于一個生物系統(tǒng)的一類信號,像心音、腦電、生物序列和基因以及神經(jīng)活動等,這些信號通常含有與生物系統(tǒng)生理和結(jié)構(gòu)狀態(tài)相關(guān)的信息,它們對這些系統(tǒng)狀態(tài)的研究和診斷具有很大的價值。信號拾取、采集和處理的正確與否直接影響到生物醫(yī)學(xué)研究的準(zhǔn)確性,如何有效地從強噪聲背景中提取有用的生物醫(yī)學(xué)信號是信號處理技術(shù)的重要問題。    設(shè)計自適應(yīng)濾波器對帶有工頻干擾的生物醫(yī)學(xué)信號進(jìn)行濾波,從而消除工頻干擾,獲得最佳的濾波效果是本研究要解決的問題。生物醫(yī)學(xué)信號具有信號弱、噪聲強、頻率范圍較低、隨機性強等特點。由于心電(electrocardiogram,ECG)信號的確定性、穩(wěn)定性、規(guī)則性都比其他生物信號高,便于準(zhǔn)確評估和檢測濾波效果,本研究采用ECG信號作為原始的模板信號。    本研究將新的電子芯片技術(shù)與現(xiàn)代信號處理技術(shù)相結(jié)合,從過去單一的軟件算法研究,轉(zhuǎn)向軟件與硬件結(jié)合,從而提高自適應(yīng)速度和精度,而且可以使系統(tǒng)的開發(fā)周期縮短、成本降低、容易升級和變更。    采用現(xiàn)場可編程邏輯器件(Field Programmable Gate Array,F(xiàn)PGA)作為新的ECG快速提取算法的硬件載體,加快信號處理的速度。為了將ECG快速提取算法轉(zhuǎn)換為常用的適合于FPGA芯片的定點數(shù)算法,研究中詳細(xì)分析了定點數(shù)的量化效應(yīng)對自適應(yīng)噪聲消除器的影響,以及對浮點數(shù)算法和定點數(shù)算法的復(fù)合自適應(yīng)濾波器的各種參數(shù)的選擇,如步長因子和字長選擇。研究中以定點數(shù)算法中的步長因子和字長選擇,作為FPGA設(shè)計的基礎(chǔ),利用串并結(jié)合的硬件結(jié)構(gòu)實現(xiàn)自適應(yīng)濾波器,并得到了預(yù)期的效果,準(zhǔn)確提取改善后的ECG信號。    研究中,在MATLAB(Matrix Laboratry)軟件的環(huán)境下模擬,選取帶有50Hz工頻干擾的不同信噪比的ECG原始信號,在浮點數(shù)情況下,原始信號通過采用最小均方LMS(LeastMean Squares)算法的浮點數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善和收斂速度,確定不同的最佳μ值,并在定點數(shù)情況下,在最佳μ值的情況下,原始信號通過采用LMs算法的定點數(shù)自適應(yīng)濾波器后,根據(jù)信噪比的改善效果和采用硬件的經(jīng)濟性,確定最佳的定點數(shù)。并了解LMS算法中步長因子、定點數(shù)字長值對信號信噪比、收斂速度和硬件經(jīng)濟性的影響。從而得出針對含有工頻干擾的不同信噪比的原始ECG,應(yīng)該采用什么樣的μ值和什么樣的定點數(shù)才能對原始ECG的改善和以后的硬件實現(xiàn)取得最佳的效果,并根據(jù)所得到的數(shù)據(jù)和結(jié)果,在FPGA上實現(xiàn)自適應(yīng)濾波器,使自適應(yīng)濾波器能對帶有工頻干擾的ECG原始信號有最佳的濾波效果。

    標(biāo)簽: FPGA 工頻干擾 濾波技術(shù)

    上傳時間: 2013-04-24

    上傳用戶:gzming

主站蜘蛛池模板: 梓潼县| 庐江县| 普宁市| 盐城市| 自治县| 曲阜市| 河东区| 赣榆县| 济南市| 盘山县| 固原市| 科技| 武夷山市| 仁怀市| 芜湖县| 桃园县| 永安市| 奉贤区| 越西县| 中卫市| 历史| 连州市| 当雄县| 新丰县| 德令哈市| 库尔勒市| 崇左市| 贡嘎县| 长岛县| 罗定市| 平陆县| 曲水县| 武宁县| 佛坪县| 梨树县| 景泰县| 新巴尔虎左旗| 庆城县| 临江市| 荣成市| 广水市|