亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

數(shù)學(xué)分析

  • Quartus常見錯(cuò)誤分析

    介紹Quartus中經(jīng)常遇到的錯(cuò)誤的分析

    標(biāo)簽: Quartus 錯(cuò)誤

    上傳時(shí)間: 2013-10-30

    上傳用戶:lanhuaying

  • VHDL代碼風(fēng)格和常見的語(yǔ)法錯(cuò)誤分析

    VHDL代碼風(fēng)格和常見的語(yǔ)法錯(cuò)誤分析

    標(biāo)簽: VHDL 代碼 錯(cuò)誤

    上傳時(shí)間: 2013-10-18

    上傳用戶:KSLYZ

  • 靜態(tài)時(shí)序分析基本原理和時(shí)序分析模型

    01_靜態(tài)時(shí)序分析基本原理和時(shí)序分析模型

    標(biāo)簽: 靜態(tài)時(shí)序分析 時(shí)序分析 模型

    上傳時(shí)間: 2013-10-17

    上傳用戶:lvchengogo

  • 使用Quartus II Timequest時(shí)序分析器約束分析設(shè)計(jì)

    使用Quartus II Timequest時(shí)序分析器約束分析設(shè)計(jì)

    標(biāo)簽: Timequest Quartus II 時(shí)序

    上傳時(shí)間: 2013-10-12

    上傳用戶:1417818867

  • 在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    在ISE中直接調(diào)用chipscope進(jìn)行在線邏輯分析

    標(biāo)簽: chipscope ISE 邏輯分析

    上傳時(shí)間: 2013-11-02

    上傳用戶:13188549192

  • 使用Timequest約束和分析源同步電路

    04_使用Timequest約束和分析源同步電路

    標(biāo)簽: Timequest 同步電路

    上傳時(shí)間: 2015-01-01

    上傳用戶:梧桐

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數(shù)字頻率合成(DDS)技術(shù)的正弦信號(hào)發(fā)生器的基本原理和采用FPGA實(shí)現(xiàn)DDS信號(hào)發(fā)生器的基本方法,然后結(jié)合DDS的原理分析了采用DDS方法實(shí)現(xiàn)的正弦信號(hào)發(fā)生器的優(yōu)缺點(diǎn),其中重點(diǎn)分析了幅度量化雜散產(chǎn)生的誤差及其原因,最后針對(duì)DDS原理上存在的幅度量化雜散,利用FPGA時(shí)鐘頻率可調(diào)的特點(diǎn),重點(diǎn)提出了基于FPGA實(shí)現(xiàn)的DDS正弦信號(hào)發(fā)生器的兩種改進(jìn)方法,經(jīng)過(guò)MATLAB仿真驗(yàn)證,改進(jìn)方法較好的抑制了幅度量化雜散,減小了誤差。

    標(biāo)簽: FPGA DDS 雜散分析

    上傳時(shí)間: 2013-11-21

    上傳用戶:himbly

  • 時(shí)序分析的好資料

    時(shí)序分析的好資料

    標(biāo)簽: 時(shí)序分析

    上傳時(shí)間: 2013-12-21

    上傳用戶:yuhaihua_tony

  • 于博士信號(hào)完整性分析入門-初稿

    信號(hào)完整性 分析 新手入門知識(shí)

    標(biāo)簽: 信號(hào)完整性

    上傳時(shí)間: 2013-10-31

    上傳用戶:wangjg

  • 對(duì)Altera 28nm FPGA浮點(diǎn)DSP設(shè)計(jì)流程和性能的獨(dú)立分析

      電子發(fā)燒友網(wǎng)核心提示:Altera公司昨日宣布,在業(yè)界率先在28 nm FPGA器件上成功測(cè)試了復(fù)數(shù)高性能浮點(diǎn)數(shù)字信號(hào)處理(DSP)設(shè)計(jì)。獨(dú)立技術(shù)分析公司Berkeley設(shè)計(jì)技術(shù)有限公司(BDTI)驗(yàn)證了能夠在 Altera Stratix V和Arria V 28 nm FPGA開發(fā)套件上簡(jiǎn)單方便的高效實(shí)現(xiàn)Altera浮點(diǎn)DSP設(shè)計(jì)流程,同時(shí)驗(yàn)證了要求較高的浮點(diǎn)DSP應(yīng)用的性能。本文是BDTI完整的FPGA浮點(diǎn)DSP分析報(bào)告。    Altera的浮點(diǎn)DSP設(shè)計(jì)流程經(jīng)過(guò)規(guī)劃,能夠快速適應(yīng)可參數(shù)賦值接口的設(shè)計(jì)更改,其工作環(huán)境包括來(lái)自MathWorks的MATLAB和 Simulink,以及Altera的DSP Builder高級(jí)模塊庫(kù),支持FPGA設(shè)計(jì)人員比傳統(tǒng)HDL設(shè)計(jì)更迅速的實(shí)現(xiàn)并驗(yàn)證復(fù)數(shù)浮點(diǎn)算法。這一設(shè)計(jì)流程非常適合設(shè)計(jì)人員在應(yīng)用中采用高性能 DSP,這些應(yīng)用包括,雷達(dá)、無(wú)線基站、工業(yè)自動(dòng)化、儀表和醫(yī)療圖像等。

    標(biāo)簽: Altera FPGA DSP 28

    上傳時(shí)間: 2015-01-01

    上傳用戶:sunshie

主站蜘蛛池模板: 云龙县| 潼南县| 盘山县| 盐源县| 太和县| 恭城| 红河县| 方正县| 汪清县| 雅安市| 天门市| 深水埗区| 高台县| 高要市| 若尔盖县| 拜泉县| 扎赉特旗| 天柱县| 南通市| 云阳县| 静宁县| 扎囊县| 柳江县| 乡城县| 肃宁县| 蓬莱市| 晋江市| 武平县| 濮阳市| 南丰县| 犍为县| 桂东县| 乌海市| 平江县| 宁陕县| 乃东县| 金溪县| 葫芦岛市| 阿尔山市| 榆中县| 咸宁市|