動(dòng)態(tài)稱重技術(shù)具有稱重精度高、速度快的優(yōu)點(diǎn),在許多生產(chǎn)部門有廣泛的應(yīng)用。本文所涉課題對(duì)實(shí)驗(yàn)室現(xiàn)有的動(dòng)態(tài)稱重系統(tǒng)的儀表進(jìn)行了改造和升級(jí),為其增加了條碼識(shí)別和以太網(wǎng)接入兩個(gè)主要功能,開(kāi)發(fā)出了一款新型智能儀表,在郵政部門的業(yè)務(wù)結(jié)算中用來(lái)快速稽核大宗郵件的名義重量。 本文以嵌入式技術(shù)為平臺(tái),根據(jù)智能儀表不同功能模塊的處理特點(diǎn),有針對(duì)性地利用ARM微處理器提供的多種硬件資源,uClinux操作系統(tǒng)提供的多種BH和鎖機(jī)制,解決了實(shí)際出現(xiàn)的問(wèn)題。 本文以郵件稱重和條碼識(shí)別兩個(gè)功能模塊作為重點(diǎn),兼顧其他模塊,介紹了新型智能智能儀表的軟件和硬件設(shè)計(jì)。并展示了課題最終的成果,達(dá)到了預(yù)期的設(shè)計(jì)要求。
標(biāo)簽: ARMuClinux 電子 動(dòng)態(tài) 智能儀表
上傳時(shí)間: 2013-07-29
上傳用戶:a296386173
隨著國(guó)有銀行向商業(yè)銀行的轉(zhuǎn)變,銀行的設(shè)備采購(gòu)標(biāo)準(zhǔn)會(huì)越來(lái)越高,與此同時(shí),銀行柜臺(tái)業(yè)務(wù)量的增加,使得老一代的銀行專用打印機(jī)無(wú)論在速度上還是在使用的方便性上都顯得力不從心,為了占領(lǐng)市場(chǎng),公司有必要開(kāi)發(fā)新型的、使用更加方便的打印機(jī)。 老一代打印機(jī)在打印存折時(shí),柜臺(tái)工作人員要把存折放準(zhǔn)位置,要不然打印會(huì)偏離預(yù)定位置,在打印信函時(shí),有的冷僻字無(wú)法打印出來(lái),軟件無(wú)法下載升級(jí)。為了加快柜臺(tái)處理速度,減小柜臺(tái)工作人員的工作量,需要開(kāi)發(fā)能自動(dòng)糾偏定位,字符完善的打印機(jī)。 本文在分析需求的基礎(chǔ)上,比較當(dāng)前流行的處理器,選用Atmel公司的ARM芯片AT91M42800A作為處理核心,使用Xilin公司的20萬(wàn)門的FPGA XC2S200做硬件邏輯控制,通過(guò)光電傳感器和相關(guān)的控制電路來(lái)實(shí)現(xiàn)自動(dòng)糾偏定位。在嵌入式操作系統(tǒng)上選用Nucleus Plus,約95%的Nucleus Plus代碼用C語(yǔ)言編寫(xiě),因此它能很方便移植,同時(shí)它還提供全部源代碼,這樣便于開(kāi)發(fā)。另外,它還只要一次性付費(fèi),這使得它有很好的成本優(yōu)勢(shì)。 文中詳細(xì)說(shuō)明了本系統(tǒng)的硬件、固件的實(shí)現(xiàn)。在硬件上闡述了一些單元電路,包括存儲(chǔ)器電路,接口電路,傳感器電路等的設(shè)計(jì)思路和實(shí)現(xiàn)方法。通過(guò)光電傳感電路,步進(jìn)電機(jī)控制和軟件結(jié)合,形成閉環(huán)控制,從而實(shí)現(xiàn)了快速自動(dòng)糾偏定位;通過(guò)大屏幕的LCD顯示實(shí)現(xiàn)了操作界面的簡(jiǎn)單化;采用大容量的存儲(chǔ)器以及大字庫(kù)解決了冷僻字無(wú)法打印的問(wèn)題;固件部分詳細(xì)闡述了系統(tǒng)上電啟動(dòng)過(guò)程,包括Bootstrap模塊和loader模塊,Bootstrap模塊主要功能是重定位存儲(chǔ)器,初始化基本硬件以及Loader模塊的自動(dòng)在線下載升級(jí)。Loader模塊的主要功能是下載FPGA的配置代碼,初始化鍵盤(pán)和顯示器,然后調(diào)用Nucleus Plus初始化代碼,從而建立和調(diào)用任務(wù)。 本文通過(guò)總結(jié)測(cè)試結(jié)果,與老一代打印機(jī)相比,新打印機(jī)在智能化上實(shí)現(xiàn)了自動(dòng)糾偏定位,使得打印機(jī)操作人員不需要準(zhǔn)確放置存折,就能正確打印,提高了工作效率;在打印速度上比原系統(tǒng)提高30%,還可方便地實(shí)現(xiàn)軟件升級(jí)。 當(dāng)然,新的打印機(jī)在存折偏移很大時(shí),要耗費(fèi)長(zhǎng)時(shí)間才能把存折推到正確位置。這要在糾偏算法上做進(jìn)一步的改進(jìn)。
標(biāo)簽: Nucleus Plus ARM 打印機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:feichengweoayauya
隨著技術(shù)的飛速發(fā)展,電力電子裝置如變頻設(shè)備、變流設(shè)備等容量日益擴(kuò)大,數(shù)量日益增多,使得電網(wǎng)中的諧波污染日益嚴(yán)重,給電力系統(tǒng)和各類用電設(shè)備帶來(lái)危害,輕則增加能耗,縮短設(shè)備使用壽命,重則造成用電事故,影響安全生產(chǎn).電力系統(tǒng)中的諧波問(wèn)題早在20世紀(jì)20年代就引起了人們的注意.近年來(lái),產(chǎn)生諧波的設(shè)備類型及數(shù)量均已劇增,并將繼續(xù)增長(zhǎng),諧波造成的危害也日趨嚴(yán)重.該論文分析比較了傳統(tǒng)測(cè)量諧波裝置和基于FPGA的新型諧波測(cè)量?jī)x器的特性.分析了基于FFT的諧波測(cè)量方法,綜述了可編程元器件的發(fā)展過(guò)程、主要工藝發(fā)展及目前的應(yīng)用情況,并介紹了一種主流硬件描述語(yǔ)言Verilog HDL的語(yǔ)法及其具體應(yīng)用.分析了高速數(shù)字信號(hào)系統(tǒng)的信號(hào)完整性問(wèn)題,提出了使用FPGA實(shí)現(xiàn)的整合處理器解決高速數(shù)字系統(tǒng)信號(hào)完整性問(wèn)題的方法,并比較分析了各種主流的整合處理器解決方案的優(yōu)缺點(diǎn).分析了使用實(shí)時(shí)操作系統(tǒng)進(jìn)行復(fù)雜嵌入式系統(tǒng)軟件開(kāi)發(fā)的優(yōu)缺點(diǎn),并在該系統(tǒng)軟件開(kāi)發(fā)中成功移植應(yīng)用了實(shí)時(shí)操作系統(tǒng)UCOSII,改造了該操作系統(tǒng)中內(nèi)存管理方式.研究了使用FPGA實(shí)現(xiàn)FFT算法的優(yōu)缺點(diǎn),對(duì)比分析了主要硬件實(shí)現(xiàn)架構(gòu)的性能和優(yōu)缺點(diǎn),提出了一種基于浮點(diǎn)數(shù)的FFT算法FPGA實(shí)現(xiàn)架構(gòu),詳細(xì)設(shè)計(jì)了基于浮點(diǎn)數(shù)的硬件乘法器和加法器.該設(shè)計(jì)架構(gòu)運(yùn)行穩(wěn)定,計(jì)算速度快捷.并通過(guò)實(shí)際仿真驗(yàn)證了該設(shè)計(jì)的正確性和優(yōu)越性.最終通過(guò)以上工作設(shè)計(jì)實(shí)現(xiàn)了一種新型的基于FPGA的諧波測(cè)量?jī)x,該儀器的變送單元和采樣單元通過(guò)實(shí)際型式試驗(yàn)檢驗(yàn),符合設(shè)計(jì)要求.該儀器的FPGA單元通過(guò)系統(tǒng)仿真,符合設(shè)計(jì)要求.
上傳時(shí)間: 2013-04-24
上傳用戶:diertiantang
一種新型的高壓交流調(diào)壓技術(shù):摘要:介紹了一種新型的星點(diǎn)控制交流調(diào)壓方案,它解決了傳統(tǒng)的交流調(diào)壓諧波大,保護(hù)較難實(shí)現(xiàn)等問(wèn)題,已在110kV/150A高壓直流電源系統(tǒng)中實(shí)際應(yīng)用,取得了很好的控制效果
上傳時(shí)間: 2013-06-01
上傳用戶:weimg001
軟開(kāi)關(guān)技術(shù)是電力電子裝置向高頻化、高功率密度化發(fā)展的關(guān)鍵技術(shù),已成為現(xiàn)代電力電子技術(shù)研究的熱點(diǎn)之一。微處理器的出現(xiàn)促進(jìn)了電力電子變換器的控制技術(shù)從傳統(tǒng)的模擬控制轉(zhuǎn)向數(shù)字控制,數(shù)字控制技術(shù)可使控制電路大為簡(jiǎn)化,并能提高系統(tǒng)的抗干擾能力、控制靈活性、通用性以及智能化程度。本文提出了一種利用耦合輸出電感的新型次級(jí)箝位ZVZCS PWM DC/DC變換器,其反饋控制采用數(shù)字化方式。 論文分析了該新型變換器的工作原理,推導(dǎo)了變換器各種狀態(tài)時(shí)的參數(shù)計(jì)算方程;設(shè)計(jì)了以ARW芯片LPC2210為核心的數(shù)字化反饋控制系統(tǒng),通過(guò)軟件設(shè)計(jì)實(shí)現(xiàn)了PWM移相控制信號(hào)的輸出;運(yùn)用Pspice9.2軟件成功地對(duì)變換器進(jìn)行了仿真,分析了各參數(shù)對(duì)變換器性能的影響,并得出了變換器的優(yōu)化設(shè)計(jì)參數(shù);最后研制出基于該新型拓?fù)浜蛿?shù)字化控制策略的1千瓦移相控制零電壓零電流軟開(kāi)關(guān)電源,給出了其主電路、控制電路、驅(qū)動(dòng)電路、保護(hù)電路及高頻變壓器等的設(shè)計(jì)過(guò)程,并在實(shí)驗(yàn)樣機(jī)上測(cè)量出了實(shí)際運(yùn)行時(shí)的波形。 理論分析與實(shí)驗(yàn)結(jié)果表明:該變換器拓?fù)淠軐?shí)現(xiàn)超前橋臂的零電壓開(kāi)關(guān),滯后橋臂的零電流開(kāi)關(guān);采用ARM微控制器進(jìn)行數(shù)字控制,較傳統(tǒng)的純模擬控制實(shí)時(shí)反應(yīng)速度更快、電源穩(wěn)壓性能更好、外圍電路更簡(jiǎn)單、設(shè)計(jì)更靈活等,為實(shí)現(xiàn)智能化數(shù)字電源創(chuàng)造了基礎(chǔ),具有廣泛的應(yīng)用前景和巨大的經(jīng)濟(jì)價(jià)值。
上傳時(shí)間: 2013-08-03
上傳用戶:cc1
新型樓道聲控?zé)粝到y(tǒng),絕對(duì)原創(chuàng)。程序和硬件調(diào)成通過(guò),里面有原理圖和程序,主控IC是大家熟悉的 89S52.
標(biāo)簽: 畢業(yè)設(shè)計(jì)
上傳時(shí)間: 2013-07-11
上傳用戶:koulian
對(duì)新型電動(dòng)自行車的關(guān)鍵動(dòng)力部件———直流無(wú)刷電機(jī)作了深入的剖析與設(shè)計(jì)。本文所介紹的電動(dòng)自行車中使用的直流無(wú)刷電機(jī),系參考英國(guó)Patscentre 國(guó)際實(shí)驗(yàn)室協(xié)作設(shè)計(jì)產(chǎn)品,采用全電子操縱系統(tǒng),電動(dòng)自行車
標(biāo)簽: 電動(dòng)自行車 控制 直流無(wú)刷電動(dòng)機(jī)
上傳時(shí)間: 2013-04-24
上傳用戶:hakim
可靠通信要求消息從信源到信宿盡量無(wú)誤傳輸,這就要求通信系統(tǒng)具有很好的糾錯(cuò)能力,如使用差錯(cuò)控制編碼。自仙農(nóng)定理提出以來(lái),先后有許多糾錯(cuò)編碼被相繼提出,例如漢明碼,BCH碼和RS碼等,而C。Berrou等人于1993年提出的Turbo碼以其優(yōu)異的糾錯(cuò)性能成為通信界的一個(gè)里程碑。 然而,Turbo碼迭代譯碼復(fù)雜度大,導(dǎo)致其譯碼延時(shí)大,故而在工程中的應(yīng)用受到一定限制,而并行Turbo譯碼可以很好地解決上述問(wèn)題。本論文的主要工作是通過(guò)硬件實(shí)現(xiàn)一種基于幀分裂和歸零處理的新型并行Turbo編譯碼算法。論文提出了一種基于多端口存儲(chǔ)器的并行子交織器解決方法,很好地解決了并行訪問(wèn)存儲(chǔ)器沖突的問(wèn)題。 本論文在現(xiàn)場(chǎng)可編程門陣列(FPGA)平臺(tái)上實(shí)現(xiàn)了一種基于幀分裂和籬笆圖歸零處理的并行Turbo編譯碼器。所實(shí)現(xiàn)的并行Turbo編譯碼器在時(shí)鐘頻率為33MHz,幀長(zhǎng)為1024比特,并行子譯碼器數(shù)和最大迭代次數(shù)均為4時(shí),可支持8.2Mbps的編譯碼數(shù)掘吞吐量,而譯碼時(shí)延小于124us。本文還使用EP2C35FPGA芯片設(shè)計(jì)了系統(tǒng)開(kāi)發(fā)板。該開(kāi)發(fā)板可提供高速以太網(wǎng)MAC/PHY和PCI接口,很好地滿足了通信系統(tǒng)需求。系統(tǒng)測(cè)試結(jié)果表明,本文所實(shí)現(xiàn)的并行Turbo編譯碼器及其開(kāi)發(fā)板運(yùn)行正確、有效且可靠。 本論文主要分為五章,第一章為緒論,介紹Turbo碼背景和硬件實(shí)現(xiàn)相關(guān)技術(shù)。第二章為基于幀分裂和歸零的并行Turbo編碼的設(shè)計(jì)與實(shí)現(xiàn),分別介紹了編碼器和譯碼器的RTL設(shè)計(jì),還提出了一種基于多端口存儲(chǔ)器的并行子交織器和解交織器設(shè)計(jì)。第三章討論了使用NIOS處理器的SOC架構(gòu),使用SOC架構(gòu)處理系統(tǒng)和基于NIOSII處理器和uC/0S一2操作系統(tǒng)的架構(gòu)。第四章介紹了FPGA系統(tǒng)開(kāi)發(fā)板設(shè)計(jì)與調(diào)試的一些工作。最后一章為本文總結(jié)及其展望。
上傳時(shí)間: 2013-04-24
上傳用戶:ziyu_job1234
采用現(xiàn)場(chǎng)可編程門陣列(FPGA)可以快速實(shí)現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時(shí)常常需要數(shù)小時(shí)的時(shí)間,以至于許多設(shè)計(jì)者甚至通過(guò)在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價(jià)來(lái)提高編制速度。電路編制過(guò)程中大部分時(shí)間花費(fèi)在布線階段,因此有效的布線算法能極大地減少布線時(shí)間。 許多布線算法已經(jīng)被開(kāi)發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點(diǎn):基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實(shí)際問(wèn)題具有嚴(yán)格的布線約束條件時(shí),它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問(wèn)題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動(dòng)態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個(gè)基于SRAM的對(duì)稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對(duì)象,該模型僅需3個(gè)適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺(tái)上運(yùn)行,選擇了美國(guó)北卡羅來(lái)納州微電子中心的20個(gè)大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對(duì)每個(gè)電路都生成30個(gè)布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運(yùn)行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動(dòng)的布線算法PathFinder,一種快速的時(shí)延驅(qū)動(dòng)的布線算法VPR430和一種協(xié)商A
上傳時(shí)間: 2013-05-18
上傳用戶:ukuk
新型電源電路應(yīng)用實(shí)例介紹了經(jīng)典的電源電路模型和許多新型的電路
標(biāo)簽: 新型電源 應(yīng)用實(shí)例 電路
上傳時(shí)間: 2013-07-28
上傳用戶:wangyi39
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1