對于一個新設計的電路板,調試起來往往會遇到一些困難,特別是當板比較大、元件比較多時,往往無從下手。但如果掌握好一套合理的調試方法,調試起來將會事半功倍。對于剛拿回來的新PCB板,我們首先要大概觀察一下,板上是否存在問題,例如是否有明顯的裂痕,有無短路、開路等現象。如果有必要的話,可以檢查一下電源跟地線之間的電阻是否足夠大。
上傳時間: 2013-11-24
上傳用戶:菁菁聆聽
PTC新的Wildfire用戶模型• Wildfire用戶模型定義了用戶和軟件之間的理想交互操作。• Wildfire用戶模型在整個Pro/E中得到應用,它建立在用戶熟悉的界面之上,既能充分發揮易學易用性,又能將加以擴展,以滿足對3D產品設計苛刻要求的挑戰
上傳時間: 2013-11-07
上傳用戶:段璇琮*
討論、研究高性能覆銅板對它所用的環氧樹脂的性能要求,應是立足整個產業鏈的角度去觀察、分析。特別應從HDI多層板發展對高性能CCL有哪些主要性能需求上著手研究。HDI多層板有哪些發展特點,它的發展趨勢如何——這都是我們所要研究的高性能CCL發展趨勢和重點的基本依據。而HDI多層板的技術發展,又是由它的應用市場——終端電子產品的發展所驅動(見圖1)。 圖1 在HDI多層板產業鏈中各類產品對下游產品的性能需求關系圖 1.HDI多層板發展特點對高性能覆銅板技術進步的影響1.1 HDI多層板的問世,對傳統PCB技術及其基板材料技術是一個嚴峻挑戰20世紀90年代初,出現新一代高密度互連(High Density Interconnection,簡稱為 HDI)印制電路板——積層法多層板(Build—Up Multiplayer printed board,簡稱為 BUM)的最早開發成果。它的問世是全世界幾十年的印制電路板技術發展歷程中的重大事件。積層法多層板即HDI多層板,至今仍是發展HDI的PCB的最好、最普遍的產品形式。在HDI多層板之上,將最新PCB尖端技術體現得淋漓盡致。HDI多層板產品結構具有三大突出的特征:“微孔、細線、薄層化”。其中“微孔”是它的結構特點中核心與靈魂。因此,現又將這類HDI多層板稱作為“微孔板”。HDI多層板已經歷了十幾年的發展歷程,但它在技術上仍充滿著朝氣蓬勃的活力,在市場上仍有著前程廣闊的空間。
上傳時間: 2013-11-19
上傳用戶:zczc
通用陣列邏輯GAL實現基本門電路的設計 一、實驗目的 1.了解GAL22V10的結構及其應用; 2.掌握GAL器件的設計原則和一般格式; 3.學會使用VHDL語言進行可編程邏輯器件的邏輯設計; 4.掌握通用陣列邏輯GAL的編程、下載、驗證功能的全部過程。 二、實驗原理 1. 通用陣列邏輯GAL22V10 通用陣列邏輯GAL是由可編程的與陣列、固定(不可編程)的或陣列和輸出邏輯宏單元(OLMC)三部分構成。GAL芯片必須借助GAL的開發軟件和硬件,對其編程寫入后,才能使GAL芯片具有預期的邏輯功能。GAL22V10有10個I/O口、12個輸入口、10個寄存器單元,最高頻率為超過100MHz。 ispGAL22V10器件就是把流行的GAL22V10與ISP技術結合起來,在功能和結構上與GAL22V10完全相同,并沿用了GAL22V10器件的標準28腳PLCC封裝。ispGAl22V10的傳輸時延低于7.5ns,系統速度高達100MHz以上,因而非常適用于高速圖形處理和高速總線管理。由于它每個輸出單元平均能夠容納12個乘積項,最多的單元可達16個乘積項,因而更為適用大型狀態機、狀態控制及數據處理、通訊工程、測量儀器等領域。ispGAL22V10的功能框圖及引腳圖分別見圖1-1和1-2所示。 另外,采用ispGAL22V10來實現諸如地址譯碼器之類的基本邏輯功能是非常容易的。為實現在系統編程,每片ispGAL22V10需要有四個在系統編程引腳,它們是串行數據輸入(SDI),方式選擇(MODE)、串行輸出(SDO)和串行時鐘(SCLK)。這四個ISP控制信號巧妙地利用28腳PLCC封裝GAL22V10的四個空腳,從而使得兩種器件的引腳相互兼容。在系統編程電源為+5V,無需外接編程高壓。每片ispGAL22V10可以保證一萬次在系統編程。 ispGAL22V10的內部結構圖如圖1-3所示。 2.編譯、下載源文件 用VHDL語言編寫的源程序,是不能直接對芯片編程下載的,必須經過計算機軟件對其進行編譯,綜合等最終形成PLD器件的熔斷絲文件(通常叫做JEDEC文件,簡稱為JED文件)。通過相應的軟件及編程電纜再將JED數據文件寫入到GAL芯片,這樣GAL芯片就具有用戶所需要的邏輯功能。 3.工具軟件ispLEVER簡介 ispLEVER 是Lattice 公司新推出的一套EDA軟件。設計輸入可采用原理圖、硬件描述語言、混合輸入三種方式。能對所設計的數字電子系統進行功能仿真和時序仿真。編譯器是此軟件的核心,能進行邏輯優化,將邏輯映射到器件中去,自動完成布局與布線并生成編程所需要的熔絲圖文件。軟件中的Constraints Editor工具允許經由一個圖形用戶接口選擇I/O設置和引腳分配。軟件包含Synolicity公司的“Synplify”綜合工具和Lattice的ispVM器件編程工具,ispLEVER軟件提供給開發者一個簡單而有力的工具。
上傳時間: 2013-11-17
上傳用戶:看到了沒有
LAYOUT REPORT .............. 1 目錄.................. 1 1. PCB LAYOUT 術語解釋(TERMS)......... 2 2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2 3. 基準點 (光學點) -for SMD:........... 4 4. 標記 (LABEL ING)......... 5 5. VIA HOLE PAD................. 5 6. PCB Layer 排列方式...... 5 7.零件佈置注意事項 (PLACEMENT NOTES)............... 5 8. PCB LAYOUT 設計............ 6 9. Transmission Line ( 傳輸線 )..... 8 10.General Guidelines – 跨Plane.. 8 11. General Guidelines – 繞線....... 9 12. General Guidelines – Damping Resistor. 10 13. General Guidelines - RJ45 to Transformer................. 10 14. Clock Routing Guideline........... 12 15. OSC & CRYSTAL Guideline........... 12 16. CPU
上傳時間: 2013-10-29
上傳用戶:1234xhb
新代系統電控調試文件。
上傳時間: 2013-11-15
上傳用戶:1159797854
新代數控系統OpenCNC_PLC發展工具操作手冊V2.5。
標簽: OpenCNC_PLC 2.5 數控系統 操作
上傳時間: 2013-11-07
上傳用戶:shanxiliuxu
冗余系統培訓(新)
標簽: 冗余系統
上傳時間: 2013-11-12
上傳用戶:hanwu
Labview:字符串和文件I/O
上傳時間: 2013-10-13
上傳用戶:wmwai1314
UL標準的燃燒試驗
標簽: 性能測試
上傳時間: 2013-12-02
上傳用戶:mengmeng444425