亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

新能源充電標(biāo)準(zhǔn)GB20234-1

  • 新茂單片機資料包20050225

    新茂單片機資料包20050225

    標簽: 20050225 單片機資料

    上傳時間: 2013-11-24

    上傳用戶:jisiwole

  • Xilinx UltraScale:為您未來架構而打造的新一代架構

      Xilinx UltraScale™ 架構針對要求最嚴苛的應用,提供了前所未有的ASIC級的系統級集成和容量。    UltraScale架構是業界首次在All Programmable架構中應用最先進的ASIC架構優化。該架構能從20nm平面FET結構擴展至16nm鰭式FET晶體管技術甚至更高的技術,同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設計套件的分析型協同優化,UltraScale架構可以提供海量數據的路由功能,同時還能智能地解決先進工藝節點上的頭號系統性能瓶頸。 這種協同設計可以在不降低性能的前提下達到實現超過90%的利用率。   UltraScale架構的突破包括:   • 幾乎可以在晶片的任何位置戰略性地布置類似于ASIC的系統時鐘,從而將時鐘歪斜降低達50%   • 系統架構中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統速度和容量   • 甚至在要求資源利用率達到90%及以上的系統中,也能消除潛在的時序收斂問題和互連瓶頸   • 可憑借3D IC集成能力構建更大型器件,并在工藝技術方面領先當前行業標準整整一代   • 能在更低的系統功耗預算范圍內顯著提高系統性能,包括多Gb串行收發器、I/O以及存儲器帶寬   • 顯著增強DSP與包處理性能   賽靈思UltraScale架構為超大容量解決方案設計人員開啟了一個全新的領域。

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-17

    上傳用戶:皇族傳媒

  • Xilinx UltraScale:新一代架構滿足您的新一代架構需求(EN)

      中文版詳情瀏覽:http://www.elecfans.com/emb/fpga/20130715324029.html   Xilinx UltraScale:The Next-Generation Architecture for Your Next-Generation Architecture    The Xilinx® UltraScale™ architecture delivers unprecedented levels of integration and capability with ASIC-class system- level performance for the most demanding applications.   The UltraScale architecture is the industr y's f irst application of leading-edge ASIC architectural enhancements in an All Programmable architecture that scales from 20 nm planar through 16 nm FinFET technologies and beyond, in addition to scaling from monolithic through 3D ICs. Through analytical co-optimization with the X ilinx V ivado® Design Suite, the UltraScale architecture provides massive routing capacity while intelligently resolving typical bottlenecks in ways never before possible. This design synergy achieves greater than 90% utilization with no performance degradation.   Some of the UltraScale architecture breakthroughs include:   • Strategic placement (virtually anywhere on the die) of ASIC-like system clocks, reducing clock skew by up to 50%    • Latency-producing pipelining is virtually unnecessary in systems with massively parallel bus architecture, increasing system speed and capability   • Potential timing-closure problems and interconnect bottlenecks are eliminated, even in systems requiring 90% or more resource utilization   • 3D IC integration makes it possible to build larger devices one process generation ahead of the current industr y standard    • Greatly increased system performance, including multi-gigabit serial transceivers, I/O, and memor y bandwidth is available within even smaller system power budgets   • Greatly enhanced DSP and packet handling   The Xilinx UltraScale architecture opens up whole new dimensions for designers of ultra-high-capacity solutions.

    標簽: UltraScale Xilinx 架構

    上傳時間: 2013-11-13

    上傳用戶:瓦力瓦力hong

  • 通過FPGA提高工業應用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業設計的關鍵元器件。在工業設計中,PLD已經從提供簡單的膠合邏輯發展到使用FPGA作為協處理器。該技術在通信、電機控制、I/O模塊以及圖像處理等應用中支持 I/O 擴展,替代基本的微控制器 (MCU) 或者數字信號處理器 (DSP)。   隨著系統復雜度的提高,FPGA還能夠集成整個芯片系統(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協處理器還是SoC,Altera FPGA在您的工業應用中都具有以下優點:   1. 設計集成——使用FPGA作為協處理器或者SoC,在一個器件平臺上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個公共開發平臺的一片 FPGA中,使工業設計能夠適應協議、IP以及新硬件功能的發展變化。   3. 性能調整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強性能,滿足系統要求。   4. 過時保護——較長的 FPGA 產品生命周期,通過 FPGA 新系列的器件移植,延長工業產品的生命周期,保護硬件不會過時。   5. 熟悉的工具——使用熟悉的、功能強大的集成工具,簡化設計和軟件開發、IP集成以及調試。

    標簽: FPGA 工業應用

    上傳時間: 2014-12-28

    上傳用戶:rnsfing

  • 四大FPGA供應商專家談FPGA設計訣竅

     Actel、Altera、Lattice Semiconductor和Xilinx是目前業界最主要的四大FPGA供應商,為了 幫助中國的應用開發工程師更深入地了解FPGA的具體設計訣竅,我們特別邀請到了Altera系統應用 工程部總監Greg Steinke、Xilinx綜合方法經理Frederic Rivoallon、Xilinx高級技術市場工程師 Philippe Garrault、Xilinx產品應用工程部高級經理Chris Stinson、Xilinx IP解決方案工程部總 監Mike Frasier、Lattice Semiconductor應用工程部總監Bertrand Leigh和軟件產品規劃經理Mike Kendrick、Actel公司硅產品市場總監Martin Mason和應用高級經理Jonathan Alexander為大家傳經 授道。 他們將就一系列大家非常關心的關鍵設計問題發表他們的獨到見解,包括:什么是目前FPGA應用工 程師面對的最主要設計問題?如何解決?當開始一個新的FPGA設計時,你們會推薦客戶采用什么樣 的流程?對于I/O信號分布的處理,你們有什么建議可以提供 給客戶?如果你的客戶準備移植到另外一個FPGA、ASIC和結構化ASIC之間進行抉擇?(下)">結構化 ASIC或ASIC,你會建議你的客戶如何做?

    標簽: FPGA

    上傳時間: 2013-11-09

    上傳用戶:xinshou123456

  • WP312 - 賽靈思新一代28nm FPGA技術概覽

        賽靈思選用 28nm 高介電層金屬閘 (HKMG) 高性能低 功耗技術,并將該技術與新型一體化 ASMBLTM 架構相結合,從而推出能降低功耗、提高性能的新一代FPGA。這些器件實現了前所未有的高集成度和高帶寬,為系統架構師和設計人員提供了一種可替代 ASSP和 ASIC 的全面可編程解決方案。

    標簽: FPGA 312 WP 28

    上傳時間: 2013-10-10

    上傳用戶:TF2015

  • XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接

    XAPP520將符合2.5V和3.3V I/O標準的7系列FPGA高性能I/O Bank進行連接  The I/Os in Xilinx® 7 series FPGAs are classified as either high range (HR) or high performance (HP) banks. HR I/O banks can be operated from 1.2V to 3.3V, whereas HP I/O banks are optimized for operation between 1.2V and 1.8V. In circumstances that require an HP 1.8V I/O bank to interface with 2.5V or 3.3V logic, a range of options can be deployed. This application note describes methodologies for interfacing 7 series HP I/O banks with 2.5V and 3.3V systems

    標簽: XAPP FPGA Bank 520

    上傳時間: 2013-11-19

    上傳用戶:yyyyyyyyyy

  • 通信工程施工新技術

    通信工程施工新技術

    標簽: 通信 工程施工 新技術

    上傳時間: 2013-11-06

    上傳用戶:后時代明明

  • 按AES加密數據的新方法

    為了在數據加密工程中推進一步推廣AES標準,提高用AES標準加密數據的效率、安全性和靈活性,節省數據加密的軟硬件資源,本論文用邏輯代數、二進制數、模2四則運算知識和GF域的四則運算知識對按照AES的數據加密算法Rijndael的具體實現進行了深入仔細地分析研究,提出了實現Rijndael的新方法和新技術,并對相關技術用通俗明確的語句進行了說明。本論文提出的數據加密的實現方法可以應用到實際工程中,具有節省數據加密器的軟硬件資源的特點。

    標簽: AES 加密數據

    上傳時間: 2014-12-29

    上傳用戶:新手無憂

  • Atmel芯片新命名型號對照表

    Atmel芯片新命名型號對照表

    標簽: Atmel 芯片 型號對照表

    上傳時間: 2013-10-15

    上傳用戶:zhangjinzj

主站蜘蛛池模板: 庐江县| 田林县| 汽车| 凌海市| 寿宁县| 嘉义县| 义马市| 兴国县| 永康市| 乌兰县| 嵩明县| 浪卡子县| 凌海市| 喀什市| 云阳县| 依安县| 武鸣县| 兴文县| 察哈| 洞头县| 大宁县| 福建省| 广宁县| 满城县| 开化县| 安图县| 舞阳县| 惠州市| 旺苍县| 繁峙县| 汉源县| 福贡县| 黄陵县| 西藏| 永靖县| 安阳县| 常山县| 古蔺县| 裕民县| 垦利县| 当雄县|