亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

方法探討

  • DSP運算方法研究

    簡要介紹了DSP的發展歷程、技術應用、基本特點以及在我國市場的前景情況,并詳細闡述了DSP結構的主要特點和基本功能,介紹了DSP的工作原理和運算方法,對DSP的數值計算測試方法進行了深入的研究和探索,著重論述了DSP的數值表示方法、核心運算功能測試算法以及各種復雜指令的應用,對測試過程中主要的關鍵和難點進行闡述。

    標簽: DSP 運算 方法研究

    上傳時間: 2013-10-31

    上傳用戶:ddddddd

  • 1.2 FPGA的設計方法與要求

    1.2 FPGA的設計方法與要求。

    標簽: FPGA 1.2 設計方法

    上傳時間: 2014-12-28

    上傳用戶:JIMMYCB001

  • 基于Altera MegaCore實現FFT的方法

    基于Altera MegaCore實現FFT的方法

    標簽: MegaCore Altera FFT

    上傳時間: 2013-10-11

    上傳用戶:sjy1991

  • 用ModelSimSE進行功能仿真和時序仿真的方法(ALTERA篇)

    用ModelSimSE進行功能仿真和時序仿真的方法(ALTERA篇)

    標簽: ModelSimSE ALTERA 功能仿真 時序仿真

    上傳時間: 2013-10-20

    上傳用戶:hehuaiyu

  • 嵌入式邏輯分析儀SignalTap_Ⅱ的具體設置方法

    嵌入式邏輯分析儀SignalTap_Ⅱ的具體設置方法

    標簽: SignalTap 嵌入式 邏輯分析儀

    上傳時間: 2013-11-10

    上傳用戶:xhwst

  • 通過FPGA提高工業應用靈活性的5種方法

      可編程邏輯器件(PLD)是嵌入式工業設計的關鍵元器件。在工業設計中,PLD已經從提供簡單的膠合邏輯發展到使用FPGA作為協處理器。該技術在通信、電機控制、I/O模塊以及圖像處理等應用中支持 I/O 擴展,替代基本的微控制器 (MCU) 或者數字信號處理器 (DSP)。   隨著系統復雜度的提高,FPGA還能夠集成整個芯片系統(SoC),與分立的 MCU、DSP、ASSP,以及 ASIC解決方案相比,大幅度降低了成本。不論是用作協處理器還是SoC,Altera FPGA在您的工業應用中都具有以下優點:   1. 設計集成——使用FPGA作為協處理器或者SoC,在一個器件平臺上集成 IP和軟件堆棧,從而降低成本。   2. 可重新編程能力——在一個公共開發平臺的一片 FPGA中,使工業設計能夠適應協議、IP以及新硬件功能的發展變化。   3. 性能調整——通過FPGA中的嵌入式處理器、定制指令和IP模塊,增強性能,滿足系統要求。   4. 過時保護——較長的 FPGA 產品生命周期,通過 FPGA 新系列的器件移植,延長工業產品的生命周期,保護硬件不會過時。   5. 熟悉的工具——使用熟悉的、功能強大的集成工具,簡化設計和軟件開發、IP集成以及調試。

    標簽: FPGA 工業應用

    上傳時間: 2014-12-28

    上傳用戶:rnsfing

  • 基于FPGA火車狀態機的實現方法

    基于FPGA火車狀態機的實現方法,詳細見資料

    標簽: FPGA 火車 實現方法 狀態

    上傳時間: 2013-10-09

    上傳用戶:行者Xin

  • 基于FPGA的交通路口車流量檢測方法研究

    為了使車流在交通路口順暢通過,通常需要統計一個交通信號燈周期內的車流量,以實現交通信號燈的自動配時。文中提出了一種交通路口的車流量檢測算法。通過在道路前方設置檢測線,進而統計檢測線灰度變化的情況,即可統計出通過的車流量。并對其進行FPGA的硬件仿真。實驗結果表明,此方法實現簡單,運算處理速度快,能夠得到較滿意的結果。

    標簽: FPGA 交通路口 車流量檢測 方法研究

    上傳時間: 2013-10-12

    上傳用戶:1406054127

  • 基于FPGA的DDS雜散分析及抑制方法

    首先介紹了采用直接數字頻率合成(DDS)技術的正弦信號發生器的基本原理和采用FPGA實現DDS信號發生器的基本方法,然后結合DDS的原理分析了采用DDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對DDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調的特點,重點提出了基于FPGA實現的DDS正弦信號發生器的兩種改進方法,經過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。

    標簽: FPGA DDS 雜散分析

    上傳時間: 2013-10-09

    上傳用戶:ssj927211

  • FPGA-CPLD芯片設置方法

    FPGA-CPLD芯片設置方法

    標簽: FPGA-CPLD 芯片設置

    上傳時間: 2013-10-28

    上傳用戶:whymatalab2

主站蜘蛛池模板: 水富县| 焦作市| 德格县| 丹巴县| 陆良县| 荣成市| 鲁甸县| 龙海市| 南平市| 辰溪县| 洮南市| 贞丰县| 盐津县| 广宗县| 乐至县| 乐清市| 桐梓县| 山阴县| 平舆县| 囊谦县| 眉山市| 电白县| 开鲁县| 油尖旺区| 昭苏县| 鲜城| 垫江县| 中西区| 张家口市| 汉沽区| 玉门市| 泾川县| 济阳县| 子长县| 湖南省| 扬中市| 梁平县| 桃园县| 新余市| 时尚| 吐鲁番市|