隨著人們對(duì)無(wú)線通信需求和質(zhì)量的要求越來(lái)越高,無(wú)線通信設(shè)備的研發(fā)也變得越來(lái)越復(fù)雜,系統(tǒng)測(cè)試在整個(gè)設(shè)備研發(fā)過(guò)程中所占的比重也越來(lái)越大。為了能夠盡快縮短研發(fā)周期,測(cè)試人員需要在實(shí)驗(yàn)室模擬出無(wú)線信道的各種傳播特性,以便對(duì)所設(shè)計(jì)的系統(tǒng)進(jìn)行調(diào)試與測(cè)試。無(wú)線信道仿真器是進(jìn)行無(wú)線通信系統(tǒng)硬件調(diào)試與測(cè)試不可或缺的儀器之一。 本文設(shè)計(jì)的無(wú)線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進(jìn)算法,使用Altera公司的StratixⅡ EP2S180模擬實(shí)現(xiàn)了頻率選擇性衰落信道。信道仿真器實(shí)現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個(gè)反射體構(gòu)成,每根天線可分辨路徑和反射體的數(shù)目可以獨(dú)立配置。通過(guò)對(duì)每個(gè)反射體初始角度和初始相位的設(shè)置,并且保證反射體的角度和相位是均勻分布的隨機(jī)數(shù),可以使得同一條路徑不同反射體之間的非相關(guān)特性,得到的多徑傳播信道是一個(gè)離散的廣義平穩(wěn)非相關(guān)散射模型(WSSUS)。無(wú)線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺(tái)產(chǎn)生后儲(chǔ)存在單板上的SDRAM中。啟動(dòng)測(cè)試之后,上行數(shù)據(jù)在CPU的控制下通過(guò)信道仿真器,然后送達(dá)基帶處理板解調(diào),最后測(cè)試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對(duì)通信設(shè)備測(cè)試的要求和無(wú)線信道自身的特點(diǎn),完成了對(duì)無(wú)線信道仿真器系統(tǒng)設(shè)計(jì)方案的吸收和修改。 其次,針對(duì)FPGA內(nèi)部資源結(jié)構(gòu),研究了信道仿真器FPGA實(shí)現(xiàn)過(guò)程中的困難和資源的消耗,進(jìn)行了模塊劃分。主要完成了時(shí)延模塊、瑞利衰落模塊、背板接口模塊等的RTL級(jí)代碼的開(kāi)發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺(tái)軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無(wú)線信道仿真器的硬件設(shè)計(jì)之后,對(duì)無(wú)線信道仿真器的測(cè)試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進(jìn)行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對(duì)不同信道傳播環(huán)境和不同傳輸業(yè)務(wù)下的信噪比(Eb/No)進(jìn)行測(cè)試,單天線和多天線的測(cè)試結(jié)果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。
上傳時(shí)間: 2013-04-24
上傳用戶:小楊高1
隨著數(shù)字信號(hào)處理技術(shù)和大規(guī)模集成電路的飛速發(fā)展以及軟件無(wú)線電技術(shù)的廣泛應(yīng)用,中頻全數(shù)字解調(diào)技術(shù)得到了進(jìn)一步的發(fā)展,在無(wú)線通信中得到了廣泛應(yīng)用。論文簡(jiǎn)要介紹了QPSK數(shù)字調(diào)制的基本原理,對(duì)QPSK中頻全數(shù)字解調(diào)器的...
標(biāo)簽: QPSK FPGA 中頻 全數(shù)字
上傳時(shí)間: 2013-05-30
上傳用戶:as275944189
為了提高壓電超聲換能器的系統(tǒng)效率,保證換能器安全工作,利用換能器等效電路方法,分析了匹配電路的調(diào)振匹配和阻抗匹配功能.提出了頻率跟蹤結(jié)合數(shù)字電感實(shí)現(xiàn)調(diào)諧匹配的方法,并對(duì)調(diào)諧匹配方法進(jìn)行了實(shí)驗(yàn)驗(yàn)證.以含源網(wǎng)絡(luò)電路分析方法為基礎(chǔ),從理論上證明了實(shí)現(xiàn)換能器阻抗匹配的最佳條件
上傳時(shí)間: 2013-04-24
上傳用戶:xfbs821
基于DVBS標(biāo)準(zhǔn)的射頻調(diào)制器設(shè)計(jì)與FPGA實(shí)現(xiàn)
標(biāo)簽: FPGA 頻調(diào) 制器設(shè)計(jì)
上傳時(shí)間: 2013-06-14
上傳用戶:ABCD_ABCD
基于FPGA的DVB-T COFDM調(diào)制解調(diào)器的設(shè)計(jì)與實(shí)現(xiàn)
標(biāo)簽: DVB-TCOFDM 調(diào)制解調(diào)器
上傳時(shí)間: 2013-05-22
上傳用戶:fzy309228829
基于FPGA的GPS中頻信號(hào)捕獲算法及其采樣器實(shí)現(xiàn)
標(biāo)簽: GPS 中頻信號(hào) 捕獲算法 采樣
上傳時(shí)間: 2013-07-02
上傳用戶:WsyzxxnSej
基于FPGA的MJPEG視頻解碼器的芯片設(shè)計(jì)
上傳時(shí)間: 2013-06-10
上傳用戶:wanqunsheng
基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)基于FPGA的Turbo碼編譯碼器實(shí)現(xiàn)
上傳時(shí)間: 2013-06-13
上傳用戶:ippler8
本文在闡述卷積碼編解碼器基本工作原理的基礎(chǔ)上,提出了在MAX+PlusⅡ開(kāi)發(fā)平臺(tái)上基于VHDL語(yǔ)言設(shè)計(jì)(2,1,6)卷積碼編解碼器的方法。
標(biāo)簽: VHDL 語(yǔ)言 卷積碼 編解碼器
上傳時(shí)間: 2013-06-16
上傳用戶:zfh920401
文章首先分析比較了光伏并網(wǎng)逆變器的各種主電路結(jié)構(gòu)優(yōu)缺點(diǎn),提出適合小 功率光伏系統(tǒng)的兩級(jí)式并網(wǎng)結(jié)構(gòu),并對(duì)前級(jí)DC-DC電路和后級(jí)DC-AC分別進(jìn)行 了電路結(jié)構(gòu)的選擇。
上傳時(shí)間: 2013-06-14
上傳用戶:jjj0202
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1