亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

時(shí)鐘頻率

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-11-06

    上傳用戶:smallfish

  • LTE基站誤碼率測(cè)試方法和測(cè)試平臺(tái)設(shè)計(jì)

    LTE基站誤碼率測(cè)試是基站射頻測(cè)試中最為關(guān)鍵的測(cè)試項(xiàng)目之一,提出一種快速、高效的測(cè)試方法和測(cè)試架構(gòu)。該方案采用基站射頻板作為數(shù)據(jù)采集卡、完成上行鏈路的解調(diào)和模擬信號(hào)轉(zhuǎn)換成I/Q數(shù)據(jù)功能,利用ADS、MATLAB搭建上行信道的同步、解碼功能。測(cè)試表明該方案的測(cè)試精度達(dá)到 0.2dB,完全滿足研發(fā)和生產(chǎn)中測(cè)試上行相關(guān)射頻指標(biāo)的功能需求, 同時(shí)本設(shè)計(jì)還具有開發(fā)周期短、投資成本低,操作簡(jiǎn)便、很強(qiáng)的跨系統(tǒng)移植能力。

    標(biāo)簽: LTE 基站 誤碼率 測(cè)試方法

    上傳時(shí)間: 2013-11-17

    上傳用戶:xhwst

  • 最佳接收機(jī)誤碼率的兩種估算觀點(diǎn)

    很多教材都是從統(tǒng)計(jì)的觀點(diǎn)討論分析了最佳接收機(jī)的誤碼率問(wèn)題,統(tǒng)計(jì)的觀點(diǎn)認(rèn)為信道的噪聲是非帶限的高斯白噪聲,分析的過(guò)程也假設(shè)接收機(jī)非帶限。但是從實(shí)際和濾波的觀點(diǎn)來(lái)看,任何形式的接收機(jī)都是頻帶受限的,進(jìn)入到接收機(jī)檢測(cè)器的噪聲頻帶也會(huì)受限。文中基于統(tǒng)計(jì)和濾波的觀點(diǎn),討論了最佳接收機(jī)的誤碼率問(wèn)題,得出的結(jié)論相同,但是分析的過(guò)程體現(xiàn)了兩者的不同之處,有助于更好的了解數(shù)字信號(hào)的最佳接收。

    標(biāo)簽: 接收機(jī) 誤碼率

    上傳時(shí)間: 2013-11-04

    上傳用戶:爺?shù)臍赓|(zhì)

  • 甚低頻大地等效電阻率分析

    文中利用散射迭加方法,推導(dǎo)了多層土壤視在電阻率的計(jì)算公式。在此基礎(chǔ)上結(jié)合場(chǎng)地測(cè)試數(shù)據(jù),利用復(fù)鏡像法和電位函數(shù)計(jì)算法對(duì)天線場(chǎng)區(qū)的土壤模型進(jìn)行反演,獲得土壤分層結(jié)構(gòu)。然后從電磁理論出發(fā),根據(jù)所得到的土壤分層模型參數(shù),推導(dǎo)出甚低頻大地等效電阻率的3種等效法則,并對(duì)每一種等效法則下的等效電阻率進(jìn)行了推導(dǎo)分析。

    標(biāo)簽: 低頻 等效電阻率

    上傳時(shí)間: 2013-11-10

    上傳用戶:guanliya

  • 基于FPGA實(shí)現(xiàn)固定倍率的圖像縮放

    基于FPGA硬件實(shí)現(xiàn)固定倍率的圖像縮放,將2維卷積運(yùn)算分解成2次1維卷積運(yùn)算,對(duì)輸入原始圖像像素先進(jìn)行行方向的卷積,再進(jìn)行列方向的卷積,從而得到輸出圖像像素。把圖像縮放過(guò)程設(shè)計(jì)為一個(gè)單元體的循環(huán)過(guò)程,在單元體內(nèi)部,事先計(jì)算出卷積系數(shù)。

    標(biāo)簽: FPGA 倍率 圖像

    上傳時(shí)間: 2013-10-12

    上傳用戶:kz_zank

  • PCB LAYOUT設(shè)計(jì)規(guī)范手冊(cè)

      PCB Layout Rule Rev1.70, 規(guī)範(fàn)內(nèi)容如附件所示, 其中分為:   (1) ”PCB LAYOUT 基本規(guī)範(fàn)”:為R&D Layout時(shí)必須遵守的事項(xiàng), 否則SMT,DIP,裁板時(shí)無(wú)法生產(chǎn).   (2) “錫偷LAYOUT RULE建議規(guī)範(fàn)”: 加適合的錫偷可降低短路及錫球.   (3) “PCB LAYOUT 建議規(guī)範(fàn)”:為製造單位為提高量產(chǎn)良率,建議R&D在design階段即加入PCB Layout.   (4) ”零件選用建議規(guī)範(fàn)”: Connector零件在未來(lái)應(yīng)用逐漸廣泛, 又是SMT生產(chǎn)時(shí)是偏移及置件不良的主因,故製造希望R&D及採(cǎi)購(gòu)在購(gòu)買異形零件時(shí)能顧慮製造的需求, 提高自動(dòng)置件的比例.

    標(biāo)簽: LAYOUT PCB 設(shè)計(jì)規(guī)范

    上傳時(shí)間: 2013-11-03

    上傳用戶:tzl1975

  • 采用高速串行收發(fā)器Rocket I/O實(shí)現(xiàn)數(shù)據(jù)率為2.5 G

    摘要: 串行傳輸技術(shù)具有更高的傳輸速率和更低的設(shè)計(jì)成本, 已成為業(yè)界首選, 被廣泛應(yīng)用于高速通信領(lǐng)域。提出了一種新的高速串行傳輸接口的設(shè)計(jì)方案, 改進(jìn)了Aurora 協(xié)議數(shù)據(jù)幀格式定義的弊端, 并采用高速串行收發(fā)器Rocket I/O, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps的高速串行傳輸。關(guān)鍵詞: 高速串行傳輸; Rocket I/O; Aurora 協(xié)議 為促使FPGA 芯片與串行傳輸技術(shù)更好地結(jié)合以滿足市場(chǎng)需求, Xilinx 公司適時(shí)推出了內(nèi)嵌高速串行收發(fā)器RocketI/O 的Virtex II Pro 系列FPGA 和可升級(jí)的小型鏈路層協(xié)議———Aurora 協(xié)議。Rocket I/O支持從622 Mbps 至3.125 Gbps的全雙工傳輸速率, 還具有8 B/10 B 編解碼、時(shí)鐘生成及恢復(fù)等功能, 可以理想地適用于芯片之間或背板的高速串行數(shù)據(jù)傳輸。Aurora 協(xié)議是為專有上層協(xié)議或行業(yè)標(biāo)準(zhǔn)的上層協(xié)議提供透明接口的第一款串行互連協(xié)議, 可用于高速線性通路之間的點(diǎn)到點(diǎn)串行數(shù)據(jù)傳輸, 同時(shí)其可擴(kuò)展的帶寬, 為系統(tǒng)設(shè)計(jì)人員提供了所需要的靈活性[4]。但該協(xié)議幀格式的定義存在弊端,會(huì)導(dǎo)致系統(tǒng)資源的浪費(fèi)。本文提出的設(shè)計(jì)方案可以改進(jìn)Aurora 協(xié)議的固有缺陷,提高系統(tǒng)性能, 實(shí)現(xiàn)數(shù)據(jù)率為2.5 Gbps 的高速串行傳輸, 具有良好的可行性和廣闊的應(yīng)用前景。

    標(biāo)簽: Rocket 2.5 高速串行 收發(fā)器

    上傳時(shí)間: 2013-10-13

    上傳用戶:lml1234lml

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶:cjf0304

  • 傳輸線與電路觀點(diǎn)詳解

      •1-1 傳輸線方程式 •1-2 傳輸線問(wèn)題的時(shí)域分析 •1-3 正弦狀的行進(jìn)波 •1-4 傳輸線問(wèn)題的頻域分析 •1-5 駐波和駐波比 •1-6 Smith圖 •1-7 多段傳輸線問(wèn)題的解法 •1-8 傳輸線的阻抗匹配

    標(biāo)簽: 傳輸線 電路

    上傳時(shí)間: 2013-10-21

    上傳用戶:fhzm5658

  • 新的基于單元逼近的恒虛警率檢測(cè)器

    基于刪除平均(CM)和單元平均(CA)提出了一種新型的恒虛警率檢測(cè)器,它采用CM和CA產(chǎn)生局部估計(jì),再將這兩個(gè)局部估計(jì)與檢測(cè)單元進(jìn)行比較,取逼近于檢測(cè)單元的局部估計(jì)作為總的雜波功率估計(jì)。在SwerlingⅡ型目標(biāo)假設(shè)和高斯雜波下,推導(dǎo)出它的檢測(cè)概率Pd和虛警概率Pfa的解析表達(dá)式。

    標(biāo)簽: 恒虛警 檢測(cè)器

    上傳時(shí)間: 2014-08-19

    上傳用戶:hn891122

主站蜘蛛池模板: 卓尼县| 长汀县| 龙门县| 余干县| 绥德县| 雷波县| 黄石市| 枝江市| 昌都县| 南投市| 吉木乃县| 乌鲁木齐县| 上高县| 武夷山市| 通化县| 清流县| 日喀则市| 庐江县| 鹿泉市| 伽师县| 屏山县| 民县| 安西县| 保靖县| 静乐县| 长沙市| 尉犁县| 黔南| 邹城市| 香格里拉县| 宜丰县| 石狮市| 武义县| 介休市| 永城市| 哈尔滨市| 襄垣县| 永州市| 潍坊市| 平泉县| 德江县|