PowerLogic漢化,漢化方法如下:(以POWERPCB軟件安裝在C 盤為例,如果裝在其他盤時請更改相應(yīng)驅(qū)動盤號) 請根據(jù)使用的PADS-PowerLogic和PowerPCB版本選擇下面不同的內(nèi)容: PowerLogic部分 設(shè)置 PADS-PowerLogic v4.0 中文菜單: 備份 c:\padspwr\powerlogic\menufile.dat 到 c:\padspwr\powerlogic\menufile_log_v40.eng 拷貝 menufile_log_v40.chi 到 c:\padspwr\powerlogic\menufile.dat PowerPCB部分 設(shè)置 PADS-PowerPCB v5.0 中文菜單: 備份 c:\padspwr\powerpcb\menufile.dat 到 c:\padspwr\powerpcb\menufile_pcb_v50.eng 拷貝 menufile_pcb_v50.chi 到 c:\padspwr\powerpcb\menufile.dat
標(biāo)簽: PowerLogic 漢化
上傳時間: 2013-05-22
上傳用戶:pscsmon
原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化
上傳時間: 2013-06-12
上傳用戶:jjq719719
隨著印制電路板功能的日益增強(qiáng),結(jié)構(gòu)日趨復(fù)雜,系統(tǒng)中各個功能單元之間的連線間距越來越細(xì)密,基于探針的電路系統(tǒng)測試方法已經(jīng)很難滿足現(xiàn)在的測試需要。邊界掃描測試(BST)技術(shù)通過將邊界掃描寄存器單元安插在集成電路內(nèi)部的每個引腳上,相當(dāng)于設(shè)置了施加激勵和觀測響應(yīng)的內(nèi)建虛擬探頭,通過該技術(shù)可以大大的提高數(shù)字系統(tǒng)的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設(shè)計方法。 完整的邊界掃描測試系統(tǒng)主要由測試控制部分和目標(biāo)器件構(gòu)成,其中測試控制部分由測試圖形、數(shù)據(jù)的生成與分析及邊界掃描控制器兩部分構(gòu)成。而邊界掃描控制器是整個系統(tǒng)的核心,它主要實現(xiàn)JTAG協(xié)議的自動轉(zhuǎn)換,產(chǎn)生符合IEEE標(biāo)準(zhǔn)的邊界掃描測試總線信號,而邊界掃描測試系統(tǒng)工作性能主要取決與邊界掃描控制器的工作效率。因此,設(shè)計一個能夠快速、準(zhǔn)確的完成JTAG協(xié)議轉(zhuǎn)換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。 本文首先從邊界掃描技術(shù)的基本原理入手,分析邊界掃描測試的物理基礎(chǔ)、邊界掃描的測試指令及與可測性設(shè)計相關(guān)的標(biāo)準(zhǔn),提出了邊界掃描控制器的總體設(shè)計方案。其次,采用模塊化設(shè)計思想、VHDL語言描述來完成要實現(xiàn)的邊界掃描控制器的硬件設(shè)計。然后,利用自頂向下的驗證方法,在對控制器內(nèi)功能模塊進(jìn)行基于Testbench驗證的基礎(chǔ)上,利用嵌入式系統(tǒng)的設(shè)計思想,將所設(shè)計的邊界掃描控制器集成到SOPC中,構(gòu)成了基于SOPC的邊界掃描測試系統(tǒng)。并且對SOPC系統(tǒng)進(jìn)行軟硬件協(xié)同仿真,實現(xiàn)對邊界掃描控制器的功能驗證后將其應(yīng)用到實際的測試電路當(dāng)中。最后,在基于SignalTapⅡ硬件調(diào)試的基礎(chǔ)上,軟硬件結(jié)合對整個系統(tǒng)可行性進(jìn)行了測試。從測試結(jié)果看,達(dá)到了預(yù)期的設(shè)計目標(biāo),該邊界掃描控制器的設(shè)計方案是正確可行的。 本文設(shè)計的邊界掃描控制器具有自主知識產(chǎn)權(quán),可以與其他處理器結(jié)合構(gòu)成完整的邊界掃描測試系統(tǒng),并且為SOPC系統(tǒng)提供了一個很有實用價值的組件,具有很明顯的現(xiàn)實意義。
上傳時間: 2013-07-20
上傳用戶:hewenzhi
Multisim11.0加破解及漢化補(bǔ)丁
上傳時間: 2013-04-24
上傳用戶:franktu
詳細(xì)描述了4個模塊化編程的實例,包括LED閃爍、led漸亮漸暗、電子時鐘。是從入門級到高級編程的一個很好實例示范
上傳時間: 2013-05-28
上傳用戶:yd19890720
我是已經(jīng)從事DSP開發(fā)有幾年了,看到許多朋友對DSP的開發(fā)非常感興取,我結(jié)合這幾年對DSP的開發(fā)寫一寫自己的感受,一家之言,歡迎指教。
上傳時間: 2013-06-16
上傳用戶:111111112
一款非常不錯的有源濾波器設(shè)計軟件,大大縮短調(diào)試周期
上傳時間: 2013-07-25
上傳用戶:Neal917
PCI(Peripheral Component Interconnect)局部總線是微型計算機(jī)中處理器、存儲器與外圍控制部件、擴(kuò)展卡之間的互連接口,由于其速度快、可靠性高、成本低、兼容性好等特點,在各種計算機(jī)總線標(biāo)準(zhǔn)占有重要地位,基于PCI標(biāo)準(zhǔn)的接口設(shè)計已經(jīng)成為相關(guān)項目開發(fā)中的一個重要的選擇。 目前,現(xiàn)場可編程門陣列FPGA(Field Programmable Gates)得到了廣泛應(yīng)用。由于其具有規(guī)模大,開發(fā)過程投資小,可反復(fù)編程,且支持軟硬件協(xié)同設(shè)計等特點,因此已逐步成為復(fù)雜數(shù)字硬件電路設(shè)計的首選。 PCI接口的開發(fā)有多種方法,主要有兩種:一是使用專用接口芯片,二是使用可編程邏輯器件,如FPGA。本論文基于成本和實際需要的考慮,采用第二種方法進(jìn)行設(shè)計。 本論文采用自上而下(Top-To-Down)和模塊化的設(shè)計方法,使用FPGA和硬件描述語言(VHDL和Verilog HDL)設(shè)計了一個PCI接口核,并通過自行設(shè)計的試驗板對其進(jìn)行驗證。為使設(shè)計準(zhǔn)確可靠,在具體模塊的設(shè)計中廣泛采用流水線技術(shù)和狀態(tài)機(jī)的方法。 論文最終設(shè)計完成了一個33M32位的PCI主從接口,并把它作為以NIOSⅡ為核心的SOPC片內(nèi)外設(shè),與通用計算機(jī)成功進(jìn)行了通訊。 論文對PCI接口進(jìn)行了功能仿真,仿真結(jié)果和PCI協(xié)議的要求一致,表明本論文設(shè)計正確。把設(shè)計下載進(jìn)FPGA芯片EP2C8Q208C7之后,論文給出了使用SIGNALTAPⅡ觀察到的信號實際波形,波形顯示PCI接口能夠滿足本設(shè)計中系統(tǒng)的需要。本文最后還給出試驗板的具體設(shè)計步驟及驅(qū)動程序的安裝。
標(biāo)簽: FPGA PCI 接口的設(shè)計
上傳時間: 2013-07-28
上傳用戶:372825274
由于各種非線性電力電子裝置的和功率開關(guān)器件的廣泛應(yīng)用產(chǎn)生了諧波。隨著對電能質(zhì)量要求的不斷提高,各種治理諧波的電力電子裝置就產(chǎn)生了。諧波治理的方法主要有無源濾波技術(shù)和有源電力濾波器技術(shù)。傳統(tǒng)的方法采用LC 無源濾波器,與無源濾波器相比有源電力濾波器具有很大的優(yōu)越性,因此越來越多的應(yīng)用到治理諧波污染中。隨著以DSP 和FPGA 的高速發(fā)展,以全數(shù)字化控制技術(shù)實現(xiàn)的有源電力濾波器必將更多的應(yīng)用到諧波裝置中去。本文深入分析了諧波治理的研究背景意義和有源濾波器的研究現(xiàn)狀和發(fā)展趨勢。介紹了有源濾波器的基本的工作原理;分類;諧波的檢測方法和控制策略,在各個方法的比較上選用基于瞬時無功功率理論的諧波檢測法對諧波電流進(jìn)行了檢測。并提出了一種基于 DSP 及FPGA 控制的有源電力濾波器的設(shè)計方案,重點研究了三相并聯(lián)型有源濾波器的控制系統(tǒng)及硬件設(shè)計。本文還對系統(tǒng)的功率器件進(jìn)行了分析并選用IGBT 作為其開關(guān)器件。設(shè)計了IGBT 驅(qū)動及保護(hù)電路,利用理論分析和仿真結(jié)果設(shè)定了系統(tǒng)直流側(cè)電容和輸出電感的參數(shù)。對整個系統(tǒng)進(jìn)行了Simulink 仿真實驗,選用DSP 和和FPGA 作為核心處理芯片,DSP 用來采集數(shù)據(jù)并檢測諧波,F(xiàn)PGA 用來實現(xiàn)PWM 脈沖的輸出。設(shè)計并調(diào)試出非線性負(fù)載,傳感器采集,電流電壓調(diào)理電路,主電路,過零檢測電路,IGBT 的驅(qū)動及吸收緩沖電路。并在此基礎(chǔ)上搭建出了試驗平臺。給出了DSP 及FPGA 的軟件設(shè)計思想和流程。
標(biāo)簽: FPGA 有源濾波器 硬件設(shè)計
上傳時間: 2013-04-24
上傳用戶:youth25
·基于MATLAB的可視化凸輪曲線設(shè)計程序
標(biāo)簽: MATLAB 可視化 凸輪 設(shè)計程序
上傳時間: 2013-07-28
上傳用戶:yerik
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1