亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

有限差

  • 基于CMOS工藝的低壓差線性穩壓器研究.rar

    近年來,隨著集成電路技術和電源管理技術的發展,低壓差線性穩壓器(LDO)受到了普遍的關注,被廣泛應用于便攜式電子產品如PDA、MP3播放器、數碼相機、無線電話與通信設備、醫療設備和測試儀器等中,但國內研究起步晚,市場大部分被國外產品占有,因此,開展本課題的研究具有特別重要的意義。 首先,簡單闡述了課題研究的背景及意義,分析了低壓差線性穩壓器(LDO)研究的現狀和發展趨勢,并提出了設計的預期技術指標。 其次,詳細分析了LDO線性穩壓器的理論基礎,包括其結構、各功能模塊的作用、系統工作原理、性能指標定義及設計時對性能指標之間相互矛盾的折衷考慮。 再次,設計了基于自偏置電流源的帶隙基準電壓源,選取PMOS管作為系統的調整元件并計算出了其尺寸,設計了基于CMOS工藝的兩級誤差運算放大器。利用HSPICE工具仿真了基準電壓源和誤差運算放大器的相關性能參數。 然后,重點分析了穩壓器的穩定性特征,指出系統存在的潛在不穩定性,詳細論述了穩定性補償的必要性,比較了業界使用過的幾種穩定性補償方法的不足之處,提出了一種基于電容反饋VCCS的補償方法,對系統進行了穩定性的補償; 最后,將所設計的模塊進行聯合,設計了一款基于CMOS工藝的LDO線性穩壓器電路,利用HSPICE工具驗證了其壓差電壓、靜態電流、線性調整率等性能指標,仿真結果驗證了理論分析的正確性、設計方法的可行性。

    標簽: CMOS 工藝 低壓差線性穩壓器

    上傳時間: 2013-07-08

    上傳用戶:Wibbly

  • USB20加密接口芯片的設計及其FPGA驗證.rar

    信息安全在當今的社會生產生活中已經被廣為關注,對敏感信息進行加密是提高信息安全性的一種常見的和有效的手段。 常見的加密方法有軟件加密和硬件加密。軟件加密的方法因為加密速度低、安全性差以及安裝不便,在一些高端或主流的加密處理中都采用硬件加密手段對數據進行處理。硬件加密設備如加密狗和加密卡已經廣泛地應用于信息加密領域當中。 但是加密卡和加密狗因為采用的是多芯片結構,即采用獨立的USB通信芯片和獨立的加密芯片來分別實現數據的USB傳輸和加密功能,如果在USB芯片和加密芯片之間進行數據竊聽的話,很輕易地就可以獲得未加密的明文數據。作者提出了一種新的基于單芯片實現的USB加密接口芯片的構想,采用一塊芯片實現數據的USB2.0通信和AES加密功能,命名為USB2.0加密接口芯片。 USB2.0加密接口芯片采用了USB2.0接口標準和AES加密算法。該加密芯片可以實現與主機的快速通信,具有快速的密碼處理能力,對外提供USB接口,支持基于USB密碼載體的自身安全初始化方式。 根據設計思想,課題研究并設計了USB2.0加密接口芯片的總體硬件架構,設計了USB模塊和AES加密模塊。為了解決USB通信模塊與AES加密模塊之間存在的數據處理單元匹配以及速度匹配問題,本文設計了AESUSB緩沖器,優化了AES有限域加密算法。最后,利用VerilogHDL語言在FPGA芯片上實現了USB2.0加密接口芯片的功能,并在此基礎之上對加密芯片的通信和加密性能進行了測試和驗證。

    標簽: FPGA USB 20

    上傳時間: 2013-05-24

    上傳用戶:黃華強

  • 高可靠性增量式光電編碼器接口電路設計.zip

    針對目前增量式光電編碼器辨向計數電路脈沖或抖動干擾抑制能力差的問題,提出了一種基于有限狀態機的編碼器接口電路設計方案,并給出了硬件實

    標簽: zip 可靠性 光電編碼器 增量式

    上傳時間: 2013-05-21

    上傳用戶:michael52

  • 共模電感器和差模電感器系列規格書

    共模電感器和差模電感器系列規格書

    標簽: 共模電感器 差模電感器 規格書

    上傳時間: 2013-07-15

    上傳用戶:也一樣請求

  • H.264解碼算法優化及在ARM上的移植

    在信息化發展的當前,音視頻等多媒體作為信息的載體,在社會生活的各個領域,起著越來越重要的作用。數字視頻的海量性成為阻礙其應用的的瓶頸之一。在這種情況下,H.264作為新一代的視頻壓縮標準,以其高性能的壓縮效率,成為備受關注的焦點和研究問題。H.264通過運動估計/運動補償(MP/MC)消除視頻時間冗余,對差值圖像進行離散余弦變換(DCT)消除空間冗余,對量化后的系數進行可變長編碼(VLC)消除統計冗余,獲得了極高的壓縮效率。隨著嵌入式處理器性能的逐漸提升和3G網絡即將商用的推動,H.264以其優秀的壓縮性能,無論是無線信道傳輸方面,還是存儲容量有限的嵌入式設備都具有廣闊的應用前景。 但H.264在提升壓縮性能的同時付出的代價是算法復雜度的成倍增加,實際應用中人們對視頻解碼的實時性要求嚴格,已出現的對應算法代碼多基于PC通用處理器實現,而嵌入式設備的主頻和處理能力仍然相對有限,存儲容量相對較小,總線速率相對偏低,因此必須對標準對應算法進行優化移植,才能滿足實際應用的需求。 本文在對H.264標準及其新特性進行詳細介紹后,重點研究了在解碼端如何針對解碼耗時較多的模塊進行改進,然后將算法移植到ARM平臺,并針對平臺特點作出相應優化,最后完成解碼圖象顯示,并給出了測試結果。本文主要完成的工作如下: 詳細分析了H.264的參考軟件JM中解碼流程,并利用測試工具分析了各模塊耗時,針對耗時較多的模塊如插值運算及去塊濾波模塊,提出了對應的改進算法并在H.264的參考軟件JM86上進行了實現,PC測試實驗證明了算法改進的優越性和運算優化的可行性。最后針對ARM平臺,在對程序結構和對應代碼進行優化之后,將其移植到WINCE系統之下,同時給出了WINCE平臺解碼后圖象加速顯示方法,并對最終測試結果與性能做出了評價。

    標簽: 264 ARM 解碼 算法優化

    上傳時間: 2013-06-04

    上傳用戶:shijiang

  • 基于ARM與Linuz的無線傳感器網絡節點設計與實現

    無線傳感器網絡是一項融合計算機技術、半導體技術、通信技術、傳感器技術等的新興技術,它在軍事、工業、農業、建筑、醫療、交通等各個領域均有廣闊的應用前景。無線傳感器網絡中包含眾多關鍵技術,因此需要一種功能強大的節點支持網絡的正常運行,為用戶提供多功能的服務。 目前無線傳感器網絡節點的硬件平臺絕大部分是基于單片機實現的,它們具有有限的存儲和處理能力,只能完成簡單的傳感器數據采集、處理和轉發功能。有少部分硬件平臺采用32位的處理器,但是這些平臺的價格昂貴或者靈活性較差,不利于無線傳感器網絡的實驗研究及應用的拓展。 基于上述研究現狀,本文設計并實現一個基于32位ARM處理器和Linux操作系統的無線傳感器網絡節點。該節點具有強大的存儲、處理能力,而且成本和功耗較低,能夠配合不同類型的傳感器節點使用,便于二次開發,對于無線傳感器網絡各種理論和算法的驗證及實現各種應用有重大意義。論文主要分為三部分: 1、無線傳感器網絡節點硬件設計:在分析現有硬件平臺缺點的基礎上,設計本文的無線傳感器網絡節點硬件結構,進行硬件選型并分析各個模塊的結構和硬件原理,搭建好硬件平臺。 2、無線傳感器網絡節點軟件實現:根據設計的無線傳感器網絡節點硬件結構分析軟件應包含的內容及層次結構。由于Linux支持多種體系結構、開源等優點,因此本文選擇其作為無線傳感器網絡節點的操作系統,并分層次地實現基于Linux的整個軟件系統,包括引導程序、內核、根文件系統、驅動程序。 3、無線傳感器網絡節點的應用:在1、2部分完成的基本功能上需要擴充具體的應用程序才能將該節點應用到實際環境中。這部分首先分析本文所實現的節點的幾種典型應用場景,然后在該節點上實現幾種常用的服務程序,最后設計并實現質心定位應用案例,展示了在此節點上可方便地實現功能擴充和特定應用開發,同時也說明了該節點強大的功能。

    標簽: Linuz ARM 無線傳感器網絡 節點設計

    上傳時間: 2013-04-24

    上傳用戶:wmwai1314

  • ARMFPGA嵌入式系統設計及在測量儀器上的應用.pdf

    目前在各行各業中應用種類繁多的測量儀器隨著儀器性能指標要求的逐漸提升以及功能的不斷拓展,對儀器控制系統的實時性和集成化程度等性能的要求也越來越高。目前發展的趨勢是開放式、集成度向芯片級靠攏的高實時性儀器。針對目前傳統的系統設計存在著功能簡單、速度慢、實時性差、對數據的再加工處理能力極為有限等問題,本文根據課題需要提出了一種基于ARM+FPGA架構的高速實時數據采集嵌入式系統方案,應用在小功率半導體測量儀器上。方案采用三星S3C2410的ARM處理器進行管理控制,處理數據,界面顯示;Altera公司的Cyclone系列的1C12 FPGA器件用來進行高速數據采集,提高了系統的實時性和集成化程度。 本文首先給出了ARM+FPGA架構的總體設計。硬件方面,簡要討論了ARM處理器的特點和優勢,FPGA在高速采集和并行性上的優勢,給出了硬件的總體結構和主要部件及相關接口。軟件方面,研究了基于嵌入式Linux的嵌入式系統的構建和BootLoader的啟動以及內核和根文件系統的結構,構建了嵌入式Linux系統包括建立交叉開發環境,修改移植BootLoader和裁減移植Linux內核,并且根據課題實際需要精簡建立了根文件系統。 為了滿足測量儀器的實時性,設計了ARM與FPGA的高速數據采集接口。進行了FPGA內部與ARM接口相關部分的硬件電路設計;通過分析ARM與FPGA內部時序的差異,針對ARM與FPGA內部FIFO時序不匹配的問題,解決了測量儀器中高速數據采集與處理速度不匹配的問題。接著,通過研究Linux設備驅動基本原理和驅動程序的開發過程,設計了Linux下的FPGA數據采集接口驅動程序,并且實現了中斷傳輸。使得FPGA芯片通過高效可靠的驅動程序可以很好的與ARM進行通訊。 最后為了方便用戶操作,進行了人機交互系統的設計。為了降低成本和提高實用性利用FPGA芯片剩余的資源實現了對PS/2鍵盤鼠標接口的控制,應用到系統中,大大提高了人機交互能力;通過比較分析目前比較流行的幾種嵌入式GUI圖形設計工具的優缺點,結合課題的實際情況選擇了MiniGUI作為課題圖形界面的開發。根據具體要求設計了適合測量儀器方面上使用的人機交互界面,并且移植到了ARM平臺上,給測量儀器的使用提供了更好的交互操作。 本課題完成了嵌入式Linux開發環境的建立,針對課題實際硬件電路設計修改移植了bootloader,裁減移植了內核以及根文件系統的建立;設計了FPGA內部硬件電路,解決了接口中ARM與FPGA時序不匹配的問題,實現了ARM與FPGA之間的高速數據采集;設計了高速采集接口在嵌入式Linux下的驅動程序以及中斷傳輸和應用程序;合理設計了適合測量儀器使用的人機交互界面,并巧妙設計了PS/2鍵盤鼠標接口,進一步提高了交互操作。

    標簽: ARMFPGA 嵌入式系統設計 測量儀器

    上傳時間: 2013-06-21

    上傳用戶:01010101

  • 基于FPGA的混沌加密芯片技術研究

    利用混沌的對初值和參數敏感、偽隨機以及遍歷等特性設計的加密方案,相對傳統加密方案而言,表現出許多優越性能,尤其在快速置亂和擴散數據方面.目前,大多數混沌密碼傾向于軟件實現,這些實現方案中數據串行處理且吞吐量有限,因而不適合硬件實現.該論文分別介紹了適合FPGA(現場可編程門陣列)并行實現的序列密碼和分組密碼方案.序列密碼方案,對傳統LFSR(線性反饋移位寄存器)進行改進,采用非線性的混沌方程代替LFSR中的線性反饋方程,進而構造出基于混沌偽隨機數發生器的加密算法.分組密碼方案,從圖像置亂的快速性考慮,將兩維混沌映射擴展到三維空間;同時,引入另一種混沌映射對圖像數據進行擴散操作,以有效地抵抗統計和差分攻擊.對于這兩種方案,文中給出了VHDL(硬件描述語言)編程、FPGA片內功能模塊設計、加密效果以及硬件性能分析等.其中,序列密碼硬件實現方案,在不考慮通信延時的情況下,可以達到每秒61.622兆字節的加密速度.實驗結果表明,這兩種加密算法的FPGA實現方案是可行的,并且能夠得到較高的安全性和較快的加密速度.

    標簽: FPGA 混沌 加密芯片 技術研究

    上傳時間: 2013-04-24

    上傳用戶:yx007699

  • 基于FPGA的機載二次雷達硬件系統

    二次雷達(Secondary Surveillance Radar)是民航空中管制(Air Traffic Control)和軍事敵我識別(Identification Friend or Foe)系統中的關鍵部分,由于這兩個應用領域都要求很高的可靠性和穩定性,因此,二次雷達一直是國內外雷達信號處理領域的研究熱點.傳統的機載二次雷達應答器普遍采用中小規模集成電路和分立元件設計,其穩定性和可靠性差,實時處理能力也很有限,無法完成高密度、大容量的應答.針對這些缺陷,本論文提出一種全新的應答數字信號處理器硬件結構,即FPGA+DSP的混合結構.這種硬件體系結構的特點是可靠性高,集成度高,通用性強,適于模塊化設計,處理速度快,能實時處理多個應答信號,以及進行置信度分析和生成報表.此項目中,本文作者主要負責FPGA部分硬件設計.FPGA主要完成雙通道數據采集、產生視頻信號和旁瓣抑制信號、計算當前飛機相對本地接收天線的方位和距離、與DSP實時交換數據、上傳報表等功能.論文詳細分析了接收機信號處理算法在FPGA中的硬件實現方案,在提高系統可靠性、堅固性以及FPGA資源的合理利用方面做了深入的探討.同時給出不同層次關鍵模塊的HDL實現及其時序仿真結果.

    標簽: FPGA 機載 二次雷達 硬件系統

    上傳時間: 2013-04-24

    上傳用戶:西伯利亞狼

  • 可重構FPGA通訊糾錯進化電路及其實現

    ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

主站蜘蛛池模板: 遂平县| 罗江县| 万盛区| 孝感市| 丹巴县| 余干县| 沽源县| 旅游| 即墨市| 赫章县| 高淳县| 乐平市| 丰原市| 奎屯市| 洛隆县| 夹江县| 淮滨县| 平顺县| 梁山县| 徐州市| 临西县| 广宁县| 罗城| 德格县| 泗洪县| 桂平市| 怀远县| 开化县| 庆安县| 苍梧县| 吴江市| 丹寨县| 灯塔市| 深水埗区| 自贡市| 如皋市| 江陵县| 东明县| 澎湖县| 阿坝县| 黄山市|