隨著我國工農(nóng)業(yè)生產(chǎn)的發(fā)展和人民生活水平的提高,作為國民經(jīng)濟(jì)基礎(chǔ)之一的電力行業(yè)取得了迅猛的發(fā)展,電力系統(tǒng)輸配電的安全性和可靠性也越來越受到電力系統(tǒng)運(yùn)行、管理和科研人員的關(guān)注。輸電線路的各種事故是影響電力線路安全運(yùn)行的重要因素之一。本文正是在這一前提下,在參考國內(nèi)外大量文獻(xiàn)及研究成果的基礎(chǔ)上,設(shè)計實(shí)現(xiàn)了一套輸電線路綜合在線監(jiān)測系統(tǒng)。 本文研制的輸電線路在線監(jiān)測終端通過測量線路的泄漏電流、分布電壓、氣候參數(shù)以及圖像信息,并將數(shù)據(jù)進(jìn)行采集、處理后,將數(shù)據(jù)發(fā)送到后臺監(jiān)控中心,達(dá)到對輸電線路運(yùn)行狀況進(jìn)行實(shí)時監(jiān)測的目的,并以此為依據(jù)給出線路的評估信息提供給電力部門作為其安排檢修的依據(jù),可以大大減少電力部門的工作量并預(yù)防線路事故的發(fā)生。 針對本系統(tǒng)功能豐富、監(jiān)測參數(shù)眾多的特點(diǎn),作者設(shè)計了基于ARM的數(shù)據(jù)采集與傳輸系統(tǒng)。通過對ARM資源的合理分配,實(shí)現(xiàn)了監(jiān)測終端的數(shù)據(jù)采集處理功能。終端的數(shù)據(jù)傳輸功能由ARM和無線傳輸模塊配合完成,實(shí)現(xiàn)了GPRS和GSM SMS兩種數(shù)據(jù)傳輸方式。 本文是對輸電線路綜合在線監(jiān)測終端數(shù)據(jù)采集與傳輸系統(tǒng)設(shè)計和研究工作的總結(jié),本文內(nèi)容主要偏重于監(jiān)測終端硬件和軟件的研究設(shè)計。論文在最后一部分對運(yùn)行得到的數(shù)據(jù)也進(jìn)行了分析、總結(jié)。 本文研制的輸電線路綜合監(jiān)測終端已在在幾條高壓輸電線路上掛網(wǎng)運(yùn)行,運(yùn)行結(jié)果表明系統(tǒng)各方面性能良好,滿足設(shè)計要求。
標(biāo)簽: ARM 輸電線路 在線監(jiān)測
上傳時間: 2013-04-24
上傳用戶:zhaiyanzhong
擴(kuò)頻通信技術(shù)因?yàn)榫哂休^強(qiáng)的抗干擾、抗噪聲、抗多徑衰落能力、較好的保密性、較強(qiáng)的多址能力和高精度測量等優(yōu)點(diǎn),在軍事抗干擾和個人通信業(yè)務(wù)中得到了很大的發(fā)展。尤其是基于擴(kuò)頻理論的CDMA通信技術(shù)成為國際電聯(lián)規(guī)定的第三代移動通信系統(tǒng)的主要標(biāo)準(zhǔn)化建議后,標(biāo)志著擴(kuò)頻通信技術(shù)在民用通信領(lǐng)域的應(yīng)用進(jìn)入了新階段。 近年來,隨著微電子技術(shù)和電子設(shè)計自動化(EDA)技術(shù)的迅速發(fā)展,以FPGA和CPLD為代表的可編程邏輯器件憑借其設(shè)計方便靈活等特點(diǎn)廣泛應(yīng)用于數(shù)字信號處理領(lǐng)域。 本論文正是采用基于FPGA硬件平臺來實(shí)現(xiàn)了一個直接序列擴(kuò)頻通信基帶系統(tǒng),該系統(tǒng)的實(shí)現(xiàn)涉及擴(kuò)頻通信和有關(guān)FPGA的相關(guān)知識,以及實(shí)現(xiàn)這些模塊的VHDL硬件描述語言和QuartusⅡ開發(fā)平臺,目標(biāo)是實(shí)現(xiàn)一個集成度高、靈活性強(qiáng)、并具有較強(qiáng)的數(shù)據(jù)處理能力的擴(kuò)頻通信基帶系統(tǒng)。 本論文中首先對擴(kuò)頻通信的基礎(chǔ)理論做了探討,著重對直序擴(kuò)頻的理論進(jìn)行了分析;其次根據(jù)理論分析,設(shè)計了全數(shù)字直接序列擴(kuò)頻基帶系統(tǒng)的結(jié)構(gòu),完成了擴(kuò)頻序列的產(chǎn)生、信息碼的輸入和擴(kuò)頻。重點(diǎn)完成了對基帶擴(kuò)頻信號的相關(guān)解擴(kuò)和幾種同步捕獲電路的設(shè)計,將多種專用芯片的功能集成在一片大規(guī)模FPGA芯片上。在論文中列出了部分模塊的VHDL程序,并在QuartusⅡ仿真平臺上完成各部分模塊的功能仿真。
標(biāo)簽: FPGA 直擴(kuò)通信 同步設(shè)計
上傳時間: 2013-04-24
上傳用戶:chenjjer
軟件無線電(Software Defined Radio)是無線通信系統(tǒng)收發(fā)信機(jī)的發(fā)展方向,它使得通信系統(tǒng)的設(shè)計者可以將主要精力集中到收發(fā)機(jī)的數(shù)字處理上,而不必過多關(guān)注電路實(shí)現(xiàn)。在進(jìn)行數(shù)字處理時,常用的方案包括現(xiàn)場可編程門陣列(FPGA)、數(shù)字信號處理器(DSP)和專用集成電路(ASIC)。FPGA以其相對較低的功耗和相對較低廉的成本,成為許多通信系統(tǒng)的首先方案。正是在這樣的前提下,本課題結(jié)合軟件無線電技術(shù),研究并實(shí)現(xiàn)基于FPGA的數(shù)字收發(fā)信機(jī)。 @@ 本論文主要研究了發(fā)射機(jī)和接收機(jī)的結(jié)構(gòu)和相關(guān)的硬件實(shí)現(xiàn)問題。首先,從理論上對發(fā)射機(jī)和接收機(jī)結(jié)構(gòu)進(jìn)行研究,找到收發(fā)信機(jī)設(shè)計中關(guān)鍵問題。其次,在理論上有深刻認(rèn)識的基礎(chǔ)上,以FPGA為手段,將反饋控制算法、反饋補(bǔ)償算法和前饋補(bǔ)償算法落實(shí)到硬件電路上。同步一直是數(shù)字通信系統(tǒng)中的關(guān)鍵問題,它也是本文的研究重點(diǎn)。本文在研究了已有各種同步方法的基礎(chǔ)上,設(shè)計了一種新的同步方法和相應(yīng)的接收機(jī)結(jié)構(gòu),并以硬件電路將其實(shí)現(xiàn)。最后,針對所設(shè)計的硬件系統(tǒng),本文還進(jìn)行了充分的硬件系統(tǒng)測試。硬件測試的各項(xiàng)數(shù)據(jù)結(jié)果表明系統(tǒng)設(shè)計方案是可行的,基本實(shí)現(xiàn)了數(shù)字中頻收發(fā)機(jī)系統(tǒng)的設(shè)計要求。 @@ 本文中發(fā)射機(jī)系統(tǒng)是以Altera公司EP2C70F672C6為硬件平臺,接收機(jī)系統(tǒng)以Altera公司EP2S180F1020C3為硬件平臺。收發(fā)系統(tǒng)均是在Ouartus Ⅱ 8.0環(huán)境下,通過編寫Verilog HDL代碼和調(diào)用Altera IP core加以實(shí)現(xiàn)。在將設(shè)計方案落實(shí)到硬件電路實(shí)現(xiàn)之前,各種算法均使用MATLAB進(jìn)行原理仿真,并在MATLAB仿真得到正確結(jié)果的基礎(chǔ)上,使用Quartus Ⅱ 8.0中的功能仿真工具和時序仿真工具進(jìn)行了前仿真和后仿真。所有仿真結(jié)果無誤后,可下載至硬件平臺進(jìn)行調(diào)試,通過Quartus Ⅱ 8.0中集成的SignalTap邏輯分析儀,可以實(shí)時觀察電路中各點(diǎn)信號的變化情況,并結(jié)合示波器和頻譜儀,得到硬件測試結(jié)果。 @@關(guān)鍵詞:SDR;數(shù)字收發(fā)機(jī);FPGA;載波同步;符號同步
標(biāo)簽: FPGA 數(shù)字中頻 收發(fā)信機(jī)
上傳時間: 2013-04-24
上傳用戶:diaorunze
SATA接口是新一代的硬盤串行接口標(biāo)準(zhǔn),和以往的并行硬盤接口比較它具有支持熱插拔、傳輸速率快、執(zhí)行效率高的明顯優(yōu)勢。SATA2.0是SATA的第二代標(biāo)準(zhǔn),它規(guī)定在數(shù)據(jù)線上使用LVDS NRZ串行數(shù)據(jù)流傳輸數(shù)據(jù),速率可達(dá)3Gb/s。另外,SATA2.0還具有支持NCQ(本地命令隊(duì)列)、端口復(fù)用器、交錯啟動等一系列技術(shù)特征。正是由于以上的種種技術(shù)優(yōu)點(diǎn),SATA硬盤業(yè)已被廣泛的使用于各種企業(yè)級和個人用戶。 硬盤作為主要的信息載體之一,其信息安全問題尤其引起人們的關(guān)注。由于在加密時需要實(shí)時處理大量的數(shù)據(jù),所以對硬盤數(shù)據(jù)的加密主要使用帶有密鑰的硬件加密的方式。因此將硬盤加密和SATA接口結(jié)合起來進(jìn)行設(shè)計和研究,完成基于SATA2.0接口的加解密芯片系統(tǒng)設(shè)計具有重要的使用價值和研究價值。 本論文首先介紹了SATA2.0的總線協(xié)議,其協(xié)議體系結(jié)構(gòu)包括物理層、鏈路層、傳輸層和命令層,并對系統(tǒng)設(shè)計中各個層次中涉及的關(guān)鍵問題進(jìn)行了闡述。其次,本論文對ATA協(xié)議和命令進(jìn)行了詳細(xì)的解釋和分析,并針對設(shè)計中涉及的命令和對其做出的修改進(jìn)行了說明。接著,本論文對SATA2.0加解密控制芯片的系統(tǒng)設(shè)計進(jìn)行了講解,包括硬件平臺搭建和器件選型、模塊和功能劃分、系統(tǒng)工作原理等,剖析了系統(tǒng)設(shè)計中的難點(diǎn)問題并給出解決問題的方法。然后,對系統(tǒng)數(shù)據(jù)通路的各個模塊的設(shè)計和實(shí)現(xiàn)進(jìn)行詳盡的闡述,并給出各個模塊的驗(yàn)證結(jié)果。最后,本文簡要的介紹了驗(yàn)證平臺搭建和測試環(huán)境、測試方法等問題,并分析測試結(jié)果。 本SATA2.0硬盤加解密接口電路在Xilinx公司的Virtex5 XC5VLX50T FPGA上進(jìn)行測試,目前工作正常,性能良好,已經(jīng)達(dá)到項(xiàng)目性能指標(biāo)要求。本論文在SATA加解密控制芯片設(shè)計與實(shí)現(xiàn)方面的研究成果,具有通用性、可移植性,有一定的理論及經(jīng)濟(jì)價值。
上傳時間: 2013-04-24
上傳用戶:JIUSHICHEN
現(xiàn)場可編程門陣列(FPGA)器件是能通過對其進(jìn)行編程實(shí)現(xiàn)具有用戶規(guī)定功能的電路,特別適合集成電路的新品開發(fā)和小批量ASIC電路的生產(chǎn)。近幾年來,F(xiàn)PGA的發(fā)展非常迅速,但目前國內(nèi)廠商所使用的FPGA芯片主要還是從國外進(jìn)口,這種狀況除了給生產(chǎn)廠家?guī)砗艽蟮某杀緣毫σ酝猓瑫r也影響到國家信息產(chǎn)業(yè)的保密和安全問題,因此在國內(nèi)自主研發(fā)FPGA便成為一種必然的趨勢。 基于上述現(xiàn)實(shí)狀況及國內(nèi)市場的巨大需求,中國電子科技集團(tuán)公司第58研究所近年來對FPGA進(jìn)行了專項(xiàng)研究,本論文正是作為58所專項(xiàng)的一部分研究工作的總結(jié)。本文深入研究了FPGA的相關(guān)設(shè)計技術(shù),并進(jìn)行了實(shí)際的FPGA器件設(shè)計,研究工作的重點(diǎn)是在華潤上華(CSMC)0.5μm標(biāo)準(zhǔn)CMOS工藝基礎(chǔ)上進(jìn)行具有6000有效門的FPGA的電路設(shè)計與仿真。 論文首先闡述了可編程邏輯器件的基本結(jié)構(gòu),就可編程邏輯器件的發(fā)展過程及其器件分類,對可編程只讀存儲器、現(xiàn)場可編程邏輯陣列、可編程陣列邏輯、通用邏輯陣列和復(fù)雜PLD等的基本結(jié)構(gòu)特點(diǎn)進(jìn)行了討論。接著討論了FPGA的基本結(jié)構(gòu)與分類及它的編程技術(shù),另外還闡述了FPGA的集成度和速率等相關(guān)問題。并根據(jù)實(shí)際指標(biāo)要求確定本文研究目標(biāo)FPGA的基本結(jié)構(gòu)和它的編程技術(shù),在華潤上華0.5μm標(biāo)準(zhǔn)CMOS工藝的基礎(chǔ)上,進(jìn)行一款FPGA芯片的設(shè)計研究工作。進(jìn)行了可編程邏輯單元的基本結(jié)構(gòu)的設(shè)計,并用CMOS邏輯和NMOS傳輸管邏輯實(shí)現(xiàn)了函數(shù)發(fā)生器、快速進(jìn)位鏈和觸發(fā)器的電路設(shè)計,并對其進(jìn)行了仿真,達(dá)到了預(yù)期的目標(biāo)。
上傳時間: 2013-08-01
上傳用戶:baitouyu
stm32 的最新3.0庫文件 ,使用非常方便,實(shí)用.好東西
上傳時間: 2013-06-08
上傳用戶:kernaling
隨著我國工農(nóng)業(yè)生產(chǎn)的發(fā)展和人民生活水平的提高,作為國民經(jīng)濟(jì)基礎(chǔ)之一的電力行業(yè)取得了迅猛的發(fā)展,電力系統(tǒng)輸配電的安全性和可靠性也越來越受到電力系統(tǒng)運(yùn)行、管理和科研人員的關(guān)注。輸電線路的各種事故是影響電力線路安全運(yùn)行的重要因素之一。本文正是在這一前提下,在參考國內(nèi)外大量文獻(xiàn)及研究成果的基礎(chǔ)上,設(shè)計實(shí)現(xiàn)了一套輸電線路綜合在線監(jiān)測系統(tǒng)。 本文研制的輸電線路在線監(jiān)測終端通過測量線路的泄漏電流、分布電壓、氣候參數(shù)以及圖像信息,并將數(shù)據(jù)進(jìn)行采集、處理后,將數(shù)據(jù)發(fā)送到后臺監(jiān)控中心,達(dá)到對輸電線路運(yùn)行狀況進(jìn)行實(shí)時監(jiān)測的目的,并以此為依據(jù)給出線路的評估信息提供給電力部門作為其安排檢修的依據(jù),可以大大減少電力部門的工作量并預(yù)防線路事故的發(fā)生。 針對本系統(tǒng)功能豐富、監(jiān)測參數(shù)眾多的特點(diǎn),作者設(shè)計了基于ARM的數(shù)據(jù)采集與傳輸系統(tǒng)。通過對ARM資源的合理分配,實(shí)現(xiàn)了監(jiān)測終端的數(shù)據(jù)采集處理功能。終端的數(shù)據(jù)傳輸功能由ARM和無線傳輸模塊配合完成,實(shí)現(xiàn)了GPRS和GSM SMS兩種數(shù)據(jù)傳輸方式。 本文是對輸電線路綜合在線監(jiān)測終端數(shù)據(jù)采集與傳輸系統(tǒng)設(shè)計和研究工作的總結(jié),本文內(nèi)容主要偏重于監(jiān)測終端硬件和軟件的研究設(shè)計。論文在最后一部分對運(yùn)行得到的數(shù)據(jù)也進(jìn)行了分析、總結(jié)。 本文研制的輸電線路綜合監(jiān)測終端已在在幾條高壓輸電線路上掛網(wǎng)運(yùn)行,運(yùn)行結(jié)果表明系統(tǒng)各方面性能良好,滿足設(shè)計要求。
標(biāo)簽: ARM 輸電線路 在線監(jiān)測 傳輸系統(tǒng)
上傳時間: 2013-07-20
上傳用戶:古谷仁美
隨著電子產(chǎn)品的飛速發(fā)展,嵌入式系統(tǒng)已經(jīng)在這個社會上無處不在。操作系統(tǒng)作為嵌入式產(chǎn)品的靈魂,一定要依據(jù)產(chǎn)品的需要安裝合適的操作系統(tǒng),以便于可以更好的編寫應(yīng)用程序。 本研究將Linux操作系統(tǒng)移植到QQ2440開發(fā)板。操作系統(tǒng)移植的目的是為了能夠更好的利用開發(fā)板開發(fā)應(yīng)用程序,本文將Linux2.6版本內(nèi)核移植到QQ2440開發(fā)板,使開發(fā)板可以用于工業(yè)過程控制。文章介紹了嵌入式系統(tǒng)的特點(diǎn)、ARM體系結(jié)構(gòu)、嵌入式Linux操作系統(tǒng)。重點(diǎn)描述了Linux操作系統(tǒng)的移植,論文在Linux操作系統(tǒng)移植研究中,首先,進(jìn)行了移植環(huán)境的設(shè)計和搭建,建立交叉編譯環(huán)境,配置網(wǎng)絡(luò)文件系統(tǒng)NFS。然后,對Linux2.6版本內(nèi)核和vivi進(jìn)行配置和編譯并以yaffs文件系統(tǒng)為例,介紹了yaffs根文件系統(tǒng)映象的制作。最后,介紹了一種解決內(nèi)核實(shí)時化的方法。在論文的最后,給出了嵌入式Linux驅(qū)動程序的概念與結(jié)構(gòu)以及開發(fā)流程,并進(jìn)行了UART2串口以及LCD顯示屏驅(qū)動的開發(fā)。全文詳細(xì)的描述了嵌入式Linux操作系統(tǒng)移植的流程,在基于QQ2440開發(fā)板上給出了bootloader、內(nèi)核以及文件系統(tǒng)移植的實(shí)現(xiàn)方法。并給出了解決Linux內(nèi)核實(shí)時化的一種算法并進(jìn)行了驅(qū)動程序的開發(fā)。
標(biāo)簽: Linuz ARM 嵌入式 操作系統(tǒng)
上傳時間: 2013-06-04
上傳用戶:LouieWu
基于手姿態(tài)的人機(jī)交互是以實(shí)現(xiàn)自然的人機(jī)交互為研究目標(biāo),可提高計算機(jī)的可操作性,同時使計算機(jī)能夠完成更加復(fù)雜的任務(wù)。而基于ARM的嵌入式系統(tǒng)具有功耗低、體積小、集成度高等特點(diǎn),嵌入式與具體應(yīng)用有機(jī)地結(jié)合在一起,具有較長的生命周期,能夠根據(jù)特定的需求對軟硬件進(jìn)行合理剪裁。結(jié)合嵌入式技術(shù)的手姿態(tài)跟蹤設(shè)備能夠?qū)崟r的檢測出人機(jī)交互系統(tǒng)中人手的位置與角度等數(shù)據(jù),并將這些數(shù)據(jù)及時反饋給計算機(jī)虛擬系統(tǒng)來進(jìn)行人機(jī)交互,提高跟蹤設(shè)備的可靠性和空間跟蹤精度。 通過對嵌入式開發(fā)過程以及對控制系統(tǒng)構(gòu)成的分析,確定了手姿態(tài)信號輸入方案及系統(tǒng)的軟硬件總體設(shè)計方案。通過對目前流行的眾多嵌入式處理器的研究、分析、比較選擇了S3C2440處理器作為系統(tǒng)開發(fā)硬件核心,詳細(xì)介紹了S3C2440的相關(guān)模塊的設(shè)計,包括存儲單元模塊、通信接口模塊、JATG接口電路。同時設(shè)計了系統(tǒng)的外圍電路像系統(tǒng)時鐘電路、電源電路、系統(tǒng)復(fù)位電路。 選擇更適合于ARM開發(fā)的Linux系統(tǒng)作為軟件開發(fā)平臺。實(shí)現(xiàn)了Linux系統(tǒng)向開發(fā)板的移植、Bootloader的啟動與編譯、設(shè)備驅(qū)動程序的開發(fā);根據(jù)手姿態(tài)信號輸入方案系統(tǒng)采用分模塊、分層次的方法設(shè)計了系統(tǒng)的應(yīng)用程序——串口通信程序及手姿態(tài)識別子程序。通過分析常用的手姿態(tài)識別算法,系統(tǒng)采用基于神經(jīng)網(wǎng)絡(luò)的動態(tài)時間規(guī)整與模板匹配相結(jié)合的動態(tài)手姿態(tài)識別算法。并依據(jù)相應(yīng)的軟硬件測試方法對系統(tǒng)進(jìn)行了分模塊調(diào)試及系統(tǒng)的集成。
上傳時間: 2013-07-11
上傳用戶:songyuncen
目前在各行各業(yè)中應(yīng)用種類繁多的測量儀器隨著儀器性能指標(biāo)要求的逐漸提升以及功能的不斷拓展,對儀器控制系統(tǒng)的實(shí)時性和集成化程度等性能的要求也越來越高。目前發(fā)展的趨勢是開放式、集成度向芯片級靠攏的高實(shí)時性儀器。針對目前傳統(tǒng)的系統(tǒng)設(shè)計存在著功能簡單、速度慢、實(shí)時性差、對數(shù)據(jù)的再加工處理能力極為有限等問題,本文根據(jù)課題需要提出了一種基于ARM+FPGA架構(gòu)的高速實(shí)時數(shù)據(jù)采集嵌入式系統(tǒng)方案,應(yīng)用在小功率半導(dǎo)體測量儀器上。方案采用三星S3C2410的ARM處理器進(jìn)行管理控制,處理數(shù)據(jù),界面顯示;Altera公司的Cyclone系列的1C12 FPGA器件用來進(jìn)行高速數(shù)據(jù)采集,提高了系統(tǒng)的實(shí)時性和集成化程度。 本文首先給出了ARM+FPGA架構(gòu)的總體設(shè)計。硬件方面,簡要討論了ARM處理器的特點(diǎn)和優(yōu)勢,F(xiàn)PGA在高速采集和并行性上的優(yōu)勢,給出了硬件的總體結(jié)構(gòu)和主要部件及相關(guān)接口。軟件方面,研究了基于嵌入式Linux的嵌入式系統(tǒng)的構(gòu)建和BootLoader的啟動以及內(nèi)核和根文件系統(tǒng)的結(jié)構(gòu),構(gòu)建了嵌入式Linux系統(tǒng)包括建立交叉開發(fā)環(huán)境,修改移植BootLoader和裁減移植Linux內(nèi)核,并且根據(jù)課題實(shí)際需要精簡建立了根文件系統(tǒng)。 為了滿足測量儀器的實(shí)時性,設(shè)計了ARM與FPGA的高速數(shù)據(jù)采集接口。進(jìn)行了FPGA內(nèi)部與ARM接口相關(guān)部分的硬件電路設(shè)計;通過分析ARM與FPGA內(nèi)部時序的差異,針對ARM與FPGA內(nèi)部FIFO時序不匹配的問題,解決了測量儀器中高速數(shù)據(jù)采集與處理速度不匹配的問題。接著,通過研究Linux設(shè)備驅(qū)動基本原理和驅(qū)動程序的開發(fā)過程,設(shè)計了Linux下的FPGA數(shù)據(jù)采集接口驅(qū)動程序,并且實(shí)現(xiàn)了中斷傳輸。使得FPGA芯片通過高效可靠的驅(qū)動程序可以很好的與ARM進(jìn)行通訊。 最后為了方便用戶操作,進(jìn)行了人機(jī)交互系統(tǒng)的設(shè)計。為了降低成本和提高實(shí)用性利用FPGA芯片剩余的資源實(shí)現(xiàn)了對PS/2鍵盤鼠標(biāo)接口的控制,應(yīng)用到系統(tǒng)中,大大提高了人機(jī)交互能力;通過比較分析目前比較流行的幾種嵌入式GUI圖形設(shè)計工具的優(yōu)缺點(diǎn),結(jié)合課題的實(shí)際情況選擇了MiniGUI作為課題圖形界面的開發(fā)。根據(jù)具體要求設(shè)計了適合測量儀器方面上使用的人機(jī)交互界面,并且移植到了ARM平臺上,給測量儀器的使用提供了更好的交互操作。 本課題完成了嵌入式Linux開發(fā)環(huán)境的建立,針對課題實(shí)際硬件電路設(shè)計修改移植了bootloader,裁減移植了內(nèi)核以及根文件系統(tǒng)的建立;設(shè)計了FPGA內(nèi)部硬件電路,解決了接口中ARM與FPGA時序不匹配的問題,實(shí)現(xiàn)了ARM與FPGA之間的高速數(shù)據(jù)采集;設(shè)計了高速采集接口在嵌入式Linux下的驅(qū)動程序以及中斷傳輸和應(yīng)用程序;合理設(shè)計了適合測量儀器使用的人機(jī)交互界面,并巧妙設(shè)計了PS/2鍵盤鼠標(biāo)接口,進(jìn)一步提高了交互操作。
標(biāo)簽: ARMFPGA 嵌入式系統(tǒng)設(shè)計 測量儀器
上傳時間: 2013-06-21
上傳用戶:01010101
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1