C51_3X3鍵盤掃描程序 包括鍵消抖延時函,掃描算法
標簽: 51 鍵盤掃描程序 延時
上傳時間: 2015-08-25
上傳用戶:wangzhen1990
已知單位負反饋系統被控對象的傳函為: • 設計滯后-超前校正裝置,使校正后的系統滿足: • (1).在單位斜坡信號作用下,Kv=10s^(-1) • (2).校正后相角裕度³ 45° • (3).系統校正后剪切頻率wc ³ 1.5s^(-1) • (4).時域性能指標:s%£ 30%,Tp £ 2s,Ts £ 6s
標簽: 8226 822 單位
上傳時間: 2014-07-27
上傳用戶:qlpqlq
在移植成功ucos核的基礎上擴充了該操作系統的許多沒有功能。如文件系統,tcp/ip協議棧,GUI等,非常實用。也是前面前幾個源碼所用庫文件的源碼程序。
標簽: ucos 移植 操作系統 文件系統
上傳時間: 2015-08-26
上傳用戶:love1314
類似于驅動向導的程序(函代碼),可以方便的生成驅動的框架!
標簽: 驅動 程序 代碼
上傳時間: 2015-08-27
上傳用戶:003030
探討RISC32處理器設計中三個關鍵問題包括多媒體指令集擴展設計、流水線微結構優化設計以及使RISC32成為一個真正IP核的其他相關設計問題
標簽: RISC 32 IP核 處理器
上傳時間: 2014-08-09
上傳用戶:hwl453472107
2006altera大賽-基于軟核Nios的寬譜正弦信號發生器設計:摘要:本設計運用了基于 Nios II 嵌入式處理器的 SOPC 技術。系統以 ALTERA公司的 Cyclone 系列 FPGA 為數字平臺,將微處理器、總線、數字頻率合成器、存儲器和 I/O 接口等硬件設備集中在一片 FPGA 上,利用直接數字頻率合成技術、數字調制技術實現所要求波形的產生,用 FPGA 中的 ROM 儲存 DDS 所需的波形表,充分利用片上資源,提高了系統的精確度、穩定性和抗干擾性能。使用新的數字信號處理(DSP)技術,通過在 Nios 中軟件編程解決 不同的調制方式的實現和選擇。系統頻率實現 1Hz~20MHz 可調,步進達到了1Hz;完成了調幅、調頻、二進制 PSK、二進制 ASK、二進制 FSK 調制和掃頻輸出的功能。
標簽: Nios Cyclone altera ALTERA
上傳時間: 2015-09-02
上傳用戶:coeus
基于ARM核的GPS接收機的設計 介紹了GPS 接收機的原理以及一款GPS 接收機的實際設計。該GPS 接收機采用Zarlink 公司生產的GP2015 芯片作為 接收機的射頻前端, 內嵌ARM7 核的GP4020 芯片作為接收機的數字基帶處理器, 并闡述了外圍擴展電路及軟件設計。該GPS 接收 機消除了以往處理器數據處理的瓶頸效應, 體積小, 功耗低
標簽: GPS 接收機 Zarlink 2015
上傳時間: 2015-09-03
上傳用戶:tedo811
JAVA網頁特效180招;本書收集網路上數百種的JAVA特效,篩選出較常用、較吸引人的180種特效,並透過功能面的分類方式,讓讀者可以輕易索引到所需要的特效。
標簽: JAVA 180
上傳時間: 2014-01-17
上傳用戶:CHENKAI
c/c++ 寫的羅馬數字與拉丁數字轉換的小程式和源碼
標簽: 程式
上傳時間: 2013-12-22
上傳用戶:dongbaobao
這個源碼是用altera公司的開發工具NIOS II IDE開發的基于軟核處理器的AD、DA控制程序,通過spi 核控制AD、DA的時序,實現正弦波發送和接收
標簽: altera NIOS IDE II
上傳時間: 2015-09-11
上傳用戶:上善若水
蟲蟲下載站版權所有 京ICP備2021023401號-1