隨著電子技術(shù)和計算機技術(shù)的飛速發(fā)展,視頻圖像處理技術(shù)近年來得到極大的重視和長足的發(fā)展,其應(yīng)用范圍主要包括數(shù)字廣播、消費類電子、視頻監(jiān)控、醫(yī)學(xué)成像及文檔影像處理等領(lǐng)域。當前視頻圖像處理主要問題是當處理的數(shù)據(jù)量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構(gòu)成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設(shè)計,主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標準,來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結(jié)束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進行程序測試與運行,并分析仿真結(jié)果,驗證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當?shù)乃阕樱捎霉ぞ進ATLAB、System Generator for DSP和ISE,利用模塊構(gòu)建方式,搭建視頻算法平臺,實現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點是采用新的開發(fā)環(huán)境System Generator for DSP實現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強、設(shè)計周期短、驗證方便、是視頻圖像處理發(fā)展的必然趨勢。
標簽: FPGA 視頻圖像 處理系統(tǒng)
上傳時間: 2013-07-28
上傳用戶:lingzhichao
隨著多媒體技術(shù)的發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。它的發(fā)展主要依賴于兩個性質(zhì)不同、自成體系但又緊密相關(guān)的研究領(lǐng)域:圖像處理算法及其相應(yīng)的電路實現(xiàn)。圖像處理系統(tǒng)的硬件實現(xiàn)—般有三種方式:專用的圖像處理器件集成芯片(Application Specific Integrated Circuit)、數(shù)字信號處理器(Digital Signal Process)和現(xiàn)場可編程門陣列(Field Programmable Gate Array)以及相關(guān)電路組成。它們可以實時高速完成各種圖像處理算法。圖像處理中,低層的圖像預(yù)處理的數(shù)據(jù)量很大,要求處理速度快,但運算結(jié)果相對比較簡單。相對于其他兩種方式,基于FPGA的圖像處理方式的系統(tǒng)更適合于圖像的預(yù)處理。本文設(shè)計了—種基于FPGA的小波域圖像去噪系統(tǒng)。首先,闡述了基于小波變換的圖像去噪算法原理,重點討論了小波鄰域閾值(NeighShrink)去噪算法,并給出了該算法相應(yīng)的Matlab 仿真;然后,為了改進鄰域閾值去噪算法中對每個分解子帶都采用相同鄰域和閾值的缺點,本文提出了基于最小二乘支持向量機(LS-SVM)分類的鄰域閾值去噪算法和以斯坦無偏估計 (SURE)為準則同時結(jié)合小波系數(shù)尺度間關(guān)系的鄰域閾值去噪算法。經(jīng)Matlab實驗表明,相比于其他幾種經(jīng)典算法,本文提出的兩種改進算法在濾除噪聲的同時能更好地保護圖像細節(jié),并在較高噪聲情況下能獲得更高的峰值信噪比。在此基礎(chǔ)上本文將提出的改進小波鄰域閾值去噪算法進行了相應(yīng)的簡化,以滿足低噪聲處理要求且易于在FPGA上實現(xiàn);最后,給出了基于 FPGA的小波鄰域閾值去噪系統(tǒng)的總體結(jié)構(gòu)和FPGA內(nèi)部各功能模塊的具體實現(xiàn)方案,包括二維離散小波變換模塊、二維離散小波逆變換模塊、SDRAM存儲器控制模塊、去噪計算模塊和系統(tǒng)核心控制模塊,并對各個系統(tǒng)模塊和整體進行了仿真驗證,結(jié)果表明本文設(shè)計的基于FPGA 的小波鄰域閾值去噪系統(tǒng)能滿足實際的圖像處理要求,具有一定的理論和實際應(yīng)用價值。關(guān)鍵詞:圖像處理系統(tǒng),F(xiàn)PGA,圖像去噪算法,小波變換
上傳時間: 2013-05-16
上傳用戶:450976175
現(xiàn)場可編程門陣列(FPGA)能夠減少電子系統(tǒng)的開發(fā)風(fēng)險和開發(fā)成本,縮短上市時間,降低維護升級成本,故廣泛地應(yīng)用在電子系統(tǒng)中。最新的FPGA都采用了層次化的布線資源結(jié)構(gòu),與以前的結(jié)構(gòu)發(fā)生了很大的變化。由于FPGA布線資源的固定性和有限性,因此需要開發(fā)適用于這種層次化的FPGA結(jié)構(gòu)并提高布線資源有效利用率的布線算法。同時由于晶體管尺寸的不斷減小,有必要在FPGA布線算法中考慮功耗和時序問題。 本論文所作的研究工作主要包括:提出一種基于Tile的FPGA結(jié)構(gòu)描述方法,對FPGA功耗模型和時序模型進行了研究,實現(xiàn)了考慮FPGA功耗、布線資源利用率的布線算法。 在FPGA結(jié)構(gòu)描述方面,本文在分析現(xiàn)代商用FPGA層次化結(jié)構(gòu)及學(xué)術(shù)上對FPGA描述方法的基礎(chǔ)上,提出一種基于Tile的FPGA結(jié)構(gòu)描述。由于基本Tile的重復(fù)性,采用該方法可以簡化FPGA結(jié)構(gòu)的描述,同時由于該方法是以硬件結(jié)構(gòu)為根據(jù),為FPGA軟硬件提供了簡單而靈活的接口,該方法在原型系統(tǒng)中測試證明是正確的。 在FPGA功耗模型方面,本文研究了ASIC中關(guān)于電路功耗計算的基本方法,并將其應(yīng)用到FPGA功耗分析中。在模型中的采用了混合的功耗模型,包括動態(tài)功耗模型和靜態(tài)功耗模型。動態(tài)功耗的計算采用基于節(jié)點狀態(tài)轉(zhuǎn)換率的開關(guān)級動態(tài)功耗計算和邏輯塊宏模型,靜態(tài)功耗則采用基于公式計算的晶體管漏電功耗模型和邏輯塊基于仿真的LUT/MUX表達式計算模型。這些功耗模型將運用到我們后面的功耗計算和基于功耗驅(qū)動的布線算法中。 在FPGA布線算法研究和實現(xiàn)方面,本文在介紹基本的搜索算法之后,介紹了將FPGA硬件結(jié)構(gòu)轉(zhuǎn)變?yōu)镕PGA布線程序可識別的布線資源圖的方法,并將基本的搜索算法運用的FPGA布線資源圖上,實現(xiàn)FPGA的基于布通率的布線算法。在此基礎(chǔ)上,借鑒了FPGA時序分析方法,將時序分析作為布線算法的一子模塊,對基于時序的布線算法進行了研究;同時采用了FPGA功耗模型,在布線算法實現(xiàn)中考慮了動態(tài)功耗的問題。最后在布線算法中實現(xiàn)兩種啟發(fā)式策略以提高可布線資源有效利用率。
上傳時間: 2013-04-24
上傳用戶:long14578
M AT L A B是一個可視化的計算程序,被廣泛地使用于從個人計算機到超級計算機范圍內(nèi) 的各種計算機上。 M AT L A B包括命令控制、可編程,有上百個預(yù)先定義好的命令和函數(shù)。這些函數(shù)能通過 用戶自定義函數(shù)進一步擴展。 M AT L A B有許多強有力的命令。例如, M AT L A B能夠用一個單一的命令求解線性系統(tǒng), 能完成大量的高級矩陣處理。 M AT L A B有強有力的二維、三維圖形工具。 M AT L A B能與其他程序一起使用。例如, M AT L A B的圖形功能,可以在一個 F O RT R A N 程序中完成可視化計
上傳時間: 2013-04-24
上傳用戶:xinshou123456
基于verilog的fir濾波,并帶matlab仿真
上傳時間: 2013-08-21
上傳用戶:qiaoyue
風(fēng)電的隨機性改變了傳統(tǒng)的機組組合模型。為了計及風(fēng)電隨機性、更好地利用好風(fēng)電,運用機會約束的方法考慮風(fēng)電隨機對機組組合的影響,提出一種可既避免模型復(fù)雜化又計及風(fēng)電隨機性的機組組合模型,并用隨機模擬的方法來實現(xiàn)風(fēng)電隨機性的機會約束。通過算例證明模型的正確性。
上傳時間: 2013-10-27
上傳用戶:tianming222
特點: 精確度0.1%滿刻度 可作各式數(shù)學(xué)演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設(shè)計 尺寸小,穩(wěn)定性高
標簽: 微電腦 數(shù)學(xué)演算 隔離傳送器
上傳時間: 2014-12-23
上傳用戶:ydd3625
行為級仿真是提高流水線(Pipeline)ADC設(shè)計效率的重要手段。建立精確的行為級模型是進行行為級仿真的關(guān)鍵。本文采用基于電路宏模型技術(shù)的運算放大器模型,構(gòu)建了流水線ADC的行為級模型并進行仿真。為驗證提出模型的精度,以一個7位流水線ADC為例,分別進行了電路級與行為級的仿真,并做了對比。結(jié)果表明這樣構(gòu)建的行為級模型能較好地反映實際電路的特性,同時仿真時間大大縮短。
上傳時間: 2013-10-18
上傳用戶:zsjinju
采用三維泊松方程和二維薛定諤方程自洽求解方法,建立量子點接觸器件(QPC)內(nèi)的電勢分布和二維電子氣層的電子密度分布的準三維模型及模擬方法,并將模擬結(jié)果與傳統(tǒng)的Buttiker鞍型電勢分布進行比較。
上傳時間: 2013-10-18
上傳用戶:ZOULIN58
這個 天正建筑8.5破解版支持最新AutoCAD2012 CAD即計算機輔助設(shè)計(CAD-Computer Aided Design) 利用計算機及其圖形設(shè)備幫助設(shè)計人員進行設(shè)計工作 。簡稱cad。 在工程和產(chǎn)品設(shè)計中,計算機可以幫助設(shè)計人員擔(dān)負計算、信息存儲和制圖等項工作。CAD還包含:電氣CAD、外貿(mào)結(jié)算CAD、加拿大元、冠狀動脈性心臟病、計算機輔助診斷、服裝CAD等含義。 天正建筑8.5/8.0注冊機是一款通用的天正建筑注冊機,可以用于天正建筑8.5注冊算號,以及天正建筑8.0等低版本注冊算號 下面順便提供兩組免費天正建筑注冊碼 機器碼:nf0def108c175002682b52cda 注冊碼:2F1091EF97ADFD859F077AE93D14E388CBD52D128DBF8395DC 機器碼:N984BE1A8F64990004E4B4CB4 注冊碼:2F6F48D81D9E4A856BFBBF4798248713860848FC7DCCC4372C 使用方法:將壓縮包全部下載后解壓,安裝雖然顯示是試用版,但等下破解后就是正式版了! 加壓安裝后,打開軟件,會提示輸入注冊碼,這時打開注冊機,選天正建筑8.0破解,將授權(quán)碼復(fù)制到注冊機中,再點計算注冊碼,將計算出的注冊碼,復(fù)制到之前打開的天正軟件中,即注冊完成!! 1、墻、柱、墻體造型、凸窗擋板、門窗套全面支持繪保溫層。 2、門窗系統(tǒng)大幅度改進。新增在同一洞口插入多個門窗、門窗編號 利用AutoCAD圖形平臺開發(fā)的最新一代建筑軟件TArch 8.5,繼續(xù)以先進的建筑對象概念服務(wù)于建筑施工圖設(shè)計,成為建筑CAD的首選軟件,同時天正建筑對象創(chuàng)建的建筑模型已經(jīng)成為天正日照、節(jié)能、給排水、暖通、電氣等系列軟件的數(shù)據(jù)來源,很多三維渲染圖也基于天正三維模型制作而成。 2008年9月天正建筑TArch軟件通過建設(shè)部科技成果的評估,在建筑設(shè)計領(lǐng)域二次開發(fā)方面達到國際先進水平。 天正表格使用了先進的表格對象,其交互界面類似Excel的電子表格編輯界面。表格對象具有層次結(jié)構(gòu),用戶可以完整地把握如何控制表格的外觀表現(xiàn),制作出有個性化的表格。更值得一提的是,天正表格還實現(xiàn)了與Excel的數(shù)據(jù)雙向交換,使工程制表同辦公制表一樣方便高效。 強大的圖庫管理系統(tǒng)和圖塊功能 天正的圖庫管理系統(tǒng)采用先進的編程技術(shù),支持貼附材質(zhì)的多視圖圖塊,支持同時打開多個圖庫的操作。 【天正建筑8.5破解版特色功能】 主要包括交互技術(shù)、圖形變換技術(shù)、曲面造型和實體造型技術(shù)等。 在計算機輔助設(shè)計中,交互技術(shù)是必不可少的。交互式cad系統(tǒng), 指用戶在使用計 cad系統(tǒng) 算機系統(tǒng)進行設(shè)計時,人和機器可以及時地交換信息。采用交互式系統(tǒng),人們可以邊構(gòu)思 、邊打樣、邊修改,隨時可從圖形終端屏幕上看到每一步操作的顯示結(jié)果,非常直觀。 圖形變換的主要功能是把用戶坐標系和圖形輸出設(shè)備的坐標系聯(lián)系起來;對圖形作平移、旋轉(zhuǎn)、縮放、透視變換 ;通過矩陣運算來實現(xiàn)圖形變換。 計算機設(shè)計自動化 計算機自身的cad,旨在實現(xiàn)計算機自身設(shè)計和研制過程的自動化或半自動化。研究內(nèi)容包括功能設(shè)計自動化和組裝設(shè)計自動化,涉及計算機硬件描述語言、系統(tǒng)級模擬、自動邏輯綜合、邏輯模擬、微程序設(shè)計自動化、自動邏輯劃分、自動布局布線,以及相應(yīng)的交互圖形系統(tǒng)和工程數(shù)據(jù)庫系統(tǒng)。集成電路 cad有時也列入計算機設(shè)計自動化的范圍
上傳時間: 2013-11-01
上傳用戶:zwei41
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1