亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模型開發(fā)(fā)

  • (臺達(dá))開關(guān)電源基本原理與設(shè)計(jì)介紹

    (臺達(dá))開關(guān)電源基本原理與設(shè)計(jì)介紹,比較實(shí)用

    標(biāo)簽: 開關(guān)電源

    上傳時間: 2013-06-15

    上傳用戶:ybysp008

  • 火車模型DCC控制電路圖

    火車模型 基于NRMA DCC協(xié)議的數(shù)碼控制器

    標(biāo)簽: DCC 火車 模型 控制電路圖

    上傳時間: 2013-07-13

    上傳用戶:ynsnjs

  • 超小模型用的電磁舵制作詳解

    一種可用于超小型模型的舵機(jī),只有0.5cm*0.5cm大小,希望對于想動手的人有些幫助

    標(biāo)簽: 模型 電磁

    上傳時間: 2013-07-07

    上傳用戶:2404

  • 光電子器件模型與OEIC模擬

    光電子器件模型與OEIC模擬 作者:陳維友;楊樹人;劉式墉 本書是作者多年來在光電子器件電路模型和光電集成回路計(jì)算機(jī)輔助分析研究方面的工作總結(jié)。

    標(biāo)簽: OEIC 光電子器件 模型 模擬

    上傳時間: 2013-04-24

    上傳用戶:lty6899826

  • 幾種用于FPGA的新型有效混合布線算法

    采用現(xiàn)場可編程門陣列(FPGA)可以快速實(shí)現(xiàn)數(shù)字電路,但是用于生成FPGA編程的比特流文件的CAD工具在編制大規(guī)模電路時常常需要數(shù)小時的時間,以至于許多設(shè)計(jì)者甚至通過在給定FPGA上采用更多的資源,或者以犧牲電路速度為代價來提高編制速度。電路編制過程中大部分時間花費(fèi)在布線階段,因此有效的布線算法能極大地減少布線時間。 許多布線算法已經(jīng)被開發(fā)并獲得應(yīng)用,其中布爾可滿足性(SAT)布線算法及幾何查找布線算法是當(dāng)前最為流行的兩種。然而它們各有缺點(diǎn):基于SAT的布線算法在可擴(kuò)展性上有很大缺陷;幾何查找布線算法雖然具有廣泛的拆線重布線能力,但當(dāng)實(shí)際問題具有嚴(yán)格的布線約束條件時,它在布線方案的收斂方面存在很大困難。基于此,本文致力于探索一種能有效解決以上問題的新型算法,具體研究工作和結(jié)果可歸納如下。 1、在全面調(diào)查FPGA結(jié)構(gòu)的最新研究動態(tài)的基礎(chǔ)上,確定了一種FPGA布線結(jié)構(gòu)模型,即一個基于SRAM的對稱陣列(島狀)FPGA結(jié)構(gòu)作為研究對象,該模型僅需3個適合的參數(shù)即能表示布線結(jié)構(gòu)。為使所有布線算法可在相同平臺上運(yùn)行,選擇了美國北卡羅來納州微電子中心的20個大規(guī)模電路作為基準(zhǔn),并在布線前采用VPR399對每個電路都生成30個布局,從而使所有的布線算法都能夠直接在這些預(yù)制電路上運(yùn)行。 2、詳細(xì)研究了四種幾何查找布線算法,即一種基本迷宮布線算法Lee,一種基于協(xié)商的性能驅(qū)動的布線算法PathFinder,一種快速的時延驅(qū)動的布線算法VPR430和一種協(xié)商A

    標(biāo)簽: FPGA 布線算法

    上傳時間: 2013-05-18

    上傳用戶:ukuk

  • PWM控制器SG3525的兩種宏模型

    給出了SG3525的兩種宏模型,以及如何建模!

    標(biāo)簽: 3525 PWM SG 控制器

    上傳時間: 2013-04-24

    上傳用戶:@小小羊

  • clue-s模型

    模型區(qū)域土地利用變化,協(xié)調(diào)土地利用需求與布局。

    標(biāo)簽: clue-s 模型

    上傳時間: 2013-06-22

    上傳用戶:ainimao

  • 《COM技術(shù)內(nèi)幕(微軟組件對象模型)》

    ·詳細(xì)說明:《COM技術(shù)內(nèi)幕(微軟組件對象模型)》清華大學(xué)出版社

    標(biāo)簽: COM 微軟 對象模型

    上傳時間: 2013-05-26

    上傳用戶:hn891122

  • 有源濾波器Matlab仿真模型

    基于瞬時無功功率理論、滯環(huán)電流控制的三相電力有源濾波器Matlab仿真模型

    標(biāo)簽: Matlab 有源濾波器 仿真模型

    上傳時間: 2013-04-24

    上傳用戶:teddysha

  • 基于FPGA模型化設(shè)計(jì)的雷達(dá)信號

    隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應(yīng)用,使得基于FPGA數(shù)字信號處理的實(shí)現(xiàn)在雷達(dá)信號處理中有著重要地位。模型化設(shè)計(jì)是一種自頂向下的面向FPGA的快速原型驗(yàn)證法,它不僅降低了FPGA設(shè)計(jì)門檻,而且縮短了開發(fā)周期,提高了設(shè)計(jì)效率。這使得FPGA模型化設(shè)計(jì)成為了FPGA系統(tǒng)設(shè)計(jì)的發(fā)展趨勢。本文針對常見雷達(dá)信號處理模塊的FPGA模型化實(shí)現(xiàn),在以下幾個方面展開研究:首先對基于FPGA的模型化設(shè)計(jì)方法進(jìn)行了研究,給出了模型化設(shè)計(jì)方法的發(fā)展現(xiàn)狀和趨勢,并對本文中使用的模型化設(shè)計(jì)方法的軟件工具System Generator和AccelDSP進(jìn)行了介紹。其次使用這兩種軟件工具對FIR濾波器進(jìn)行了模型化設(shè)計(jì)并同RTL(寄存器傳輸級)設(shè)計(jì)方法進(jìn)行對比,全面分析了模型化設(shè)計(jì)方法和RTL設(shè)計(jì)方法的優(yōu)缺點(diǎn)。然后在簡明闡述雷達(dá)信號處理原理的基礎(chǔ)上,使用System Generator對數(shù)字下變頻(DDC)、脈沖壓縮、動目標(biāo)顯示(MTI)及恒虛警(CFAR)處理等雷達(dá)信號處理模塊進(jìn)行了自頂向下的模型化設(shè)計(jì)。在Simulink中進(jìn)行了功能仿真驗(yàn)證,生成了HDL代碼,并在Xilinx FPGA中進(jìn)行了RTL的時序仿真分析。關(guān)鍵詞:雷達(dá)信號處理 FPGA 模型化設(shè)計(jì) System Generator AccelDSP

    標(biāo)簽: FPGA 模型 雷達(dá)信號

    上傳時間: 2013-07-25

    上傳用戶:zhangsan123

主站蜘蛛池模板: 泰安市| 贺兰县| 乌苏市| 巴彦县| 湾仔区| 乌兰浩特市| 灵寿县| 仁寿县| 二连浩特市| 当雄县| 尤溪县| 和平区| 万山特区| 宽城| 青海省| 梅州市| 福安市| 宿迁市| 哈巴河县| 茌平县| 云和县| 泸水县| 辽阳市| 任丘市| 扎兰屯市| 祁阳县| 溧水县| 阿合奇县| 鄂尔多斯市| 宁城县| 乌拉特前旗| 道真| 于田县| 沅江市| 淮滨县| 平谷区| 叙永县| 定结县| 苏州市| 衡东县| 海原县|