亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模式分析

模式分析是根據分析的目的找出復雜模式的組成成分、各成分之間的相互關系和相應的符號描述的模式識別方法。
  • 海事衛(wèi)星突發(fā)信號位同步檢測

    碼元定時恢復(位同步)技術是數(shù)字通信中的關鍵技術。位同步信號本身的抖動、錯位會直接降低通信設備的抗干擾性能,使誤碼率上升,甚至會使傳輸遭到完全破壞。尤其對于突發(fā)傳輸系統(tǒng),快速、精確的定時同步算法是近年來研究的一個焦點。本文就是以Inmarsat GES/AES數(shù)據接收系統(tǒng)為背景,研究了突發(fā)通信傳輸模式下的全數(shù)字接收機中位同步方法,并予以實現(xiàn)。 本文系統(tǒng)地論述了位同步原理,在此基礎上著重研究了位同步的系統(tǒng)結構、碼元定時恢復算法以及衡量系統(tǒng)性能的各項指標,為后續(xù)工作奠定了基礎。 首先根據衛(wèi)星系統(tǒng)突發(fā)信道傳輸?shù)奶攸c分析了傳統(tǒng)位同步方法在突發(fā)系統(tǒng)中的不足,接下來對Inmarsat系統(tǒng)的短突發(fā)R信道和長突發(fā)T信道的調制方式和幀結構做了細致的分析,并在Agilent ADS中進行了仿真。 在此基礎上提出了一種充分利用報頭前導比特信息的,由滑動平均、閾值判斷和累加求極值組成的快速報頭時鐘捕獲方法,此方法可快速精準地完成短突發(fā)形式下的位同步,并在FPGA上予以實現(xiàn),效果良好。 在長突發(fā)形式下的報頭時鐘捕獲后還需要對后續(xù)數(shù)據進行位同步跟蹤,在跟蹤過程中本論文首先用DSP Builder實現(xiàn)了插值環(huán)路的位同步算法,進行了Matlab仿真和FPGA實現(xiàn)。并在插值環(huán)路的基礎上做出改進,提出了一種新的高效的基于移位算法的位同步方案并予以FPGA實現(xiàn)。最后將移位算法與插值算法進行了性能比較,證明該算法更適合于本項目中Inmarsat的長突發(fā)信道位同步跟蹤。 論文對兩個突發(fā)信道的位同步系統(tǒng)進行了理論研究、算法設計以及硬件實現(xiàn)的全過程,滿足系統(tǒng)要求。

    標簽: 海事衛(wèi)星 信號 位同步 檢測

    上傳時間: 2013-04-24

    上傳用戶:zukfu

  • 數(shù)字音頻廣播中OFDM調制的研究與實現(xiàn)

    正交頻分復用(OFDM)是一種無線環(huán)境下的高速傳輸技術,它使用一系列低速子載波并行傳輸數(shù)據,具有抗多徑干擾的能力、能以很高的頻譜利用率實現(xiàn)高速數(shù)據傳輸?shù)葍?yōu)點。數(shù)字音頻廣播(DAB)系統(tǒng)中采用OFDM調制技術。 本文首先概述了OF'DM的基本原理和實現(xiàn)方法,分析了DAB中不同模式下OFDM調制的參數(shù)和特點。實現(xiàn)OFDM的核心技術是快速傅立葉變換(FFT)。本文在分析研究了多種FFT算法的基礎上選擇了最適合FPGA實現(xiàn)的,滿足DAB系統(tǒng)中OFDM調制要求的FFT算法,即將2048點FFT分解為基-4和基-2混合基算法。 本文研究重點是使用FPGA實現(xiàn)2048點復數(shù)FFT處理器。2048點FFT由五級基-4運算和一級基-2運算組成。針對這一算法以及FPGA特點,進行系統(tǒng)結構設計、各個模塊設計、FPGA實現(xiàn)和測試。一個基-4和基-2復用的蝶形運算模塊是整個FFT處理器的核心部分。此外系統(tǒng)還包括:系統(tǒng)控制模塊,地址產生模塊,RAM和ROM。本文特別針對2048點按頻率抽取基-4/2順序處理的FFT處理器提出了一種巧妙的數(shù)據地址和旋轉因子地址生成的方法。 仿真和驗證表明,運算的結果可以達到一定的精度要求,運算速度滿足系統(tǒng)要求,說明該OFDM調制器的設計是可行的,可以應用于DAB系統(tǒng)中

    標簽: OFDM 數(shù)字音頻廣播 調制

    上傳時間: 2013-06-05

    上傳用戶:star_in_rain

  • 基于FPGA的軟件無線電通信平臺

    軟件無線電技術作為一種新的通信技術,其基本思想是構造一個通用硬件平臺,使寬帶A/D,D/A盡量靠近天線,在數(shù)字域完成信號處理,通過選用不同軟件模塊即可實現(xiàn)不同的通信功能,這樣大大縮短了電臺的研發(fā)周期。該技術在通信(尤其是在移動通信)領域有著迫切的需求和廣闊的應用前景。 本文闡述了軟件無線電的基礎理論,對信號采樣理論、多速率信號處理技術、高效數(shù)字濾波器、數(shù)字正交變換理論進行了分析和研究。從目前器件發(fā)展水平和實驗研究條件出發(fā),設計了一個基于FPGA的軟件無線電通信平臺。設計采用了中頻數(shù)字化處理的硬件平臺結構,選用Altera Cyclone系列FPGA作為信號處理和總體控制配置的核心,并結合專用通信芯片,數(shù)字上變頻器AD9856和數(shù)字下變頻器AD6654來實現(xiàn)該平臺。采用VHDL和Verilog HDL語言對時分復用模塊、信道編解碼模塊、調制解調模塊等進行了模塊化設計,并對電路板設計過程中系統(tǒng)的配置和控制、無源濾波器設計、阻抗匹配電路設計等問題進行了詳細的討論,最后對印制電路板進行測試和調試,獲得了預期的效果。 本文給出的設計方案,大大簡化了數(shù)字通信系統(tǒng)的硬件設備,具有較強的通用性和靈活性,通過修改系統(tǒng)參數(shù)和配置程序,即可適應不同的通信模式和信道狀況,充分體現(xiàn)了軟件無線電的優(yōu)勢。該平臺不僅僅能應用在通信設備上,在許多系統(tǒng)驗證平臺、測試設備中均可應用,頗具實用價值。

    標簽: FPGA 軟件無線電 通信平臺

    上傳時間: 2013-07-21

    上傳用戶:淺言微笑

  • 基于FPGA的視頻圖像處理系統(tǒng)

    隨著電子技術和計算機技術的飛速發(fā)展,視頻圖像處理技術近年來得到極大的重視和長足的發(fā)展,其應用范圍主要包括數(shù)字廣播、消費類電子、視頻監(jiān)控、醫(yī)學成像及文檔影像處理等領域。當前視頻圖像處理主要問題是當處理的數(shù)據量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉換芯片SAA7113,完成視頻圖像采集模塊的設計,主要分三步完成:1)配置視頻轉換芯片的工作模式,完成視頻轉化芯片SAA7113的初始化:2)通過分析輸出數(shù)據流的格式標準,來識別奇偶場信號、場消隱信號和有效行數(shù)據的開始和結束信號三種控制信號,并根據控制信號,用Verilog硬件描述語言編程實現(xiàn)圖像數(shù)據的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進行程序測試與運行,并分析仿真結果,驗證了數(shù)據采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當?shù)乃阕樱捎霉ぞ進ATLAB、System Generator for DSP和ISE,利用模塊構建方式,搭建視頻算法平臺,實現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點是采用新的開發(fā)環(huán)境System Generator for DSP實現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強、設計周期短、驗證方便、是視頻圖像處理發(fā)展的必然趨勢。

    標簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時間: 2013-07-28

    上傳用戶:lingzhichao

  • 基于FPGA技術的激光測距系統(tǒng)研究

    本文的研究內容是在激光測距項目基礎上進行的,分析了各種激光測距方法的利弊,最終選用脈沖激光測距的實現(xiàn)方式,并且對脈沖激光測距系統(tǒng)做了深入研究。 本文設計了以FPGA為核心的信號處理模塊,實現(xiàn)了對激光信號的編碼和譯碼、對激光發(fā)射控制時鐘的分頻、和內部PLL倍頻實現(xiàn)內部高頻計時時鐘等,提高了系統(tǒng)的精度和穩(wěn)定性。使用并行脈沖計數(shù)法,提高了計時精度,分析了可能產生誤差的原因,并且對結果做了相應的修正,減小了激光測距系統(tǒng)的誤差。并且制定了四種工作模式,可以根據不同的實際環(huán)境選擇相應的測距模式,以達到最好的測量效果。 在接收方面突破以往普通的被動接收方式,提出了利用窗函數(shù)接收回波的主動接收方式,結合窄帶濾光片的濾光效果,提高了系統(tǒng)的抗干擾性能。從課題要求出發(fā),本激光測距系統(tǒng)實現(xiàn)了體積小、功耗低的特點,測量距離相對較近(0.5-50米),屬于近距測量系統(tǒng)。

    標簽: FPGA 激光測距 系統(tǒng)研究

    上傳時間: 2013-04-24

    上傳用戶:wyaqy

  • 基于FPGA控制的高速數(shù)據采集系統(tǒng)

    數(shù)據采集系統(tǒng)是信號與信息處理系統(tǒng)中不可缺少的重要組成部分,同時也是軟件無線電系統(tǒng)中的核心模塊,在現(xiàn)代雷達系統(tǒng)以及無線基站系統(tǒng)中的應用越來越廣泛。為了能夠滿足目前對軟件無線電接收機自適應性及靈活性的要求,并充分體現(xiàn)在高性能FPGA平臺上設計SOC系統(tǒng)的思路,本文提出了由高速高精度A/D轉換芯片、高性能FPGA、PCI總線接口、DB25并行接口組成的高速數(shù)據采集系統(tǒng)設計方案及實現(xiàn)方法。其中FPGA作為本系統(tǒng)的控制核心和傳輸橋梁,發(fā)揮了極其重要的作用。通過FPGA不僅完成了系統(tǒng)中全部數(shù)字電路部分的設計,并且使系統(tǒng)具有了較高的可適應性、可擴展性和可調試性。 在時序數(shù)字邏輯設計上,充分利用FPGA中豐富的時序資源,如鎖相環(huán)PLL、觸發(fā)器,緩沖器FIFO、計數(shù)器等,能夠方便的完成對系統(tǒng)輸入輸出時鐘的精確控制以及根據系統(tǒng)需要對各處時序延時進行修正。 在存儲器設計上,采用FPGA片內存儲器。可根據系統(tǒng)需要隨時進行設置,并且能夠方便的完成數(shù)據格式的合并、拆分以及數(shù)據傳輸率的調整。 在傳輸接口設計上,采用并行接口和PCI總線接口的兩種數(shù)據傳輸模式。通過FPGA中的宏功能模塊和IP資源實現(xiàn)了對這兩種接口的邏輯控制,可使系統(tǒng)方便的在兩種傳輸模式下進行切換。 在系統(tǒng)工作過程控制上,通過VB程序編寫了應用于PC端的上層控制軟件。并通過并行接口實現(xiàn)了PC和FPGA之間的交互,從而能夠方便的在PC機上完成對系統(tǒng)工作過程的控制和工作模式的選擇。 在系統(tǒng)調試方面,充分利用QuartuslI軟件中自帶的嵌入式邏輯分析儀SignalTaplI,實時準確的驗證了在系統(tǒng)整個傳輸過程中數(shù)據的正確性和時序性,并極大的降低了用常規(guī)儀器觀測FPGA中眾多待測引腳的難度。 本文第四章針對FPGA中各功能模塊的邏輯設計進行了詳細分析,并對每個模塊都給出了精確的仿真結果。同時,文中還在其它章節(jié)詳細介紹了系統(tǒng)的硬件電路設計、并行接口設計、PCI接口設計、PC端控制軟件設計以及用于調試過程中的SignalTapⅡ嵌入式邏輯分析儀的使用方法,并且也對系統(tǒng)的仿真結果和測試結果給出了分析及討論。最后還附上了系統(tǒng)的PCB版圖、FPGA邏輯設計圖、實物圖及注釋詳細的相關源程序清單。

    標簽: FPGA 控制 高速數(shù)據 采集系統(tǒng)

    上傳時間: 2013-06-09

    上傳用戶:lh25584

  • 基于NiosⅡ的FPGACPU調試技術研究

    本文研究了基于Nios Ⅱ的FPGA-CPU調試技術。論文研究了NiosⅡ嵌入式軟核處理器的特性;實現(xiàn)了以Nios Ⅱ嵌入式處理器為核心的FPGA-CPU調試系統(tǒng)的軟、硬件設計;對兩種不同類型的FPGA-CPU進行了實際調試,對實驗數(shù)據進行了分析。 在硬件方面,為了控制和檢測FPGA-CPU,設計并實現(xiàn)了FPGA-CPU的控制電路、FPGA-CPU的內部通用寄存器組掃描電路、存儲器電路等;完成了各種外圍設備接口的設計;實現(xiàn)了調試系統(tǒng)的整體設計。 在軟件方面,設計了調試監(jiān)控軟件,完成了對FPGA-CPU運行的控制和信號狀態(tài)的監(jiān)測。這些信號包括地址和數(shù)據總線以及各種寄存器的數(shù)據等;實現(xiàn)了多種模式下的FPGA-CPU調試支持單時鐘調試、單步調試和軟件斷點多種調試模式。此外,設計了專用的編譯軟件,實現(xiàn)了基于不同指令系統(tǒng)的偽匯編程序編譯,提高了調試效率。 本文作者在實現(xiàn)了FPGA-CPU調試系統(tǒng)基礎上,對兩種指令系統(tǒng)不同、結構迥異的FPGA-CPU進行實際調試。調試結果表明,這種基于IP核的可復用設計技術,能夠在一個FPGA芯片內實現(xiàn)調試系統(tǒng)和FPGA-CPU的無縫連接,能夠有效地調試FPGA-CPU。

    標簽: FPGACPU Nios 調試 技術研究

    上傳時間: 2013-05-19

    上傳用戶:xinyuzhiqiwuwu

  • 高性能數(shù)據采集系統(tǒng)設計與實現(xiàn)

    數(shù)據采集系統(tǒng)是將傳感器輸出的模擬信號進行采集,轉換成數(shù)字信號,然后送入計算機進行處理,并按需要的形式輸出處理結果的系統(tǒng)。隨著計算機技術和電子信息技術的高速發(fā)展,數(shù)據采集結合先進的電子技術,已經能利用軟件來處理大量測量數(shù)據。近年來,對于數(shù)據采集系統(tǒng)的要求與日俱增,數(shù)據采集系統(tǒng)有著非常良好的應用前景。如今的數(shù)據采集技術已滲透到分析儀器、醫(yī)療器械、雷達、通訊、等技術領域。 本論文在研究了USB總線技術的基礎上,詳細介紹了一個基于USB和FPFA技術的數(shù)據采集系統(tǒng),包括硬件設計、固件設計、設備驅動程序設計和主機應用程序設計。在硬件設計部分,本文先介紹了數(shù)據采集芯片、FPGA以及USB2.0接口芯片F(xiàn)X2 CY7C68013的性能和特點,然后給出了具體的硬件設計方案;在固件設計部分,本文先介紹了FX2的固件架構,隨后詳細地介紹了CY7C68013GPIF接口模式的固件設計;在驅動程序開發(fā)部分,先引入了WDM驅動程序開發(fā)模型,然后介紹了本數(shù)據采集系統(tǒng)的USB設備驅動程序的設計;最后結合驅動程序完成了基于虛擬儀器LabVIEW的主機應用程序。

    標簽: 性能 數(shù)據采集 系統(tǒng)設計

    上傳時間: 2013-07-16

    上傳用戶:zjt20011220

  • 電源測量與分析入門手冊

    電源測量與分析入門手冊 本入門手冊將主要介紹如何使用示波器和專用軟件進行開關電源設計測量。兩個不同版本。都是中文的。 目錄 簡介 電源設計中的問題以及測量要求 示波器與電源測量 開關電源基礎 準備進行電源測量 在一次采集中同時測量100 伏和100 毫伏電壓 消除電壓探頭和電流探頭之間的時間偏差 消除探頭零偏和噪聲 電源測量中記錄長度的作用 識別真正的Ton 與Toff 轉換 有源器件測量:開關元件 開關器件的功率損耗理論 截止損耗 開通損耗 詳細了解SMPS 的功率損耗 安全工作區(qū) 動態(tài)導通電阻 di/dt dv/dt 無源器件測量:磁性元件 電感基礎 用示波器進行電感測量 磁性元件功率損耗基礎 用示波器進行磁性元件功率損耗測量 磁特性基礎 用示波器測量磁性元件特性 輸入交流供電測量 電源質量測量基礎 SMPS 的電源質量測量 用示波器測量電源質量 使用正確的工具 用示波器進行電源質量測量

    標簽: 電源測量 入門手冊

    上傳時間: 2013-07-03

    上傳用戶:jjj0202

  • H264視頻編碼器幀內預測系統(tǒng)設計

    H.264視頻編解碼標準以其高壓縮比、高圖像質量、良好的網絡適應性等優(yōu)點在數(shù)字電視廣播、網絡視頻流媒體傳輸、視頻實時通信等許多方面得到了廣泛應用。提高H.264幀內預測的速度,對于實時性要求較高的場合具有重大的意義。為此,論文在總結國內外相關研究的基礎上,針對H.264幀內預測的軟件實現(xiàn)具有運算量大、實時性差等缺點,提出了一種基于FPGA的高并行、多流水線結構的幀內預測算法的硬件實現(xiàn)。    論文在詳細闡述H.264幀內預測編碼技術的基礎上,分析了17種預測模式算法,通過Matlab仿真建模,直觀地給出了預測模式的預測效果,并在JM12.2官方驗證平臺上測試比較各種預測模式對編碼性能的影響,以此為根據對幀內預測模式進行裁剪。接著論文提出了基于FPGA的幀內預測系統(tǒng)的設計方案,將前段采集劍的RGB圖像通過色度轉換模塊轉換成YCbCr圖像,存入片外SDRAM中,控制模塊負責讀寫數(shù)掘送入幀內預測模塊進行處理。幀內預測模塊中,采用一種并行結構的可配置處理單元,即先求和再移位最后限幅的電路結構,來計算各預測模式下的預測值,極大地減小了預測電路的復雜度。針對預測模式選擇算法,論文采用多模式并行運算的方法,即多個結構相同的殘差計算模塊,同時計算各種預測模式對應的SATD值,充分發(fā)揮FPGA高速并行處理的能力。其中Hadamard變換使用行列分離的變換方法,采用蝶形快速變換、流水線設計提高硬件的工作效率。最后,論文設計了LCD顯示模塊直觀地顯示所得到的最佳預測模式。    整個幀內預測系統(tǒng)被劃分成多個功能模塊,采用層次化、模塊化的設計思想,并采用流水線結構和乒乓操作來提高系統(tǒng)的并行性、運行速度和總線利用率。所有模塊用Verilog語言設計,由Modelsim仿真和集成開發(fā)環(huán)境ISE9.1綜合。仿真與綜合結果表明,系統(tǒng)時鐘頻率最高達到106.7MHz。該設計在完成功能的基礎上,能夠較好地滿足實時性要求。論文對于研究基于FPGA的H.264視頻壓縮編碼系統(tǒng)進行了有益的探索,具有一定的實用價值。

    標簽: H264 視頻編碼器 幀內預測 系統(tǒng)設計

    上傳時間: 2013-07-21

    上傳用戶:ABCD_ABCD

主站蜘蛛池模板: 库尔勒市| 神木县| 常熟市| 双江| 温州市| 马关县| 望奎县| 科技| 浏阳市| 玉门市| 卓资县| 溧阳市| 福泉市| 泰州市| 阿克陶县| 田林县| 兴义市| 台东市| 安乡县| 普宁市| 南陵县| 轮台县| 丰都县| 东乡县| 准格尔旗| 新化县| 平南县| 谢通门县| 建始县| 永登县| 阿克陶县| 成安县| 江华| 西宁市| 疏附县| 来凤县| 大悟县| 广西| 潜江市| 高阳县| 东乌珠穆沁旗|