高性能ADC產(chǎn)品的出現(xiàn),給混合信號(hào)測(cè)試領(lǐng)域帶來(lái)前所未有的挑戰(zhàn)。并行ADC測(cè)試方案實(shí)現(xiàn)了多個(gè)ADC測(cè)試過(guò)程的并行化和實(shí)時(shí)化,減少了單個(gè)ADC的平均測(cè)試時(shí)間,從而降低ADC測(cè)試成本。本文實(shí)現(xiàn)了基于FPGA的ADC并行測(cè)試方法。在閱讀相關(guān)文獻(xiàn)的基礎(chǔ)上,總結(jié)了常用ADC參數(shù)測(cè)試方法和測(cè)試流程。使用FPGA實(shí)現(xiàn)時(shí)域參數(shù)評(píng)估算法和頻域參數(shù)評(píng)估算法,并對(duì)2個(gè)ADC在不同樣本數(shù)條件下進(jìn)行并行測(cè)試。 本研究通過(guò)在FPGA內(nèi)部實(shí)現(xiàn)ADC測(cè)試時(shí)域算法和頻域算法相結(jié)合的方法來(lái)搭建測(cè)試系統(tǒng),完成了音頻編解碼器WM8731L的控制模式接口、音頻數(shù)據(jù)接口、ADC測(cè)試時(shí)域算法和頻域算法的FPGA實(shí)現(xiàn)。整個(gè)測(cè)試系統(tǒng)使用Angilent33220A任意信號(hào)發(fā)生器提供模擬激勵(lì)信號(hào),共用一個(gè)FPGA內(nèi)部實(shí)現(xiàn)的采樣時(shí)鐘控制模塊。并行測(cè)試系統(tǒng)將WM8731.L片內(nèi)的兩個(gè)獨(dú)立ADC的串行輸出數(shù)據(jù)分流成左右兩通道,并對(duì)其進(jìn)行串并轉(zhuǎn)換。然后對(duì)左右兩個(gè)通道分別配置一個(gè)FFT算法模塊和時(shí)域算法模塊,并行地實(shí)現(xiàn)了ADC參數(shù)的評(píng)估算法。在樣本數(shù)分別為128和4096的實(shí)驗(yàn)條件下,對(duì)WM8731L片內(nèi)2個(gè)被測(cè).ADC并行地進(jìn)行參數(shù)評(píng)估,被測(cè)參數(shù)包括增益GAIN、偏移量OFFSET、信噪比SNR、信號(hào)與噪聲諧波失真比SINAD、總諧波失真THD等5個(gè)常用參數(shù)。實(shí)驗(yàn)結(jié)果表明,通過(guò)在FPGA內(nèi)配置2個(gè)獨(dú)立的參數(shù)計(jì)算模塊,可并行地實(shí)現(xiàn)對(duì)2個(gè)相同ADC的參數(shù)評(píng)估,減小單個(gè)ADC的平均測(cè)試時(shí)間。FPGA片內(nèi)實(shí)時(shí)評(píng)估算法的實(shí)現(xiàn)節(jié)省了測(cè)試樣本傳輸至自動(dòng)測(cè)試機(jī)PC端的時(shí)間。而且只需將HDL代碼多次復(fù)制,就可實(shí)現(xiàn)多個(gè)被測(cè)ADC在同一時(shí)刻并行地被評(píng)估,配置靈活。基于FPGA的ADC并行測(cè)試方法易于實(shí)現(xiàn),具有可行性,但由于噪聲的影響,測(cè)試精度有待進(jìn)一步提高。該方法可用于自動(dòng)測(cè)試機(jī)的混合信號(hào)選項(xiàng)卡或測(cè)試子系統(tǒng)。
標(biāo)簽: FPGA ADC 并行測(cè)試 方法研究
上傳時(shí)間: 2013-06-07
上傳用戶(hù):gps6888
·詳細(xì)說(shuō)明:MP3制作方法和原理圖(包括硬件部分知識(shí))-MP3 manufacture method and schematic diagram (including hardware partial knowledge) 文件列表: MP3制作 .......\新型MP3解碼芯片VS1001K及其應(yīng)用.files .......\.............
上傳時(shí)間: 2013-05-27
上傳用戶(hù):yph853211
·直流電機(jī)調(diào)速系統(tǒng)的設(shè)計(jì)方法探討
標(biāo)簽: 直流電機(jī) 調(diào)速系統(tǒng) 設(shè)計(jì)方法
上傳時(shí)間: 2013-05-16
上傳用戶(hù):天涯
ModelSim-Altera使用方法 ModelSim-Altera使用方法
標(biāo)簽: ModelSim-Altera
上傳時(shí)間: 2013-04-24
上傳用戶(hù):doudouzdz
·Microsoft Graph圖表嵌入式編程方法
標(biāo)簽: Microsoft Graph nbsp 圖表
上傳時(shí)間: 2013-05-24
上傳用戶(hù):kgylah
隨著經(jīng)濟(jì)的發(fā)展,科學(xué)技術(shù)的進(jìn)步,永磁電機(jī)的研發(fā)和控制技術(shù)都有了快速的發(fā)展。永磁電機(jī)的發(fā)展也帶來(lái)了永磁電機(jī)控制器的發(fā)展,電機(jī)控制器已經(jīng)由傳統(tǒng)的模擬元件控制器,逐漸轉(zhuǎn)向數(shù)模混合控制器、全數(shù)字控制器。基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA——Field Programmable Gate Array)的新一代數(shù)字電機(jī)控制技術(shù)得到越來(lái)越多的關(guān)注。現(xiàn)在的FPGA不僅實(shí)現(xiàn)了軟件需求和硬件設(shè)計(jì)的完美集合,還實(shí)現(xiàn)了高速與靈活性的完美結(jié)合,使其已超越了ASIC器件的性能和規(guī)模。在工業(yè)控制領(lǐng)域,F(xiàn)PGA雖然起步較晚,但是發(fā)展勢(shì)頭迅猛。 本文在介紹了傳統(tǒng)無(wú)刷直流電機(jī)控制技術(shù)的基礎(chǔ)上,分析了采用FPGA實(shí)現(xiàn)電機(jī)控制的優(yōu)點(diǎn)。詳細(xì)介紹了使用硬件編程語(yǔ)言,在FPGA中編程實(shí)現(xiàn)永磁無(wú)刷直流電機(jī)速度閉環(huán)控制的各個(gè)關(guān)鍵環(huán)節(jié),如:PI調(diào)節(jié)器、數(shù)字PWM等等。在實(shí)現(xiàn)永磁無(wú)刷直流電機(jī)速度閉環(huán)控制的同時(shí),將速度檢測(cè)環(huán)節(jié)采用FPGA實(shí)現(xiàn),減小了系統(tǒng)硬件開(kāi)銷(xiāo)。在實(shí)現(xiàn)單臺(tái)永磁無(wú)刷直流電機(jī)速度閉環(huán)控制的基礎(chǔ)上,本文在一片F(xiàn)PGA芯片上實(shí)現(xiàn)了多臺(tái)永磁無(wú)刷直流電機(jī)的速度閉環(huán)獨(dú)立控制系統(tǒng)。介紹了采用FPGA進(jìn)行多臺(tái)電機(jī)控制具有獨(dú)特的優(yōu)勢(shì),這些優(yōu)勢(shì)使得FPGA在實(shí)現(xiàn)多臺(tái)電機(jī)控制時(shí)非常方便,具有單片機(jī)(MCU)和數(shù)字信號(hào)處理器(DSP)無(wú)法比擬的優(yōu)點(diǎn)。文中對(duì)基于FPGA的單臺(tái)和多臺(tái)永磁無(wú)刷直流電機(jī)控制系統(tǒng)分別進(jìn)行了實(shí)驗(yàn)驗(yàn)證。 FPGA編程靈活,設(shè)計(jì)方便,本文在FPGA中實(shí)現(xiàn)了各種不同的PWM調(diào)制方式。從電路方面詳細(xì)分析了采用不同的PWM調(diào)制,換相時(shí)無(wú)刷直流電機(jī)母線(xiàn)的反向電流問(wèn)題。借助FPGA平臺(tái),對(duì)各種PWM調(diào)制方式進(jìn)行了實(shí)驗(yàn),對(duì)理論分析進(jìn)行了驗(yàn)證。 另外,本文介紹了目前非常流行的一種FPGA圖形化設(shè)計(jì)方法,即基于XSG(Xilinx System Generator)的FPGA設(shè)計(jì)。這種設(shè)計(jì)方法具有圖形化、模塊化的優(yōu)點(diǎn),大大方便了用戶(hù)的FPGA開(kāi)發(fā)設(shè)計(jì)。在XSG中建立的仿真系統(tǒng),區(qū)別于傳統(tǒng)的Simulink仿真,可以直接生成相應(yīng)的硬件編程語(yǔ)言代碼下載到FPGA中運(yùn)行。本文借助XSG軟件設(shè)計(jì)在XSG/Simulink中實(shí)現(xiàn)了永磁同步電機(jī)矢量控制系統(tǒng)的混合建模算法,并進(jìn)行了仿真。
標(biāo)簽: FPGA 永磁電機(jī) 控制系統(tǒng)
上傳時(shí)間: 2013-04-24
上傳用戶(hù):wangyi39
·直流電機(jī)試驗(yàn)方法+松下伺服電機(jī)使用手冊(cè)
標(biāo)簽: 直流電機(jī) 松下 伺服電機(jī) 使用手冊(cè)
上傳時(shí)間: 2013-06-10
上傳用戶(hù):朗朗乾坤
資料->【F】機(jī)械結(jié)構(gòu)->【F1】機(jī)械叢書(shū)->中國(guó)模具工程大典 (共9卷)->中國(guó)模具工程大典 第1卷 現(xiàn)代模具設(shè)計(jì)方法.pdf
標(biāo)簽: 模具 工程 設(shè)計(jì)方法
上傳時(shí)間: 2013-05-22
上傳用戶(hù):xauthu
在ALLEGRO中打印原件值方法,自己可以學(xué)會(huì)簡(jiǎn)單的allegro
上傳時(shí)間: 2013-05-16
上傳用戶(hù):xinshou123456
資料->【F】機(jī)械結(jié)構(gòu)->【F1】機(jī)械叢書(shū)->中國(guó)模具設(shè)計(jì)大典 (共5卷)->中國(guó)模具設(shè)計(jì)大典 第4卷 鍛模與粉末冶金模設(shè)計(jì) 1262頁(yè) 40.6M.pdf
上傳時(shí)間: 2013-06-22
上傳用戶(hù):yanming8525826
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1