亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模擬設(shè)(shè)計

  • zimo221取模軟件

    取模軟件

    標(biāo)簽: zimo 221 取模軟件

    上傳時間: 2013-11-19

    上傳用戶:tsfh

  • 諾基亞LCD3310液晶取模軟件

    諾基亞LCD3310液晶取模軟件

    標(biāo)簽: 3310 LCD 諾基亞 液晶取模

    上傳時間: 2013-10-18

    上傳用戶:問題問題

  • PCB阻抗匹配計算工具(附教程)

    附件是一款PCB阻抗匹配計算工具,點擊CITS25.exe直接打開使用,無需安裝。附件還帶有PCB連板的一些計算方法,連板的排法和PCB聯(lián)板的設(shè)計驗驗。 PCB設(shè)計的經(jīng)驗建議:       1.一般連板長寬比率為1:1~2.5:1,同時注意For FuJi Machine:a.最大進(jìn)板尺寸為:450*350mm,       2.針對有金手指的部分,板邊處需作掏空處理,建議不作為連板的部位.     3.連板方向以同一方向為優(yōu)先,考量對稱防呆,特殊情況另作處理.     4.連板掏空長度超過板長度的1/2時,需加補強邊.       5.陰陽板的設(shè)計需作特殊考量.       6.工藝邊需根據(jù)實際需要作設(shè)計調(diào)整,軌道邊一般不少於6mm,實際中需考量板邊零件的排布,軌道設(shè)備正常卡壓距離為不少於3mm,及符合實際要求下的連板經(jīng)濟性.       7.FIDUCIAL MARK或稱光學(xué)定位點,一般設(shè)計在對角處,為2個或4個,同時MARK點面需平整,無氧化,脫落現(xiàn)象;定位孔設(shè)計在板邊,為對稱設(shè)計,一般為4個,直徑為3mm,公差為±0.01inch.       8.V-cut深度需根據(jù)連板大小及基板板厚考量,角度建議為不少於45°.       9.連板設(shè)計的同時,需基於基板的分板方式考量<人工(治具)還是使用分板設(shè)備>.  10.使用針孔(郵票孔)聯(lián)接:需請考慮斷裂后的毛刺,及是否影響COB工序的Bonding機上的夾具穩(wěn)定工作,還應(yīng)考慮是否有無影響插件過軌道,及是否影響裝配組裝. 

    標(biāo)簽: PCB 阻抗匹配 計算工具 教程

    上傳時間: 2013-10-15

    上傳用戶:3294322651

  • 基于FPGA技術(shù)的偏振模色散自適應(yīng)補償技術(shù)設(shè)計與仿真

    我國的骨干通信網(wǎng)上的傳輸速率已經(jīng)向40 GB/s甚至是160 GB/s發(fā)展,傳輸線路以光纖作為主要的傳輸通道。與光纖相關(guān)的損耗和單模光纖的主要色散,即偏振模色散,不僅僅限制了光信號在通信過程中的傳輸距離,還很大程度上影響其通信容量。其中,偏振模色散對單模光纖高速和長距離通信的影響尤為突出。因此應(yīng)現(xiàn)代光纖通信技術(shù)網(wǎng)的高速發(fā)展的需要,把當(dāng)前流行的FPGA技術(shù)應(yīng)用到單模光纖的偏振模色散的自適應(yīng)補償技術(shù)中,用硬件描述語言來實現(xiàn),可以大大提高光纖的偏振模色散自適應(yīng)補償對實時性和穩(wěn)定性的要求。

    標(biāo)簽: FPGA 偏振模 仿真 補償技術(shù)

    上傳時間: 2014-01-22

    上傳用戶:wfeel

  • FPC模組軟板設(shè)計規(guī)范

    FPC模組軟板設(shè)計規(guī)范

    標(biāo)簽: FPC 模組 軟板 設(shè)計規(guī)范

    上傳時間: 2013-10-18

    上傳用戶:kernaling

  • 如何通過仿真有效提高數(shù)模混合設(shè)計性

    一 、數(shù)模混合設(shè)計的難點 二、提高數(shù)模混合電路性能的關(guān)鍵 三、仿真工具在數(shù)模混合設(shè)計中的應(yīng)用 四、小結(jié) 五、混合信號PCB設(shè)計基礎(chǔ)問答

    標(biāo)簽: 仿真 高數(shù)模混合

    上傳時間: 2013-10-31

    上傳用戶:bvdragon

  • GC0309模組設(shè)計指南

    GC0309模組設(shè)計指南

    標(biāo)簽: 0309 GC 模組 設(shè)計指南

    上傳時間: 2013-11-24

    上傳用戶:zhangzhenyu

  • pcb layout design(臺灣硬件工程師15年經(jīng)驗

    PCB LAYOUT 術(shù)語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • pcb layout規(guī)則

    LAYOUT REPORT .............. 1   目錄.................. 1     1. PCB LAYOUT 術(shù)語解釋(TERMS)......... 2     2. Test Point : ATE 測試點供工廠ICT 測試治具使用............ 2     3. 基準(zhǔn)點 (光學(xué)點) -for SMD:........... 4     4. 標(biāo)記 (LABEL ING)......... 5     5. VIA HOLE PAD................. 5     6. PCB Layer 排列方式...... 5     7.零件佈置注意事項 (PLACEMENT NOTES)............... 5     8. PCB LAYOUT 設(shè)計............ 6     9. Transmission Line ( 傳輸線 )..... 8     10.General Guidelines – 跨Plane.. 8     11. General Guidelines – 繞線....... 9     12. General Guidelines – Damping Resistor. 10     13. General Guidelines - RJ45 to Transformer................. 10     14. Clock Routing Guideline........... 12     15. OSC & CRYSTAL Guideline........... 12     16. CPU

    標(biāo)簽: layout pcb

    上傳時間: 2013-10-29

    上傳用戶:1234xhb

  • 共模干擾差模干擾及其抑制技術(shù)分析

    共模干擾和差模干擾是電子、 電氣產(chǎn)品上重要的干擾之一,它們 可以對周圍產(chǎn)品的穩(wěn)定性產(chǎn)生嚴(yán)重 的影響。在對某些電子、電氣產(chǎn)品 進(jìn)行電磁兼容性設(shè)計和測試的過程 中,由于對各種電磁干擾采取的抑 制措施不當(dāng)而造成產(chǎn)品在進(jìn)行電磁 兼容檢測時部分測試項目超標(biāo)或通 不過EMC 測試,從而造成了大量人 力、財力的浪費。為了掌握電磁干 擾抑制技術(shù)的一些特點,正確理解 一些概念是十分必要的。共模干擾 和差模干擾的概念就是這樣一種重 要概念。正確理解和區(qū)分共模和差 模干擾對于電子、電氣產(chǎn)品在設(shè)計 過程中采取相應(yīng)的抗干擾技術(shù)十分 重要,也有利于提高產(chǎn)品的電磁兼 容性。

    標(biāo)簽: 共模干擾 差模 干擾

    上傳時間: 2013-11-05

    上傳用戶:410805624

主站蜘蛛池模板: 监利县| 宁德市| 绩溪县| 光山县| 抚宁县| 弥渡县| 宁阳县| 扎囊县| 聂拉木县| 中江县| 襄城县| 郓城县| 绩溪县| 南雄市| 白山市| 武冈市| 岳普湖县| 彭泽县| 灵璧县| 许昌市| 张家港市| 铜鼓县| 宣武区| 双柏县| 云龙县| 如皋市| 杭锦后旗| 皋兰县| 苍溪县| 瑞安市| 尼木县| 饶平县| 崇义县| 巩义市| 哈密市| 阳东县| 同仁县| 吉安市| 阿合奇县| 宝清县| 辛集市|