亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模擬鎖相環

  • 一種單相交流斬波變換器的研究.rar

    本文致力于可并聯運行的斬控式單相交流斬波變換器的研究。交交變換技術作為電力電子技術一個重要的領域一直得到人們的關注,但大都將目光投向AC-DC-AC兩級變換上面。AC/AC直接變換具有單級變換、功率密度高、拓撲緊湊簡單、并聯容易等優勢,并且具有較強擴展性,故而在工業加熱、調光電源、異步電機啟動、調速等領域具有重要應用。斬控式AC/AC 電壓變換是一種基于自關斷半導體開關器件及脈寬調制控制方式的新型交流調壓技術。 本文對全數字化的斬控式AC/AC 變換做了系統研究,工作內容主要有:對交流斬波電路的拓撲及其PWM方式做了詳細的推導,著重對不同拓撲的死區效應進行了分析,并且推導了不同負載情況對電壓控制的影響。重點推導了單相Buck型變換器和Buck-Boost 變換器的拓撲模型,并將單相系統的拓撲開關模式推導到三相的情況,然后分別對單相、三相的情況進行了Matlab仿真。建立了單相Buck 型拓撲的開關周期平均意義下的大信號模型和小信號模型,指導控制器的設計。建立了適合電路工作的基于占空比前饋的電壓瞬時值環、電壓平均值環控制策略。在理論分析和仿真驗證的基礎上,建立了一臺基于TMS320F2808數字信號處理器的實驗樣機,完成樣機調試,并完成各項性能指標的測試工作。

    標簽: 單相交流 斬波 變換器

    上傳時間: 2013-04-24

    上傳用戶:visit8888

  • 用一片CPLD實現數字鎖相環,用VHDL或V語言.rar

    用一片CPLD實現數字鎖相環,用VHDL或V語言

    標簽: CPLD VHDL 數字鎖相環

    上傳時間: 2013-05-27

    上傳用戶:hewenzhi

  • 異步電機直接轉矩控制理論和技術的研究.rar

    直接轉矩控制技術在電力機車牽引、汽車工業以及家用電器等工業控制領域得到了廣泛的應用。在運動控制系統中,直接轉矩控制作為一種新型的交流調速技術,其控制思想新穎、控制結構簡單、控制手段直接、轉矩響應迅速,正在運動控制領域中發揮著巨大的作用。雖然直接轉矩控制的優勢是矢量控制所不能實現的,但是直接轉矩控制依然存在一系列不能忽視的問題。直接轉矩控制采用兩點式轉矩和磁鏈滯環控制器,使轉矩和磁鏈被控制在給定值的一定范圍以內,這種控制方法不可避免地帶來電機輸出轉矩脈動過大和逆變器開關頻率不恒定等問題。直接轉矩控制采用定子磁鏈定向,只用便于測量的定子電阻來估計定子磁鏈,這樣在低速運行時會帶來磁鏈估計的誤差。雖然在全速范圍內估計定子磁鏈運用低速時采用的電流-轉速模型和高速時采用的電壓-電流模型的合成模型,即電壓-轉速模型,然而兩種模型的平滑切換又是一個新的問題。直接轉矩控制在基頻以下調速的理論和應用已經實現,在基頻以上的弱磁調速范圍內的理論和應用還需要進一步的研究。 為了解決這些問題,本文針對異步電動機在兩相靜止坐標系下的數學模型,對傳統直接轉矩控制系統和兩種改進的直接轉矩控制系統進行了研究。在傳統直接轉矩控制系統中,詳細討論了定子磁鏈估計的三種基本模型,設計了定子磁鏈估計的加權模型,使電機在全速運行的范圍內都能夠得到準確的定子磁鏈。針對轉矩脈動過大和逆變器開關頻率不恒定的問題,本文設計了兩種改進的直接轉矩控制系統。在基于占空比控制的直接轉矩控制系統中,通過對一個采樣周期內非零電壓矢量作用時間占采樣周期的占空比的優化,解決了轉矩脈動過大的問題;在一個采樣周期內,從非零電壓矢量到零電壓矢量的轉換只有一次,實現了開關頻率的恒定。在基于滑模變結構的直接轉矩控制系統中,本文設計了轉矩和磁鏈滑模變結構控制器代替傳統直接轉矩控制系統中的轉矩和磁鏈滯環控制器;運用空間矢量脈寬調制技術,實現了開關頻率的恒定。本文把傳統直接轉矩控制系統和兩種改進的直接轉矩控制系統擴展到基頻以上的弱磁范圍內的異步電動機調速系統中,對其進行了相關研究。 為了驗證上述各種控制系統的正確性和有效性,本文采用Matlab/Simulink仿真軟件對其進行了仿真驗證。針對傳統直接轉矩控制系統,對定子磁鏈估計的加權模型進行了仿真驗證。仿真結果表明所設計的定子磁鏈的加權模型能夠在電機運行的全速范圍內準確地估計定子磁鏈。針對基于占空比控制的直接轉矩控制系統和基于滑模變結構的直接轉矩控制系統,本文分別對負載轉矩有擾動和無擾動、給定轉速為恒定值和不為恒定值四種情況進行了仿真驗證,并分別和傳統直接轉矩控制系統的仿真結果進行了對比。仿真結果表明,兩種改進的直接轉矩控制系統均能有效的減小轉矩脈動和轉速的穩態誤差。針對電機運行在基頻以上的弱磁調速情形,本文運用三種不同的直接轉矩控制方法分別進行了仿真驗證。仿真結果表明,兩種改進的直接轉矩控制系統在弱磁調速范圍內依然優于傳統直接轉矩控制系統,依然能夠減小轉矩脈動和轉速的穩態誤差。

    標簽: 異步電機 直接轉矩 控制理論

    上傳時間: 2013-04-24

    上傳用戶:253189838

  • 50V50A移相全橋ZVSDCDC變換器的設計.rar

    隨著通訊技術和電力系統的發展,對通訊用電源和電力操作電源的性能、重量、體積、效率和可靠性都提出了更高的要求。而應用于中大功率場合的全橋變換器與軟開關的結合解決了這一問題。因此,對其進行研究設計具有十分重要的意義。 首先,論文闡述PWM DC/DC變換器的軟開關技術,且根據移相控制PWM全橋變換器的主電路拓撲結構,選定適合于本論文的零電壓開關軟開關技術的電路拓撲,并對其基本工作原理進行闡述,同時給出ZVS軟開關的實現策略。 其次,對選定的主電路拓撲結構進行電路設計,給出主電路中各參量的設計及參數的計算方法,包括輸入、輸出整流橋及逆變橋的器件的選型,輸入整流濾波電路的參數設計、高頻變壓器及諧振電感的參數設計以及輸出整流濾波電路的參數設計。 然后,論述移相控制電路的形成,對移相控制芯片進行選擇,同時對移相控制芯片UC3875進行詳細的分析和設計。對主功率管MOSFET的驅動電路進行分析和設計。 最后,基于理論計算,對系統主電路進行仿真,研究其各部分設計的參數是否合乎實際電路。搭建移相控制ZV SDC/DC全橋變換器的實驗平臺,在系統實驗平臺上做了大量的實驗。 實驗結果表明,論文所設計的DC/DC變換器能很好的實現軟開關,提高效率,使輸出電壓得到穩定控制,最后通過調整移相控制電路,可實現直流輸出的寬范圍調整,具有很好的工程實用價值。

    標簽: ZVSDCDC 50V50A 移相全橋

    上傳時間: 2013-08-04

    上傳用戶:zklh8989

  • 滑模變結構控制MATLAB仿真.rar

    滑模控制理論的基本原理,各種滑模控制器的MATLAB仿真源程序,程序代碼詳細,正確,能直接運行。

    標簽: MATLAB 滑模變結構 控制

    上傳時間: 2013-04-24

    上傳用戶:253189838

  • 基于FPGA的分布式采集系統時鐘同步控制技術研究與實現.rar

    隨著電子技術的快速發展,各種電子設備對時間精度的要求日益提升。在衛星發射、導航、導彈控制、潛艇定位、各種觀測、通信等方面,時鐘同步技術都發揮著極其重要的作用,得到了廣泛的推廣。對于分布式采集系統來說,中心主站需要對來自于不同采集設備的采集數據進行匯總和分析,得到各個采集點對同一事件的采集時間差異,通過對該時間差異的分析,最終做出對事件的準確判斷。如果分布式采集系統中的各個采集設備不具有統一的時鐘基準,那么得到的各個采集時間差異就不能反映出實際情況,中心主站也無法準確地對事件進行分析和判斷,甚至得出錯誤的結論。因此,時鐘同步是分布式采集系統正常運作的必要前提。 目前國內外時鐘同步領域常用的技術有GPS授時技術,鎖相環技術和IRIG-B 碼等。GPS授時技術雖然精度高,抗干擾性強,但是由于需要專用的GPS接收機,若單純使用GPS 授時技術做時鐘同步,就需要在每個采集點安裝接收機,成本較高。鎖相環是一種讓輸出信號在頻率和相位上與輸入參考信號同步的技術,輸出信號的時鐘準確度和穩定性直接依賴于輸入參考信號。IRIG-B 碼是一種信息量大,適合傳輸的時間碼,但是由于其時間精度低,不適合應用于高精度時鐘同步的系統。基于上述分析,本文結合這三種常用技術,提出了一種基于FPGA的分布式采集系統時鐘同步控制技術。該技術既保留了GPS 授時的高精確度和高穩定性,又具備IRIG-B時間碼易傳輸和低成本的特性,為分布式采集系統中的時鐘同步提供了一種新的解決方案。 本文中的設計采用了Ublox公司的精確授時GPS芯片LEA-5T,通過對GPS芯片串行時間信息解碼,獲得準確的UTC時間,并實現了分布式采集系統中各個采集設備的精確時間打碼。為了能夠使整個分布式采集系統具有統一的高精度數據采集時鐘,本論文采用了數模混合的鎖相環技術,將GPS 接收芯片輸出的高精度秒信號作為參考基準,生成了與秒信號高精度同步的100MHZ 高頻時鐘。本文在FPGA 中完成了IRIG-B 碼的編碼部分,將B 碼的準時標志與GPS 秒信號同步,提高了IRIG-B 碼的時間精度。在分布式采集系統中,IRIG-B時間碼能直接通過串口或光纖將各個采集點時間與UTC時間統一,節約了各點布設GPS 接收機的高昂成本。最后,通過PC104總線對時鐘同步控制卡進行了數據讀取和測試,通過實驗結果的分析,提出了改進方案。實驗表明,改進后的時鐘同步控制方案具有很高的時鐘同步精度,對時鐘同步技術有著重大的推進意義!

    標簽: FPGA 分布式 采集

    上傳時間: 2013-08-05

    上傳用戶:lz4v4

  • FPGA內全數字延時鎖相環的設計.rar

    現場可編程門陣列(FPGA)的發展已經有二十多年,從最初的1200門發展到了目前數百萬門至上千萬門的單片FPGA芯片。現在,FPGA已廣泛地應用于通信、消費類電子和車用電子類等領域,但國內市場基本上是國外品牌的天下。 在高密度FPGA中,芯片上時鐘分布質量變的越來越重要,時鐘延遲和時鐘偏差已成為影響系統性能的重要因素。目前,為了消除FPGA芯片內的時鐘延遲,減小時鐘偏差,主要有利用延時鎖相環(DLL)和鎖相環(PLL)兩種方法,而其各自又分為數字設計和模擬設計。雖然用模擬的方法實現的DLL所占用的芯片面積更小,輸出時鐘的精度更高,但從功耗、鎖定時間、設計難易程度以及可復用性等多方面考慮,我們更愿意采用數字的方法來實現。 本論文是以Xilinx公司Virtex-E系列FPGA為研究基礎,對全數字延時鎖相環(DLL)電路進行分析研究和設計,在此基礎上設計出具有自主知識產權的模塊電路。 本文作者在一年多的時間里,從對電路整體功能分析、邏輯電路設計、晶體管級電路設計和仿真以及最后對設計好的電路仿真分析、電路的優化等做了大量的工作,通過比較DLL與PLL、數字DLL與模擬DLL,深入的分析了全數字DLL模塊電路組成結構和工作原理,設計出了符合指標要求的全數字DLL模塊電路,為開發自我知識產權的FPGA奠定了堅實的基礎。 本文先簡要介紹FPGA及其時鐘管理技術的發展,然后深入分析對比了DLL和PLL兩種時鐘管理方法的優劣。接著詳細論述了DLL模塊及各部分電路的工作原理和電路的設計考慮,給出了全數字DLL整體架構設計。最后對DLL整體電路進行整體仿真分析,驗證電路功能,得出應用參數。在設計中,用Verilog-XL對部分電路進行數字仿真,Spectre對進行部分電路的模擬仿真,而電路的整體仿真工具是HSIM。 本設計采用TSMC0.18μmCMOS工藝庫建模,設計出的DLL工作頻率范圍從25MHz到400MHz,工作電壓為1.8V,工作溫度為-55℃~125℃,最大抖動時間為28ps,在輸入100MHz時鐘時的功耗為200MW,達到了國外同類產品的相應指標。最后完成了輸出電路設計,可以實現時鐘占空比調節,2倍頻,以及1.5、2、2.5、3、4、5、8、16時鐘分頻等時鐘頻率合成功能。

    標簽: FPGA 全數字 延時

    上傳時間: 2013-06-10

    上傳用戶:yd19890720

  • 基于以太網的數據采集系統在FPGA上實現.rar

    隨著計算機和自動化測量技術的日益發展,測量儀器和計算機的關系日益密切。計算機的很多成果很快就應用到測量和儀器領域,與計算機相結合已經成為測量儀器和自動測試系統發展的必然趨勢。高度集成的現場可編程門陣列(FPGA)是超大規模集成電路和計算機輔助設計技術發展的結果,由于FPGA器件具備集成度高、體積小、可以利用基于計算機的開發平臺,用編寫軟件的方法來實現專門硬件的功能等優點,大大推動了數字系統設計的單片化、自動化,縮短了單片數字系統的設計周期、提高了設計的靈活性和可靠性。 本文研究基于網絡的高速數據采集系統的設計與實現問題。論文完成了以FPGA結構為系統硬件平臺,uClinux為核心的系統的軟件平臺設計,進行信號的采集和遠程網絡監測的功能。 論文從軟硬件兩方面入手,闡述了基于FPGA器件進行數據采集的硬件系統設計方法,以及基于uClinux操作系統的設備驅動程序設計和應用程序設計。 硬件方面,FPGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述語言在Xilinx公司提供的ISE輔助設計軟件中實現FPGA編程。將微處理器MicroBlaze、數據存儲器、程序存儲器、以太網控制器、數模轉換控制器等數字邏輯電路通過CoreConnect技術用OPB總線集成在同一個FPGA內部,形成一個可編程的片上系統(SOPC)。采用基于FPGA的SOPC設計的突出優點是不必更換芯片就可以實現設計的改進和升級,同時也可以降低成本和提高可靠性。 軟件方面,為了更好更有效地管理和拓展系統功能,移植了uClinux到MicroBlaze軟處理器上,設計實現了平臺上的ADC設備驅動程序和數據采集應用程序。并通過修訂內核,實現了利用以太網TCP/IP協議來訪問數據采集程序獲得的數據。

    標簽: FPGA 以太網 數據采集系統

    上傳時間: 2013-05-23

    上傳用戶:晴天666

  • 基于FPGA的PID控制器研究與實現.rar

    基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規微處理器容易在環境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質上解決這個問題。因此,利用FPGA開發技術,實現智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內部結構特點,總結FPGA設計技術及開發流程,指出實現結構優化設計,降低設計難度,是擴展設計功能、提高芯片性能和產品性價比的關鍵。控制系統由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統的關鍵部件。在分析FPGA設計結構類型和特點的基礎上,提出一種基于FPGA改進型并行結構的PID溫度控制器設計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設計,增加整數運算結果的位擴展處理,進行不同數據類型的整數歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結合設計實現了PID控制器,用Modelsim仿真驗證了設計結果的正確性,用Synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現布局布線,最后生成FPGA的編程文件。根據控制系統的要求,論文設計完成了12位模數AD轉換器、數據顯示器、按鍵等相關外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構建PID控制系統。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結果表明,達到無超調的穩定控制要求,為降低FPGA實現PID控制器的設計難度提供了有效的方法。

    標簽: FPGA PID 控制器

    上傳時間: 2013-06-13

    上傳用戶:15071087253

  • 點陣取模軟件.rar

    點陣取模軟件,取字模和數字以及符號,LED點陣大小8*8,16*16.

    標簽: 點陣取模 軟件

    上傳時間: 2013-08-06

    上傳用戶:jacking

主站蜘蛛池模板: 阿拉善盟| 陇川县| 四川省| 东乌珠穆沁旗| 天长市| 秭归县| 宜昌市| 寿光市| 永修县| 禄丰县| 远安县| 沧源| 霍山县| 岗巴县| 富裕县| 北碚区| 中山市| 桑日县| 南开区| 河北省| 诏安县| 祁门县| 德化县| 山阴县| 丹凤县| 沾益县| 喜德县| 缙云县| 泾阳县| 新宁县| 哈巴河县| 乐清市| 阿拉善左旗| 鄄城县| 南溪县| 乾安县| 宜春市| 宁乡县| 土默特右旗| 特克斯县| 旬邑县|