亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

模擬鎖相環(huán)

  • stm32數碼相框

    stm32數碼相框stm32數碼相框stm32數碼相框stm32數碼相框stm32數碼相框

    標簽: stm 32 數碼相框

    上傳時間: 2013-04-24

    上傳用戶:xiehao13

  • 單相有源濾波器控制系統的研究

    現代家庭中單相供電的用電設備如電腦、電視機、冰箱等都具有非線性特性,都會產生諧波污染電網。本文針對這一現象研究了單相并聯電壓型有源電力濾波器(APF),設計了一個APF控制系統來產生與諧波電流大小相等方向相反的補償電流,并使補償電流實時地跟蹤諧波電流,從而消除諧波電流達到凈化電網。 本文對提出的APF控制系統從模擬和數字兩個方面進行了深入的研究。 首先,設計了APF的主電路結構,確定了系統中電感電容等元件參數,并根據仿真結果系統地分析了參數變化對系統補償效果的影響,然后根據補償效果選擇最佳的參數值。 其次,針對控制系統要求,選用適合系統的電流電壓PI雙環(huán)控制系統,通過參數優(yōu)化后得到了控制器的最優(yōu)參數,使控制效果達到最優(yōu)。并從理論上詳細分析了無差拍控制算法。 最后,利用滯環(huán)比較原理制作了10KHz的三角波發(fā)生器,用于PWM調制電路。在對硬件描述語言以及FPGA設計流程深入理解的基礎上,利用Verilog語言實現了雙環(huán)PI控制器和PWM發(fā)生電路的數字化,使得有源電力濾波器補償精度提高,有更好的可修改性,可使用于很多不同的非線性負載。

    標簽: 單相 有源濾波器 控制系統

    上傳時間: 2013-07-27

    上傳用戶:aa17807091

  • 基于FPGA的IIR多相濾波器的設計研究

    多相濾波器主要應用于脈沖多普勒雷達、通信寬帶數字接收機、雷達自適應波束形成等信號處理領域。在多普勒雷達信號處理中國內外關于FIR濾波器設計研究的報道較多,而對于IIR濾波器的設計研究相對較少,原因是IIR多相濾波器的設計復雜性,使得IIR濾波器在多普勒雷達數字信號處理中難以發(fā)揮重要作用。本文以脈沖多普勒雷達信號處理為背景,主要研究數字多相濾波器的特點和設計方法;進而研究數字多相濾波器的數字仿真方法與FPGA實現技術。對于自主研究、設計和實現雷達信號處理的各種結構的濾波器具有重要的意義。 本文討論了FIR數字濾波器和IIR數字濾波器的特點和區(qū)別。對IIR濾波器的多相結構進行了理論分析,重點研究了IIR多相濾波器的設計原理。根據此原理進行IIR濾波器的多相設計并擴展到多通道和多級結構。在此基礎上,根據本文研究的多普勒雷達回波信號需要四通道處理的要求搭建軟件仿真模型,對所設計的2級4通道IIR多相濾波器組進行了仿真實驗,給出仿真結果,并進行了討論。 在完成2級4通道IIR多相濾波器組的軟件仿真后,利用FPGA設計平臺,對該IIR多相濾波器組進行了設計仿真和綜合實現。在實現過程中進行了功能仿真和時序仿真兩級仿真驗證,結果表明在模擬硬件環(huán)境中所設計的2級4通道IIR多相濾波器組能夠較好地實現多普勒雷達回波信號多通道的劃分和濾波功能要求,驗證了設計思路和方法的正確性和可行性。

    標簽: FPGA IIR 多相濾波器

    上傳時間: 2013-04-24

    上傳用戶:gongxinshiwo@163.com

  • 基于FPGA的PID控制器研究與實現

    基于微處理器的數字PID控制器改變了傳統模擬PID控制器參數整定不靈活的問題。但是常規(guī)微處理器容易在環(huán)境惡劣的情況下出現程序跑飛的問題,如果實現PID軟算法的微處理器因為強干擾或其他原因而出現故障,會引起輸出值的大幅度變化或停止響應。而FPGA的應用可以從本質上解決這個問題。因此,利用FPGA開發(fā)技術,實現智能控制器算法的芯片化,使之能夠廣泛的用于各種場合,具有很大的應用意義。 首先分析FPGA的內部結構特點,總結FPGA設計技術及開發(fā)流程,指出實現結構優(yōu)化設計,降低設計難度,是擴展設計功能、提高芯片性能和產品性價比的關鍵。控制系統由四個模塊組成,主要包括核心控制器模塊、輸入輸出模塊以及人機接口。其中控制器部分為系統的關鍵部件。在分析FPGA設計結構類型和特點的基礎上,提出一種基于FPGA改進型并行結構的PID溫度控制器設計方法。在PID算法與FPGA的運算器邏輯映像過程中,采用將補碼的加法器代替減法器設計,增加整數運算結果的位擴展處理,進行不同數據類型的整數歸一化等不同角度的處理方法融合為一體,可以有效地減少邏輯運算部件。應用Ouartus Ⅱ圖形輸入與Verilog HDL語言相結合設計實現了PID控制器,用Modelsim仿真驗證了設計結果的正確性,用Synplify Pro進行電路綜合,在Quaitus Ⅱ軟件中實現布局布線,最后生成FPGA的編程文件。根據控制系統的要求,論文設計完成了12位模數AD轉換器、數據顯示器、按鍵等相關外圍接口電路。 將一階、純滯后、大慣性電阻爐溫作為控制對象,以EP1C3T144 FPGA為核心,構建PID控制系統。在采用Pt100溫度傳感器、分辨率為2℃、最大溫度控制范圍0~400℃的條件下,實驗結果表明,達到無超調的穩(wěn)定控制要求,為降低FPGA實現PID控制器的設計難度提供了有效的方法。

    標簽: FPGA PID 控制器

    上傳時間: 2013-05-24

    上傳用戶:gyq

  • 串行10位數模轉換器TLC5615及其在單片機中的應用

    本文分析了 T EXAS 儀器公司新推出的串行10 位數/ 模轉換器(DAC) TL C5615 的功能、特點、工作原理及其與A T89C52 單片機的硬件接口和軟件編程, 提供了一個新穎實用的數/

    標簽: 5615 TLC 串行 中的應用

    上傳時間: 2013-05-20

    上傳用戶:redmoons

  • matlab中移相變壓器模型

    matlab仿真中移相變壓器的正確連接方式,五相,每相移位12度

    標簽: matlab 移相變壓器 模型

    上傳時間: 2013-07-31

    上傳用戶:萬有引力

  • 共模干擾和差模干擾及其抑制技術

    共模干擾和差模干擾及其抑制技術,是擴干擾技術的基礎。

    標簽: 共模干擾 差模 干擾 抑制技術

    上傳時間: 2013-04-24

    上傳用戶:003030

  • 應用于十萬門FPGA的全數字鎖相環(huán)設計

    在過去的十幾年間,FPGA取得了驚人的發(fā)展:集成度已達到1000萬等效門、速度可達到400~500MHz。隨著FPGA的集成度不斷增大,在高密度FPGA中,芯片上時鐘的分布質量就變得越來越重要。時鐘延時和時鐘相位偏移已成為影響系統性能的重要因素?,F在,解決時鐘延時問題主要使用時鐘延時補償電路。 為了消除FPGA芯片內的時鐘延時,減小時鐘偏差,本文設計了內置于FPGA芯片中的延遲鎖相環(huán),采用一種全數字的電路結構,將傳統DLL中的用模擬方式實現的環(huán)路濾波器和壓控延遲鏈改進為數字方式實現的時鐘延遲測量電路,和延時補償調整電路,配合特定的控制邏輯電路,完成時鐘延時補償。在輸入時鐘頻率不變的情況下,只需一次調節(jié)過程即可完成輸入輸出時鐘的同步,鎖定時間較短,噪聲不會積累,抗干擾性好。 在Smic0.18um工藝下,設計出的時鐘延時補償電路工作頻率范圍從25MHz到300MHz,最大抖動時間為35ps,鎖定時間為13個輸入時鐘周期。另外,完成了時鐘相移電路的設計,實現可編程相移,為用戶提供與輸入時鐘同頻的相位差為90度,180度,270度的相移時鐘;時鐘占空比調節(jié)電路的設計,實現可編程占空比,可以提供占空比為50/50的時鐘信號;時鐘分頻電路的設計,實現頻率分頻,提供1.5,2,2.5,3,4,5,8,16分頻時鐘。

    標簽: FPGA 應用于 全數字 鎖相環(huán)

    上傳時間: 2013-07-06

    上傳用戶:LouieWu

  • 模電基礎之波形發(fā)生電路

    模電基礎之波形發(fā)生電路 本教程網上收集的,供大家學習參考. 在學習過程中建議大家邊學邊用仿真軟件對電路進行驗證

    標簽: 模電 波形發(fā)生 電路

    上傳時間: 2013-04-24

    上傳用戶:Jason1990

  • RSA密碼算法的模冪模乘的快速實現

    基于FPGA的RSA密碼算法的模冪模乘的快速實現

    標簽: RSA 密碼算法 快速實現

    上傳時間: 2013-04-24

    上傳用戶:xuanjie

主站蜘蛛池模板: 调兵山市| 大渡口区| 呼玛县| 正定县| 大安市| 安西县| 高密市| 莱芜市| 南郑县| 平度市| 色达县| 乌兰县| 即墨市| 乌恰县| 龙口市| 成武县| 定结县| 斗六市| 即墨市| 宣恩县| 柘城县| 奇台县| 肃南| 云霄县| 洪雅县| 迁安市| 页游| 黔南| 横峰县| 昌宁县| 巴中市| 邯郸县| 鄯善县| 三台县| 义乌市| 雅江县| 湟源县| 繁峙县| 平顶山市| 延寿县| 建阳市|