亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

模糊算法

模糊算法屬于智能算法,當(dāng)我們對(duì)于系統(tǒng)的模型認(rèn)識(shí)不是很深刻,或者說客觀的原因?qū)е挛覀儫o法對(duì)系統(tǒng)的控制模型進(jìn)行深入研究的時(shí)候,智能算法常常能夠起到的作用很小。這個(gè)時(shí)候就需要用到模糊算法,常見的模糊算法有均值模糊、高斯模糊等。
  • RSA密碼算法的模冪模乘的快速實(shí)現(xiàn)

    基于FPGA的RSA密碼算法的模冪模乘的快速實(shí)現(xiàn)

    標(biāo)簽: RSA 密碼算法 快速實(shí)現(xiàn)

    上傳時(shí)間: 2013-04-24

    上傳用戶:xuanjie

  • 基于FPGA的超聲圖像三維重建算法

    基于FPGA的超聲圖像三維重建算法的研究

    標(biāo)簽: FPGA 超聲圖像 三維重建算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:ykykpb

  • 300種加密解密算法

    300種加解密算法,通過MSVC 6.0 and EGCS/cygwin32 1.1編譯。MD2, MD5, SHA-1, MD5-MAC, HMAC, XOR-MAC, DES,IDEA, SHARK, GOST, CAST-128, Diamond2, RC2, RC5, RC6, MARS, ……。

    標(biāo)簽: 300 加密 解密 算法

    上傳時(shí)間: 2013-04-24

    上傳用戶:yph853211

  • 基于ARM感應(yīng)電機(jī)數(shù)字控制器的設(shè)計(jì)

    感應(yīng)電機(jī)具有可靠性好、結(jié)構(gòu)簡(jiǎn)單、耐腐蝕、效率好、結(jié)構(gòu)緊湊、價(jià)格低廉和體積小等優(yōu)點(diǎn),成為工業(yè)伺服控制的主要傳動(dòng)裝置然而,感應(yīng)電機(jī)又是一個(gè)多變量、強(qiáng)耦合的非線性系統(tǒng),磁鏈和轉(zhuǎn)矩的非線性耦合及參數(shù)時(shí)變,使得感應(yīng)電機(jī)的控制十分復(fù)雜,特別是在實(shí)際電機(jī)控制系統(tǒng)中,還需要考慮硬件和周圍環(huán)境等多種因素的干擾,致使實(shí)現(xiàn)高性能的感應(yīng)電機(jī)控制系統(tǒng)更加困難 本文研究感應(yīng)電機(jī)的高性能控制策略,綜述了感應(yīng)電機(jī)高性能控制策略的發(fā)展歷程和感應(yīng)電機(jī)模糊控制的發(fā)展現(xiàn)狀,分析了實(shí)際電機(jī)控制系統(tǒng)控制器選型中各個(gè)嵌入式微處理器的基本性能和優(yōu)缺點(diǎn)在給出三相坐標(biāo)系和二相坐標(biāo)系中的感應(yīng)電機(jī)數(shù)學(xué)模型之后,從理論上闡述了模糊控制和矢量控制的基本原理,針對(duì)傳統(tǒng)的PI控制器參數(shù)整定繁瑣,系統(tǒng)魯棒性差的缺點(diǎn),論文將模糊控制技術(shù)應(yīng)用于感應(yīng)電機(jī)的變頻調(diào)速,采用CRI推理法,設(shè)計(jì)了一種參數(shù)自整定模糊PI矢量控制器,利用Matlab對(duì)基于模糊PI控制的感應(yīng)電機(jī)控制系統(tǒng)進(jìn)行了仿真,并對(duì)采用兩種控制器實(shí)現(xiàn)的感應(yīng)電機(jī)調(diào)速控制系統(tǒng)進(jìn)行了比較、分析仿真結(jié)果表明模糊控制的控制性能優(yōu)于常規(guī)的PI調(diào)節(jié)器 論文對(duì)基于ARM的感應(yīng)電機(jī)數(shù)字控制技術(shù)進(jìn)行了系統(tǒng)研究,闡述了采用LPC2214ARM微處理器構(gòu)成數(shù)字感應(yīng)電機(jī)變頻調(diào)速系統(tǒng)的方法,給出了一種高性能感應(yīng)電機(jī)的數(shù)字實(shí)現(xiàn)方案,詳細(xì)介紹了系統(tǒng)硬件結(jié)構(gòu)的組成及軟件模塊的功能,并給出了主要算法的參考代碼,為實(shí)際電機(jī)控制器的選型和開發(fā)提供了一個(gè)新的思路

    標(biāo)簽: ARM 感應(yīng)電機(jī) 數(shù)字控制器

    上傳時(shí)間: 2013-08-03

    上傳用戶:sy_jiadeyi

  • 基于FPGA的遺傳算法的硬件實(shí)現(xiàn)

    遺傳算法是一種基于自然選擇原理的優(yōu)化算法,在很多領(lǐng)域有著廣泛的應(yīng)用。但是,遺傳算法使用計(jì)算機(jī)軟件實(shí)現(xiàn)時(shí),會(huì)隨著問題復(fù)雜度和求解精度要求的提高,產(chǎn)生很大的計(jì)算延時(shí),這種計(jì)算的延時(shí)限制了遺傳算法在很多實(shí)時(shí)性要求較高場(chǎng)合的應(yīng)用。為了提升運(yùn)行速度,可以使用FPGA作為硬件平臺(tái),設(shè)計(jì)數(shù)字系統(tǒng)完成遺傳算法。和軟件實(shí)現(xiàn)相比,硬件實(shí)現(xiàn)盡管在實(shí)時(shí)性和并行性方面具有很大優(yōu)勢(shì),但同時(shí)會(huì)導(dǎo)致系統(tǒng)的靈活性不足、通用性不強(qiáng)。本文針對(duì)上述矛盾,使用基于功能的模塊化思想,將基于FPGA的遺傳算法硬件平臺(tái)劃分成兩類模塊:系統(tǒng)功能模塊和算子功能模塊。針對(duì)不同問題,可以在保持系統(tǒng)功能模塊不變的前提下,選擇不同的遺傳算子功能模塊完成所需要的優(yōu)化運(yùn)算。本文基于Xilinx公司的Virtex5系列FPGA平臺(tái),使用VerilogHDL語言實(shí)現(xiàn)了偽隨機(jī)數(shù)發(fā)生模塊、隨機(jī)數(shù)接口模塊、存儲(chǔ)器接口/控制模塊和系統(tǒng)控制模塊等系統(tǒng)功能模塊,以及基本位交叉算子模塊、PMX交叉算子模塊、基本位變異算子模塊、交換變異算子模塊和逆轉(zhuǎn)變異算子模塊等遺傳算法功能模塊,構(gòu)建了系統(tǒng)功能構(gòu)架和遺傳算子庫。該設(shè)計(jì)方法不僅使遺傳算法平臺(tái)在解決問題時(shí)具有更高的靈活性和通用性,而且維持了系統(tǒng)架構(gòu)的穩(wěn)定。本文設(shè)計(jì)了多峰值、不連續(xù)、不可導(dǎo)函數(shù)的極值問題和16座城市的旅行商問題 (TSP)對(duì)遺傳算法硬件平臺(tái)進(jìn)行了測(cè)試。根據(jù)測(cè)試結(jié)果,該硬件平臺(tái)表現(xiàn)良好,所求取的最優(yōu)解誤差均在1%以內(nèi)。相對(duì)于軟件實(shí)現(xiàn),該系統(tǒng)在求解一些復(fù)雜問題時(shí),速度可以提高2個(gè)數(shù)量級(jí)。最后,本文使用FPGA實(shí)現(xiàn)了粗粒度并行遺傳算法模型,并用于 TSP問題的求解。將硬件平臺(tái)的運(yùn)行速度在上述基礎(chǔ)上提高了近1倍,取得了顯著的效果。關(guān)鍵詞:遺傳算法,硬件實(shí)現(xiàn),并行設(shè)計(jì),F(xiàn)PGA,TSP

    標(biāo)簽: FPGA 算法 硬件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-15

    上傳用戶:hakim

  • GPS軟件接收機(jī)基帶處理算法研究

    GPS軟件接收機(jī)基帶處理算法研究與FPGA實(shí)現(xiàn)

    標(biāo)簽: GPS 軟件接收機(jī) 基帶處理 算法研究

    上傳時(shí)間: 2013-07-17

    上傳用戶:afeiafei309

  • CCD圖像的顏色插值算法研究

    論文研究了基于Bayer格式的CCD原始圖像的顏色插值算法,并將設(shè)計(jì)的改進(jìn)算法應(yīng)用到以FPGA為核心的圖像采集前端。出于對(duì)成本和體積的考慮,一般的數(shù)字圖像采集系統(tǒng)采用單片CCD或CMOS圖像傳感器,然后在感光表面覆蓋一層顏色...

    標(biāo)簽: CCD 圖像 插值 算法研究

    上傳時(shí)間: 2013-08-04

    上傳用戶:zhengjian

  • 基于小波變換的圖像去噪算法研究

    隨著多媒體技術(shù)的發(fā)展,數(shù)字圖像處理已經(jīng)成為眾多應(yīng)用系統(tǒng)的核心和基礎(chǔ)。它的發(fā)展主要依賴于兩個(gè)性質(zhì)不同、自成體系但又緊密相關(guān)的研究領(lǐng)域:圖像處理算法及其相應(yīng)的電路實(shí)現(xiàn)。圖像處理系統(tǒng)的硬件實(shí)現(xiàn)—般有三種方式:專用的圖像處理器件集成芯片(Application Specific Integrated Circuit)、數(shù)字信號(hào)處理器(Digital Signal Process)和現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array)以及相關(guān)電路組成。它們可以實(shí)時(shí)高速完成各種圖像處理算法。圖像處理中,低層的圖像預(yù)處理的數(shù)據(jù)量很大,要求處理速度快,但運(yùn)算結(jié)果相對(duì)比較簡(jiǎn)單。相對(duì)于其他兩種方式,基于FPGA的圖像處理方式的系統(tǒng)更適合于圖像的預(yù)處理。本文設(shè)計(jì)了—種基于FPGA的小波域圖像去噪系統(tǒng)。首先,闡述了基于小波變換的圖像去噪算法原理,重點(diǎn)討論了小波鄰域閾值(NeighShrink)去噪算法,并給出了該算法相應(yīng)的Matlab 仿真;然后,為了改進(jìn)鄰域閾值去噪算法中對(duì)每個(gè)分解子帶都采用相同鄰域和閾值的缺點(diǎn),本文提出了基于最小二乘支持向量機(jī)(LS-SVM)分類的鄰域閾值去噪算法和以斯坦無偏估計(jì) (SURE)為準(zhǔn)則同時(shí)結(jié)合小波系數(shù)尺度間關(guān)系的鄰域閾值去噪算法。經(jīng)Matlab實(shí)驗(yàn)表明,相比于其他幾種經(jīng)典算法,本文提出的兩種改進(jìn)算法在濾除噪聲的同時(shí)能更好地保護(hù)圖像細(xì)節(jié),并在較高噪聲情況下能獲得更高的峰值信噪比。在此基礎(chǔ)上本文將提出的改進(jìn)小波鄰域閾值去噪算法進(jìn)行了相應(yīng)的簡(jiǎn)化,以滿足低噪聲處理要求且易于在FPGA上實(shí)現(xiàn);最后,給出了基于 FPGA的小波鄰域閾值去噪系統(tǒng)的總體結(jié)構(gòu)和FPGA內(nèi)部各功能模塊的具體實(shí)現(xiàn)方案,包括二維離散小波變換模塊、二維離散小波逆變換模塊、SDRAM存儲(chǔ)器控制模塊、去噪計(jì)算模塊和系統(tǒng)核心控制模塊,并對(duì)各個(gè)系統(tǒng)模塊和整體進(jìn)行了仿真驗(yàn)證,結(jié)果表明本文設(shè)計(jì)的基于FPGA 的小波鄰域閾值去噪系統(tǒng)能滿足實(shí)際的圖像處理要求,具有一定的理論和實(shí)際應(yīng)用價(jià)值。關(guān)鍵詞:圖像處理系統(tǒng),F(xiàn)PGA,圖像去噪算法,小波變換

    標(biāo)簽: 小波變換 圖像去噪 算法研究

    上傳時(shí)間: 2013-05-16

    上傳用戶:450976175

  • SVPWM算法的DSP源碼已通過硬件驗(yàn)證

    SVPWM算法的DSP源碼,實(shí)現(xiàn)逆變輸出與電網(wǎng)電壓同頻同相,并能跟蹤市電幅值變化

    標(biāo)簽: SVPWM DSP 算法 源碼

    上傳時(shí)間: 2013-07-20

    上傳用戶:yd19890720

  • FPGA布局算法研究和軟件實(shí)現(xiàn)

    FPGA布局算法和軟件位于工藝映射和布線之間,是一個(gè)承上啟下的階段,對(duì)最終的布通率和時(shí)序都有著重要的影響。 本論文的工作之一便是研究旨在提高布通率的布局算法。在研究了國內(nèi)外裝箱和布局算法的基礎(chǔ)上,本文提出了一種新的結(jié)合了裝箱的布局算法框架,并稱之為"低溫交替改善的"布局算法。其基本思想是,在模擬退火的低溫階段交替的優(yōu)化裝箱和布局。本文給了基于學(xué)術(shù)界標(biāo)準(zhǔn)布局布線軟件VPR的一個(gè)軟件實(shí)現(xiàn),并且提出了低溫的判定條件以及一種新的選擇待交換邏輯單元的方法。采用三種不同的裝箱算法作為布局輸入,基于VPR的低溫交替改善的布局算法實(shí)現(xiàn),在布通率上,比VPR分別提高了21.3%、15.5%、10.7%。而帶來的平均額外時(shí)間開銷不到20%。 FPGA布局軟件實(shí)現(xiàn)對(duì)整個(gè)FPGA CAD流程的運(yùn)行效率,算法的可擴(kuò)展性也有著不可忽視的影響。現(xiàn)代FPGA有著多樣而復(fù)雜的邏輯和布線資源。而學(xué)術(shù)界的布局軟件'VPR所面向的FPGA卻只能處理十分簡(jiǎn)單的FPGA結(jié)構(gòu),對(duì)于宏、總線、多時(shí)鐘等實(shí)際應(yīng)用中很重要的部分都沒有考慮。本文提出了"邏輯單元層"的概念,用具有特定幾何結(jié)構(gòu)的邏輯單元層來統(tǒng)一處理多種類型的邏輯資源。針對(duì)相對(duì)位置約束在現(xiàn)代FPGA布局軟件中的重要地位,我們提出了一種處理相對(duì)位置約束的方法。這些討論均已經(jīng)在面向Xilinx SpartanⅡ芯片布局的原型系統(tǒng)中得到了實(shí)現(xiàn),初步證實(shí)了這些方法的可擴(kuò)展性和實(shí)用性。

    標(biāo)簽: FPGA 布局 算法研究 軟件實(shí)現(xiàn)

    上傳時(shí)間: 2013-06-21

    上傳用戶:ezgame

主站蜘蛛池模板: 宜宾县| 英山县| 大竹县| 额尔古纳市| 株洲县| 波密县| 长沙市| 南陵县| 永川市| 台中县| 武胜县| 镶黄旗| 青神县| 丰顺县| 长兴县| 肃北| 定西市| 陇川县| 济宁市| 来宾市| 禹州市| 龙胜| 乐东| 永靖县| 土默特左旗| 偃师市| 玛多县| 庆安县| 松溪县| 阿城市| 哈巴河县| 平定县| 新平| 库尔勒市| 巨野县| 九江县| 双流县| 龙陵县| 武宁县| 和林格尔县| 科尔|