移動通信的發展當前正處于一個關鍵時期,新的業務和技術不斷涌現,客戶的需求也不斷增長。同時,因特網迅速發展 成為真正的超級高速公路,數據多媒體通信發展迅猛,所以第三代移動通信的目標是寬帶通信,也就是擴頻通信。本文討論 了多相正交序列波應用于擴頻通信系統的可能性。構造了基于多相正交序列波的擴頻通信系統模型,并用Simulink 軟件對 其通信過程進行仿真
上傳時間: 2014-01-05
上傳用戶:星仔
現在,有兩個正整數A和B,例如A是345,B是478,現在,需要把B插入到A里, 而A有三位,所以有四個位置選擇,所得結果分別是: 478345, 347845, 344785, 345478 我們通過對比可以知道,在這當中最小的一個是344785 這兩個正整數長度不超過100000位,各個位均不包含數字0 現在的目標是,要找出插入后所能得到的最小的整數,輸出這個整數
標簽:
上傳時間: 2014-01-05
上傳用戶:jackgao
題目:古典問題:有一對兔子,從出生后第3個月起每個月都生一對兔子,小兔子長到第三個月后每個月又生一對兔子,假如兔子都不死,問每個月的兔子總數為多少? //這是一個菲波拉契數列問題 public class lianxi01 { public static void main(String[] args) { System.out.println("第1個月的兔子對數: 1"); System.out.println("第2個月的兔子對數: 1"); int f1 = 1, f2 = 1, f, M=24; for(int i=3; i<=M; i++) { f = f2; f2 = f1 + f2; f1 = f; System.out.println("第" + i +"個月的兔子對數: "+f2); } } } 【程序2】 題目:判斷101-200之間有多少個素數,并輸出所有素數。 程序分析:判斷素數的方法:用一個數分別去除2到sqrt(這個數),如果能被整除, 則表明此數不是素數,反之是素數。 public class lianxi02 { public static void main(String[] args) { int count = 0; for(int i=101; i<200; i+=2) { boolean b = false; for(int j=2; j<=Math.sqrt(i); j++) { if(i % j == 0) { b = false; break; } else { b = true; } } if(b == true) {count ++;System.out.println(i );} } System.out.println( "素數個數是: " + count); } } 【程序3】 題目:打印出所有的 "水仙花數 ",所謂 "水仙花數 "是指一個三位數,其各位數字立方和等于該數本身。例如:153是一個 "水仙花數 ",因為153=1的三次方+5的三次方+3的三次方。 public class lianxi03 { public static void main(String[] args) { int b1, b2, b3;
上傳時間: 2017-12-24
上傳用戶:Ariza
描述 分數a/b化為小數后,小數點后第n位的數字是多少? 其中0 < a < b < 100,1≤n≤10000。 格式 輸入格式 三個正整數a,b,n,相鄰兩個數之間用單個空格隔開。 輸出格式 一個數字
標簽: c語言
上傳時間: 2020-05-03
上傳用戶:h149
一 種 基 于 峰 值 跟 隨 的 P L C D 傳 感 器 信 號 調 理 電 路 及 其 方 法 , 包 括 正 弦 波 發 生 器 電 路 、 P L C D 傳 感 器 、 前 置 處 理 電 路 、 鑒 相 電 路 、 峰 值 跟 隨 電 路 、 輸 出 處 理 電 路
上傳時間: 2020-12-07
上傳用戶:
開發與利用新能源是我國21世紀的重要能源戰略。風能是一種“取之不盡,用之不竭”、環境友好的可持續性能源,已受到了越來越廣泛的重視,并成為發展最快的新型能源。但是風電具有間歇性和隨機性的固有缺點,隨著大量的風力發電接入電網,勢必會對電力系統的安全、穩定運行以及保證電能質量帶來嚴峻挑戰,從而限制風力發電的發展規模。風電場短期風速和發電功率預測是解決該問題的有效途徑之一。中國的風電場大都是集中的、大容量的風電場,而且處于電網建設相對比較薄弱的地區,因此,中國更需要進行風電場短期風速和發電功率預測的研究,而發電功率的預測主要源自風速的預測。在此背景下,選擇風電場短期風速預測方法作為主要研究內容,主要包括以下幾個方面: 首先運用統計學方法來分析風速的時間序列特性及其預測方法和應用特點,說明現實中的風速序列具有很強的非平穩性。然后運用具有“數字顯微鏡”之美譽的小波變換來分析歷史紀錄的風速數據,通過運用二進正交小波變換Mallat算法對香港和河西走廊地區風速序列進行分解和重構,分離出風速序列中的低頻信息和高頻信息。對Mallat算法分解后的信號,運用最小二乘支持向量機分別進行向前一步預測,然后再把各預測結果合成,得到預測值。建立了基于小波變換和最小二乘支持向量機的短期風速預測方法。應用Matlab對該算法進行了仿真,仿真試驗表明,小波變換是非平穩風速序列時頻分析的有效工具,對風速序列的高頻和低頻信息起到很好的分離作用;最小二乘支持向量機的應用提高了預測的準確性。應用香港地區與河西走廊地區小時平均風速歷史數據,驗證了方法的有效性。
上傳時間: 2013-04-24
上傳用戶:xg262122
本文以濾波技術飛速發展,小波濾波優越性的凸現,以及虛擬儀器的易操作等良好特性為背景,以簡單易行和濾波效果良好為研究目的,展開本文信號濾波處理的研究工作。 在深入研究三種小波濾波方法原理和優缺點的基礎上,本文提出了一種新的優化濾波方法,包括以下三個方面: 首先,將靜態小波變換(SWT)應用于濾波處理。利用SWT的平移不變性和冗余性來進行含噪信號的分解,這樣不僅彌補了正交小波變換的不足,而且提高了濾波性能。 然后,提出了基于空域相關的優化閾值函數濾波算法。該算法把小波系數間的相關性應用于閾值濾波。它是在構造出基于空域相關的顯著性函數和基于顯著性函數的閾值濾波過程的基礎上,提出了基于空域相關的優化閾值函數,并且把極小化廣義交叉驗證(GCV)得到均方差(MSE)意義下的最優閾值作用于該優化閾值函數。該濾波算法不僅實現了噪聲的有效去除,而且信號的重要特征也保留完好; 最后,引入了新型鎖相環--正交鎖相環(QPLL)。鑒于QPLL不僅具有鎖定范圍寬、入鎖速度快、鎖定后精度高的性能,而且還具有良好的抑制諧波、噪聲的能力,以及對波形畸變不敏感等良好特性,所以QPLL的引入達到了信號鎖定和優化濾波的目的,使優化濾波方法的設計更具新意,而且取得了更好的濾波效果。 為了驗證優化濾波方法,本文搭建了實驗平臺,它是由FPGA信號采集部分和LabVIEW軟件濾波處理兩個部分構成。通過傳感器采集信號,經過A/D轉換后送入FPGA。以FPGA為CPU控制A/D轉換,并進行波形數據緩存,在接收到LabVIEW的命令后,將存儲的數據送給串口。在LabVIEW中,從串口檢測所需的波形數據,然后通過優化濾波方法將數據進行濾波處理,最后在前面板中把實驗結果顯示出來。 實驗結果表明,該優化濾波方法不僅能實現優良的濾波功能,而且簡單易行,是一種有效的濾波方法。
上傳時間: 2013-07-20
上傳用戶:gokk
ASIC對產品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規ASIC的硬件具有速度優勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現,使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現.論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現.課題是將可重構BCH碼的編譯碼電路的實現作為一類ASR-FPGA的研究目標,主要成果是根據可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規則排列在FPGA上,通過對T的控制端的不同配置來實現糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現硬件電路;采用RLA模型的有限狀態機FSM方式實現了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發系統中的VHDL語言和電路圖相結合的設計方法建立了循環糾錯碼基核單元的可重構模型,進行循環糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現.課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
特點(FEATURES) 精確度0.1%滿刻度 (Accuracy 0.1%F.S.) 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 類比輸出功能(16 bit DAC isolating analog output function) 輸入/輸出1/輸出2絕緣耐壓2仟伏特/1分鐘(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 寬范圍交直流兩用電源設計(Wide input range for auxiliary power) 尺寸小,穩定性高(Dimension small and High stability)
上傳時間: 2013-11-24
上傳用戶:541657925