亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

比亞

  • 過采樣法提高A_D分辨率和信噪比

    介紹一種簡便的方法, 只用軟件就可以將轉換器位數提高, 并且還能同時提高采樣系統的信噪比。通過實際驗證, 證明該方法是成功的。

    標簽: A_D 過采樣 分辨率 信噪比

    上傳時間: 2013-11-11

    上傳用戶:zhenyushaw

  • 對非整周期正弦波形信噪比計算方法的研究

    以雙音多頻信號為例,通過運用快速傅里葉變換和Hanning窗等數學方法,分析了信號頻率,電平和相位之間的關系,推導出了計算非整周期正弦波形信噪比的算法,解決了數字信號處理中非整周期正弦波形信噪比計算精度低下的問題。以C編程語言進行實驗,證明了算法的正確性和可重用性,并可極大的提高工作效率。

    標簽: 周期 信噪比 正弦 波形

    上傳時間: 2014-01-18

    上傳用戶:laomv123

  • 高共模抑制比儀用放大電路方案

    本文針對傳統儀用放大電路的特點,介紹了一種高共模抑制比儀用放大電路,引入共模負反饋,大大提高了通用儀表放大器的共模抑制能力。

    標簽: 共模抑制比 儀用放大 電路 方案

    上傳時間: 2013-11-10

    上傳用戶:lingfei

  • 基于單片機的電流比任意可調并聯電源設計與實現

    開關電源并聯系統中往往存在兩個并聯電源性能參數不同甚至差異較大的情況,因此不能采用傳統的并聯均流方案來平均分攤電流,這就需要按各個電源模塊的輸出能力分擔輸出功率。基于這種靈活性的需要,本設計在采用主從設置法設計并聯均流開關電源的基礎上新增加了單片機控制模塊,實現了分流比可任意調節、各模塊電流可實時監控的半智能化并聯開關電源系統。實測結果表明,該并聯開關電源系統分流比設置誤差小于0.5%,具有總過流和單路過流保護功能。

    標簽: 單片機 電流 并聯 電源設計

    上傳時間: 2014-12-24

    上傳用戶:guojin_0704

  • 光伏電池的自適應占空比擾動MPPT算法研究

    環境溫度、光照強度和負載等因素對光伏電池的輸出特性影響很大,為了提高光伏電池的工作效率,需要準確快速地跟蹤光伏電池的最大功率點。在分析了光伏電池的輸出特性的基礎上,建立了光伏電池的仿真模型;針對傳統爬山法的不足,采用了自適應占空比擾動法對最大功率點進行了跟蹤控制。給出了上述兩種算法的工作原理及設計過程。仿真結果表明:自適應占空比擾動算法跟蹤迅速,減少了系統在最大功率點附近的振蕩現象,提高了系統的跟蹤速度和精度。

    標簽: MPPT 光伏電池 算法研究

    上傳時間: 2013-12-04

    上傳用戶:bakdesec

  • 一種高電源抑制比的CMOS帶隙基準電壓源設計

    介紹一種基于CSMC0.5 μm工藝的低溫漂高電源抑制比帶隙基準電路。本文在原有Banba帶隙基準電路的基礎上,通過采用共源共柵電流鏡結構和引入負反饋環路的方法,大大提高了整體電路的電源抑制比。 Spectre仿真分析結果表明:在-40~100 ℃的溫度范圍內,輸出電壓擺動僅為1.7 mV,在低頻時達到100 dB以上的電源抑制比(PSRR),整個電路功耗僅僅只有30 μA。可以很好地應用在低功耗高電源抑制比的LDO芯片設計中。

    標簽: CMOS 高電源抑制 帶隙基準 電壓源

    上傳時間: 2013-10-27

    上傳用戶:thesk123

  • 基于占空比模糊控制的光伏發電系統MPPT技術

    為了有效地利用太陽能,有必要對光伏發電系統進行最大功率點跟蹤(MPPT)控制研究。文中以兩級式光伏并網發電系統為研究對象,建立了任意外界環境下的光伏陣列數學模型。由于光伏陣列的非線性輸出特性,將模糊控制思想引入最大功率點跟蹤,提出占空比模糊控制的擾動觀察法的MPPT控制策略,并通過計算機進行仿真驗證。與傳統的占空比擾動觀察法相比較,該方法能夠更加快速、準確地跟蹤上太陽能電池的最大功率點。

    標簽: MPPT 模糊控制 光伏發電系統

    上傳時間: 2014-01-07

    上傳用戶:ls530720646

  • 高電源抑制比帶隙基準電路設計

    介紹一種高電源抑制比帶隙基準電路的設計與驗證

    標簽: 高電源抑制 帶隙基準 電路設計

    上傳時間: 2013-10-08

    上傳用戶:642778338

  • 一種高電源抑制比全工藝角低溫漂CMOS基準電壓源

    基于SMIC0.35 μm的CMOS工藝,設計了一種高電源抑制比,同時可在全工藝角下的得到低溫漂的帶隙基準電路。首先采用一個具有高電源抑制比的基準電壓,通過電壓放大器放大得到穩定的電壓,以提供給帶隙核心電路作為供電電源,從而提高了電源抑制比。另外,將電路中的關鍵電阻設置為可調電阻,從而可以改變正溫度電壓的系數,以適應不同工藝下負溫度系數的變化,最終得到在全工藝角下低溫漂的基準電壓。Cadence virtuoso仿真表明:在27 ℃下,10 Hz時電源抑制比(PSRR)-109 dB,10 kHz時(PSRR)達到-64 dB;在4 V電源電壓下,在-40~80 ℃范圍內的不同工藝角下,溫度系數均可達到5.6×10-6 V/℃以下。

    標簽: CMOS 高電源抑制 工藝 基準電壓源

    上傳時間: 2014-12-03

    上傳用戶:88mao

  • 開關電源占空比學習實例及全圖

    開關電源占空比學習實例及全圖

    標簽: 開關電源

    上傳時間: 2013-10-08

    上傳用戶:wtrl

主站蜘蛛池模板: 镇坪县| 平乐县| 永吉县| 斗六市| 砚山县| 伊吾县| 迭部县| 乐业县| 陇西县| SHOW| 合川市| 玉龙| 尉犁县| 缙云县| 惠水县| 平谷区| 永春县| 乐平市| 安塞县| 永济市| 泰顺县| 新绛县| 芦溪县| 时尚| 当雄县| 明星| 屏山县| 从化市| 保山市| 奉贤区| 成武县| 南投县| 额尔古纳市| 吴桥县| 灵台县| 通城县| 淅川县| 秦皇岛市| 兰溪市| 象山县| 安乡县|