緒論 3線性及邏輯器件新產(chǎn)品優(yōu)先性計(jì)算領(lǐng)域4PCI Express®多路復(fù)用技術(shù)USB、局域網(wǎng)、視頻多路復(fù)用技術(shù)I2C I/O擴(kuò)展及LED驅(qū)動(dòng)器RS-232串行接口靜電放電(ESD)保護(hù)服務(wù)器/存儲(chǔ)10GTL/GTL+至LVTTL轉(zhuǎn)換PCI Express信號(hào)開(kāi)關(guān)多路復(fù)用I2C及SMBus接口RS-232接口靜電放電保護(hù)消費(fèi)醫(yī)療16電源管理信號(hào)調(diào)節(jié)I2C總線輸入/輸出擴(kuò)展電平轉(zhuǎn)換靜電放電保護(hù) 手持設(shè)備22電平轉(zhuǎn)換音頻信號(hào)路由I2C基帶輸入/輸出擴(kuò)展可配置小邏輯器件靜電放電保護(hù)鍵區(qū)控制娛樂(lè)燈光顯示USB接口工業(yè)自動(dòng)化31接口——RS-232、USB、RS-485/422繼電器及電機(jī)控制保持及控制:I2C I/O擴(kuò)展信號(hào)調(diào)節(jié)便攜式工業(yè)(掌上電腦/掃描儀) 36多路復(fù)用USB外設(shè)卡接口接口—RS-232、USB、RS-485/422I2C控制靜電放電保護(hù) 對(duì)于任意外部接口連接器的端口來(lái)說(shuō),靜電放電的沖擊一直是對(duì)器件可靠性的威脅。許多低電壓核心芯片或系統(tǒng)級(jí)的特定用途集成電路(ASIC)提供了器件級(jí)的人體模型(HBM)靜電放電保護(hù),但無(wú)法應(yīng)付系統(tǒng)級(jí)的靜電放電。一個(gè)卓越的靜電放電解決方案應(yīng)該是一個(gè)節(jié)省空間且經(jīng)濟(jì)高效的解決方案,可保護(hù)系統(tǒng)的相互連接免受外部靜電放電的沖擊。
上傳時(shí)間: 2013-10-18
上傳用戶:mikesering
這個(gè)文件只是漢化了PROTEL99SE的菜單文件帶英文的,比較適合初學(xué)者,把它解壓放在系統(tǒng)盤(pán)WINDOWS目錄下,注意要先關(guān)掉PROTEL99SE軟件,再覆蓋掉原文件,網(wǎng)上也有很多漢化菜單的文件,但功能都不齊全,這個(gè)是本人自己修改過(guò)來(lái)的,包括板層設(shè)置,材料清單等功能都很齊全,和大家分享!
上傳時(shí)間: 2013-12-18
上傳用戶:aa17807091
PCB設(shè)計(jì)要點(diǎn) 一.PCB工藝限制 1)線 一般情況下,線與線之間和線與焊盤(pán)之間的距離大于等于13mil,實(shí)際應(yīng)用中,條件允許時(shí)應(yīng)考慮加大距離;布線密度較高時(shí),可考慮但不建議采用IC腳間走兩根線,線的寬度為10mil,線間距不小于10mil。特殊情況下,當(dāng)器件管腳較密,寬度較窄時(shí),可按適當(dāng)減小線寬和線間距。 2)焊盤(pán) 焊盤(pán)與過(guò)渡孔的基本要求是:盤(pán)的直徑比孔的直徑要大于0.6mm;例如,通用插腳式電阻、電容和集成電路等,采用盤(pán)/孔尺寸 1.6mm/0.8mm(63mil/32mil),插座、插針和二極管1N4007等,采用1.8mm/1.0mm(71mil/39mil)。實(shí)際應(yīng)用中,應(yīng)根據(jù)實(shí)際元件的尺寸來(lái)定,有條件時(shí),可適當(dāng)加大焊盤(pán)尺寸;PCB板上設(shè)計(jì)的元件安裝孔徑應(yīng)比元件管腳的實(shí)際尺寸大0.2~0.4mm左右。 3)過(guò)孔 一般為1.27mm/0.7mm(50mil/28mil);當(dāng)布線密度較高時(shí),過(guò)孔尺寸可適當(dāng)減小,但不宜過(guò)小,可考慮采用1.0mm/0.6mm(40mil/24mil)。 二.網(wǎng)表的作用 網(wǎng)表是連接電氣原理圖和PCB板的橋梁。是對(duì)電氣原理圖中各元件之間電氣連接的定義,是從圖形化的原理圖中提煉出來(lái)的元件連接網(wǎng)絡(luò)的文字表達(dá)形式。在PCB制作中加載網(wǎng)絡(luò)表,可以自動(dòng)得到與原理圖中完全相
標(biāo)簽: PCB
上傳時(shí)間: 2014-12-03
上傳用戶:LP06
Multisim_11.0詳細(xì)的_安裝+漢化+破解_全過(guò)程
上傳時(shí)間: 2013-10-29
上傳用戶:gxmm
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開(kāi)發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程?!肮び破涫?,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開(kāi)發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷(xiāo)售其產(chǎn)品而開(kāi)發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開(kāi)發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開(kāi)發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開(kāi)發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開(kāi)發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門(mén)的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開(kāi)發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門(mén)延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開(kāi)發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開(kāi)發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-11-19
上傳用戶:wxqman
連接圖器件
上傳時(shí)間: 2013-10-16
上傳用戶:南國(guó)時(shí)代
徹底解決99在以往不能完全漢化的問(wèn)題,全面實(shí)現(xiàn)漢化,具體到每個(gè)對(duì)話框和工作表,對(duì)初學(xué)者和英文不好的用戶非常實(shí)用,也非常簡(jiǎn)單! 用過(guò)的,麻煩頂一下我,或加一點(diǎn)分,謝謝啦!
上傳時(shí)間: 2013-10-08
上傳用戶:1079836864
數(shù)字與模擬電路設(shè)計(jì)技巧IC與LSI的功能大幅提升使得高壓電路與電力電路除外,幾乎所有的電路都是由半導(dǎo)體組件所構(gòu)成,雖然半導(dǎo)體組件高速、高頻化時(shí)會(huì)有EMI的困擾,不過(guò)為了充分發(fā)揮半導(dǎo)體組件應(yīng)有的性能,電路板設(shè)計(jì)與封裝技術(shù)仍具有決定性的影響。 模擬與數(shù)字技術(shù)的融合由于IC與LSI半導(dǎo)體本身的高速化,同時(shí)為了使機(jī)器達(dá)到正常動(dòng)作的目的,因此技術(shù)上的跨越競(jìng)爭(zhēng)越來(lái)越激烈。雖然構(gòu)成系統(tǒng)的電路未必有clock設(shè)計(jì),但是毫無(wú)疑問(wèn)的是系統(tǒng)的可靠度是建立在電子組件的選用、封裝技術(shù)、電路設(shè)計(jì)與成本,以及如何防止噪訊的產(chǎn)生與噪訊外漏等綜合考慮。機(jī)器小型化、高速化、多功能化使得低頻/高頻、大功率信號(hào)/小功率信號(hào)、高輸出阻抗/低輸出阻抗、大電流/小電流、模擬/數(shù)字電路,經(jīng)常出現(xiàn)在同一個(gè)高封裝密度電路板,設(shè)計(jì)者身處如此的環(huán)境必需面對(duì)前所未有的設(shè)計(jì)思維挑戰(zhàn),例如高穩(wěn)定性電路與吵雜(noisy)性電路為鄰時(shí),如果未將噪訊入侵高穩(wěn)定性電路的對(duì)策視為設(shè)計(jì)重點(diǎn),事后反復(fù)的設(shè)計(jì)變更往往成為無(wú)解的夢(mèng)魘。模擬電路與高速數(shù)字電路混合設(shè)計(jì)也是如此,假設(shè)微小模擬信號(hào)增幅后再將full scale 5V的模擬信號(hào),利用10bit A/D轉(zhuǎn)換器轉(zhuǎn)換成數(shù)字信號(hào),由于分割幅寬祇有4.9mV,因此要正確讀取該電壓level并非易事,結(jié)果造成10bit以上的A/D轉(zhuǎn)換器面臨無(wú)法順利運(yùn)作的窘境。另一典型實(shí)例是使用示波器量測(cè)某數(shù)字電路基板兩點(diǎn)相隔10cm的ground電位,理論上ground電位應(yīng)該是零,然而實(shí)際上卻可觀測(cè)到4.9mV數(shù)倍甚至數(shù)十倍的脈沖噪訊(pulse noise),如果該電位差是由模擬與數(shù)字混合電路的grand所造成的話,要測(cè)得4.9 mV的信號(hào)根本是不可能的事情,也就是說(shuō)為了使模擬與數(shù)字混合電路順利動(dòng)作,必需在封裝與電路設(shè)計(jì)有相對(duì)的對(duì)策,尤其是數(shù)字電路switching時(shí),ground vance noise不會(huì)入侵analogue ground的防護(hù)對(duì)策,同時(shí)還需充分檢討各電路產(chǎn)生的電流回路(route)與電流大小,依此結(jié)果排除各種可能的干擾因素。以上介紹的實(shí)例都是設(shè)計(jì)模擬與數(shù)字混合電路時(shí)經(jīng)常遇到的瓶頸,如果是設(shè)計(jì)12bit以上A/D轉(zhuǎn)換器時(shí),它的困難度會(huì)更加復(fù)雜。
標(biāo)簽: 數(shù)字 模擬電路 設(shè)計(jì)技巧
上傳時(shí)間: 2013-11-16
上傳用戶:731140412
工藝流程波峰焊中的成型工作,是生產(chǎn)過(guò)程中效率最低的部分之一,相應(yīng)帶來(lái)了靜電損壞風(fēng)險(xiǎn)并使交貨期延長(zhǎng),還增加了出錯(cuò)的機(jī)會(huì)。雙面貼裝A面布有大型IC器件,B面以片式元件為主充分利用PCB空間,實(shí)現(xiàn)安裝面積最小化,效率高單面混裝* 如果通孔元件很少,可采用回流焊和手工焊的方式一面貼裝、另一面插裝* 如果通孔元件很少,可采用回流焊和手工焊的方式
上傳時(shí)間: 2013-11-14
上傳用戶:哈哈hah
LVDS(低壓差分信號(hào))標(biāo)準(zhǔn)ANSI/TIA /E IA26442A22001廣泛應(yīng)用于許多接口器件和一些ASIC及FPGA中。文中探討了LVDS的特點(diǎn)及其PCB (印制電路板)設(shè)計(jì),糾正了某些錯(cuò)誤認(rèn)識(shí)。應(yīng)用傳輸線理論分析了單線阻抗、雙線阻抗及LVDS差分阻抗計(jì)算方法,給出了計(jì)算單線阻抗和差分阻抗的公式,通過(guò)實(shí)際計(jì)算說(shuō)明了差分阻抗與單線阻抗的區(qū)別,并給出了PCB布線時(shí)的幾點(diǎn)建議。關(guān)鍵詞: LVDS, 阻抗分析, 阻抗計(jì)算, PCB設(shè)計(jì) LVDS (低壓差分信號(hào))是高速、低電壓、低功率、低噪聲通用I/O接口標(biāo)準(zhǔn),其低壓擺幅和差分電流輸出模式使EM I (電磁干擾)大大降低。由于信號(hào)輸出邊緣變化很快,其信號(hào)通路表現(xiàn)為傳輸線特性。因此,在用含有LVDS接口的Xilinx或Altera等公司的FP2GA及其它器件進(jìn)行PCB (印制電路板)設(shè)計(jì)時(shí),超高速PCB設(shè)計(jì)和差分信號(hào)理論就顯得特別重要。
上傳時(shí)間: 2013-11-19
上傳用戶:水中浮云
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1