用于FPGA向DSP傳送數(shù)據(jù)的接口
用于FPGA向DSP傳送數(shù)據(jù)的接口,在硬件上實現(xiàn)需要FPGA的IO口與DSP的地址數(shù)據(jù)線互連...
用于FPGA向DSP傳送數(shù)據(jù)的接口,在硬件上實現(xiàn)需要FPGA的IO口與DSP的地址數(shù)據(jù)線互連...
MIL-STD一1553B是一種集中控制式、時分指令/響應(yīng)型多路串行數(shù)據(jù)總線標(biāo)\r\n準(zhǔn),具有高可靠性和靈活性,已經(jīng)成為現(xiàn)代航空機載系統(tǒng)設(shè)備互聯(lián)的最有效的解\r\n決方案,廣泛的應(yīng)用于飛機、艦船、坦克...
FPGA輸出數(shù)據(jù)的時頻域分析GUI界面,\r\n可觀察信號的時域頻域波形,星座圖眼圖等特性...
FPGA向SRAM中寫入數(shù)據(jù),VHDL編程...
基于FPGA的新型數(shù)據(jù)位同步時鐘提取(CDR)實現(xiàn)方法...
數(shù)據(jù)采集 基于DSP和FPGA的高精度數(shù)據(jù)采集卡設(shè)計...
此代碼是我們在單片機來控制CPLD記數(shù),然后讀出并轉(zhuǎn)換數(shù)據(jù),精度很高,在我們學(xué)校的電子設(shè)計大賽上還獲的了二等獎...
是關(guān)于對數(shù)據(jù)采集卡的基于PC104總線的讀寫程序,開發(fā)環(huán)境Quarters , 用VHDL語言編寫。...
BulkIn是FPGA向CY7C68013發(fā)送數(shù)據(jù)\r\nBulkOut是FPGA從CY7C68013接收數(shù)據(jù),可以用LED顯示\r\n...
這是篇, 覺得甚是有用,大家共同學(xué)學(xué)。...