電子功能模件是機(jī)電產(chǎn)品的基本組成部分,其水平高低直接決定整個(gè)機(jī)電產(chǎn)品的工作質(zhì)量。當(dāng)前PCB自動測試系統(tǒng)大多為歐美產(chǎn)品,價(jià)格相當(dāng)昂貴,遠(yuǎn)遠(yuǎn)超出我國中小電子企業(yè)的承受能力。為了提高我國中小企業(yè)電子設(shè)備的競爭力,本課題研發(fā)了適合于我國中小企業(yè)、價(jià)格低廉、使用方便的PCB路內(nèi)測試系統(tǒng)。 本文首先詳細(xì)介紹了PCB各種檢測技術(shù)的原理和特點(diǎn),然后根據(jù)本課題面向的用戶群和他們對PCB測試的需求,組建PCB內(nèi)測試系統(tǒng)。本系統(tǒng)基于虛擬儀器設(shè)計(jì)思想,以PCB上模擬電子器件、組合邏輯電路及由其構(gòu)成的功能模塊等為被測對象,包括路內(nèi)測試儀、邏輯分析單元、信號發(fā)生器、高速數(shù)據(jù)采集器、多路通道掃描器及針床。其中:路內(nèi)測試儀對不同被測對象選擇不同測試方法,采用電位隔離法實(shí)現(xiàn)了被測對象與PCB上其他元器件的隔離,并采用自適應(yīng)測試方法提高測試結(jié)果的準(zhǔn)確度。邏輯分析單元主要采用反向驅(qū)動技術(shù)測試常見的組合邏輯電路。信號發(fā)生器能同時(shí)產(chǎn)生兩路正弦波、方波、斜波、三角波等常用波形。數(shù)據(jù)采集器能同時(shí)采集四路信號,以USB接口與主機(jī)通訊。多路通道掃描器采用小型繼電器陣列來實(shí)現(xiàn),可擴(kuò)展性好。針床采用新型夾具,既保證接觸性能,又不至破壞觸點(diǎn)。 實(shí)踐表明,本系統(tǒng)能對常用電子功能模件進(jìn)行自動測試,基本達(dá)到了預(yù)期目標(biāo)。
標(biāo)簽: PCB 故障診斷 測試系統(tǒng)
上傳時(shí)間: 2013-06-06
上傳用戶:klds
溫室是設(shè)施農(nóng)業(yè)的重要組成部分,國內(nèi)外溫室種植業(yè)的實(shí)踐經(jīng)驗(yàn)表明,提高溫室的自動控制和管理水平可充分發(fā)揮溫室農(nóng)業(yè)的高效性。隨著傳感技術(shù),計(jì)算機(jī)技術(shù)及通訊技術(shù)的迅猛發(fā)展,現(xiàn)代化溫室信息自動采集及智能控制系統(tǒng)的開發(fā)已越來越引起人們的重視,并成為一個(gè)具有重要意義的研究方向。因此設(shè)計(jì)了基于PIC單片機(jī)的溫室自動控制系統(tǒng),使其對溫室環(huán)境進(jìn)行控制,為植物創(chuàng)造適宜的生長條件,從而使農(nóng)作物獲得高產(chǎn),提高農(nóng)業(yè)生產(chǎn)的經(jīng)濟(jì)效益。 文中論述了國內(nèi)外溫室環(huán)境控制技術(shù)的發(fā)展及現(xiàn)狀,分析了溫室的內(nèi)部機(jī)理,給出了所采用的溫室小氣候溫濕度模型;通過對溫室環(huán)境歷史數(shù)據(jù)的分析,得出了溫室溫度控制系統(tǒng)的近似數(shù)學(xué)模型。 系統(tǒng)采用模糊控制算法實(shí)現(xiàn)對溫濕度的控制。詳細(xì)研究了模糊控制的機(jī)理,建立了針對幾種執(zhí)行機(jī)構(gòu)的模糊控制規(guī)則表;在模糊推理中采用了T-S模型的推理方法,此方法確定的控制規(guī)則工程意義明確,易于調(diào)整。并以溫度控制系統(tǒng)為對象,使用MATLAB對模糊算法進(jìn)行仿真;仿真結(jié)果表明,這種算法具有超調(diào)量小、穩(wěn)定性強(qiáng)、適應(yīng)性好等特點(diǎn),能夠達(dá)到預(yù)期的控制效果,是一種較為理想的智能控制方案。 溫室自動控制系統(tǒng)的硬件部分由上位機(jī)和下位機(jī)及其外圍電路組成。上位機(jī)采用PC機(jī),通過與下位機(jī)間的通信實(shí)現(xiàn)對溫室的統(tǒng)一管理;下位機(jī)及其外圍電路實(shí)現(xiàn)溫室環(huán)境參數(shù)的檢測、顯示和實(shí)時(shí)控制,微處理器采用的是PIC16F877A單片機(jī)。這種以單片機(jī)為核心的控制器還可以在不依賴上位機(jī)的情況下獨(dú)立實(shí)現(xiàn)參數(shù)的測控。 在軟件設(shè)計(jì)方面,將模糊控制算法引入其中,給出了主程序、模糊算法程序、通信程序等程序流程圖。使用MSComm控件實(shí)現(xiàn)上下位機(jī)間通信;并采用VB6.0對上位機(jī)界面進(jìn)行了設(shè)計(jì),使程序簡單、清晰、為用戶提供了直觀友好的管理平臺。整個(gè)系統(tǒng)軟硬件搭配合理,設(shè)計(jì)、開發(fā)、維護(hù)方便,具有較高的性價(jià)比。
上傳時(shí)間: 2013-07-21
上傳用戶:xz85592677
大功率電力電子裝置的廣泛應(yīng)用使電力系統(tǒng)無功功率補(bǔ)償和諧波污染問題日趨嚴(yán)重,動態(tài)無功功率補(bǔ)償和諧波抑制成為現(xiàn)代電力傳動領(lǐng)域研究的熱點(diǎn)。傳統(tǒng)補(bǔ)償技術(shù)由于主控制器運(yùn)算能力的限制,難以對實(shí)時(shí)信號進(jìn)行有效分析,影響了補(bǔ)償效果。而DSP計(jì)算速度快,能夠?qū)崿F(xiàn)復(fù)雜的數(shù)字信號處理或數(shù)字實(shí)時(shí)控制。本文針對礦井直流提升機(jī)的無功補(bǔ)償問題,設(shè)計(jì)了一種基于DSP的TCR型動態(tài)無功補(bǔ)償器,以穩(wěn)定電網(wǎng)電壓、減小電壓波動,提高功率因數(shù)。 本文綜述了無功補(bǔ)償技術(shù)的國內(nèi)外研究概況、水平和發(fā)展趨勢,基于 MATLAB 對電力電子裝置諧波源進(jìn)行了諧波分析與仿真,分析和介紹了 TCR 的無功補(bǔ)償原理及瞬時(shí)無功理論,確定了無功補(bǔ)償系統(tǒng)主電路及其控制系統(tǒng),提出了系統(tǒng)的總體方案。 本設(shè)計(jì)選用 TMS320F2812 DSP 芯片作為主處理器,設(shè)計(jì)了信號輸入、濾波放大和信號調(diào)理等 DSP 外圍硬件電路;軟件方面采用模塊化設(shè)計(jì),編寫了軟件流程圖,給出了部分程序代碼。 本文基于MATLAB軟件對無功補(bǔ)償控制系統(tǒng)的補(bǔ)償效果進(jìn)行了模擬仿真。仿真結(jié)果表明:系統(tǒng)線電壓、負(fù)載無功功率和TCR無功功率等在兩個(gè)周期內(nèi)達(dá)到穩(wěn)定,系統(tǒng)線電壓波動小于3%,系統(tǒng)線電壓和系統(tǒng)線電流中僅含有較少量的5次、7次和 11 次諧波,總諧波畸變率滿足《公用電網(wǎng)諧波》標(biāo)準(zhǔn)的要求,為在煤礦中的實(shí)際應(yīng)用提供了理論基礎(chǔ)。
上傳時(shí)間: 2013-07-24
上傳用戶:PresidentHuang
開關(guān)穩(wěn)壓電源原理設(shè)計(jì)與實(shí)用電路 王水平 開關(guān)穩(wěn)壓電源原理設(shè)計(jì)與實(shí)用電路 王水平 開關(guān)穩(wěn)壓電源原理設(shè)計(jì)與實(shí)用電路 王水平 開關(guān)穩(wěn)壓電源原理設(shè)計(jì)與實(shí)用電路 王水平
標(biāo)簽: 開關(guān)穩(wěn)壓 實(shí)用電路 電源原理
上傳時(shí)間: 2013-07-18
上傳用戶:ezgame
60年代初,國際上首次將B超診斷儀應(yīng)用于臨床診斷,40多年來B超診斷儀的發(fā)展極為迅速。隨著數(shù)字信號處理及計(jì)算機(jī)技術(shù)的發(fā)展,目前國際上先進(jìn)水平的超聲診斷設(shè)備幾乎每一個(gè)環(huán)節(jié)都包含著數(shù)字信號處理的內(nèi)容,研制全數(shù)字化的超聲診斷設(shè)備已成為發(fā)展趨勢。 @@ 基于FPGA及嵌入式操作系統(tǒng)的全數(shù)字超聲診斷系統(tǒng)具有技術(shù)含量高、便攜的特點(diǎn),可用數(shù)字硬件電路來實(shí)現(xiàn)數(shù)據(jù)量極其龐大的超聲信息的實(shí)時(shí)處理。 @@ 本文從超聲診斷原理入手,在對超聲診斷系統(tǒng)中的幾個(gè)關(guān)鍵技術(shù)進(jìn)行分析的基礎(chǔ)上,重點(diǎn)研究開發(fā)超聲診斷系統(tǒng)中數(shù)字信號處理部分的兩個(gè)核心算法。以FPGA芯片為載體,在Quartus Ⅱ平臺中采用Verilog HDL語言進(jìn)行編程并仿真驗(yàn)證,分別實(shí)現(xiàn)了數(shù)字FIR濾波器及CORDIC坐標(biāo)變換兩個(gè)模塊的功能。另外,采用Verilog HDL語言對應(yīng)用于圖像顯示模塊的SPI接口進(jìn)行了編程設(shè)計(jì),編譯下載至FPGA中,最終實(shí)現(xiàn)了與ARM A8的OMPG3530板之間高速串行數(shù)據(jù)的傳輸。 @@ 采用在單片F(xiàn)PGA芯片內(nèi)實(shí)現(xiàn)數(shù)字式超聲診斷部分核心算法并與高性能ARMA8處理器相配合的數(shù)字信號處理解決方案,具有高速度、高精度、高集成度、便攜的特點(diǎn),為全數(shù)字化便攜超聲診斷設(shè)備的研制打下了基礎(chǔ)。 @@關(guān)鍵詞:超聲診斷系統(tǒng);FPGA;數(shù)字FIR濾波器;CORDIC算法;SPI總線
標(biāo)簽: FPGA 全數(shù)字 超聲診斷系統(tǒng)
上傳時(shí)間: 2013-07-07
上傳用戶:hxy200501
隨著世界能源危機(jī)的到來,太陽能光伏發(fā)電在能源結(jié)構(gòu)中正在發(fā)揮著越來越大的作用。而太陽能光伏發(fā)電系統(tǒng)的核心部件并網(wǎng)逆變器的性能還需要進(jìn)一步提高。為了迎合市場上對高品質(zhì)、高性能、智能化并網(wǎng)逆變器的需求,我們將ARM+DSP架構(gòu)作為并網(wǎng)逆變器的控制系統(tǒng)。本系統(tǒng)集成了ARM和DSP的各自的強(qiáng)大功能,使并網(wǎng)逆變器的性能和智能化水平得到了顯著提高。本論文是基于山東大學(xué)魯能實(shí)習(xí)基地“光伏并網(wǎng)逆變器項(xiàng)目”,目前已經(jīng)試制出樣機(jī)。本人主要負(fù)責(zé)并網(wǎng)逆變器控制系統(tǒng)的軟硬件設(shè)計(jì)工作。本文主要研究內(nèi)容有: @@ 1.本并網(wǎng)逆變器采用了內(nèi)高頻環(huán)逆變技術(shù)。文中詳細(xì)分析了這種逆變器的優(yōu)缺點(diǎn),進(jìn)行了充分的系統(tǒng)分析和論證。 @@ 2.采用MATLAB/Simulink軟件對并網(wǎng)逆變器的控制算法進(jìn)行仿真,包括前級DC-DC變換的控制算法以及后級DC-AC逆變的控制算法。通過仿真驗(yàn)證了所設(shè)計(jì)算法的可行性,對DSP程序開發(fā)提供了很好的指導(dǎo)意義。 @@ 3.本文將ARM+DSP架構(gòu)作為逆變器的控制系統(tǒng),并設(shè)計(jì)了相應(yīng)的硬件控制系統(tǒng)。DSP控制板硬件系統(tǒng)包括AD數(shù)據(jù)采集、硬件電流保護(hù)、電源、eCAN總線,SPI總線等硬件電路。ARM板硬件系統(tǒng)包括SPI總線、RS232總線、RS480總線、以太網(wǎng)總線、LCD顯示、實(shí)時(shí)時(shí)鐘、鍵盤等硬件電路。 @@ 4.本文設(shè)計(jì)和實(shí)現(xiàn)了兩種最大功率點(diǎn)跟蹤控制算法:功率擾動觀察法或增量電導(dǎo)法;孤島檢測方法采用被動式和主動式兩種檢測方式,被動式所采用的方法是將過/欠電壓和電壓相位突變檢測相結(jié)合的方式,主動式采用正反饋頻率偏移法;為了實(shí)現(xiàn)并網(wǎng)逆變器的輸出電流與電網(wǎng)電壓同頻同相,使用了軟件鎖相環(huán)控制技術(shù)。本文分別給出了以上各種算法的控制程序流程圖。 @@ 5.本文也給出了AD數(shù)據(jù)采集、eCAN總線、RS232、RS485、以太網(wǎng)、PWM輸出等程序流程圖,以及DSP和ARM之間的SPI總線通信程序流程圖。并且分別給出了ARM管理機(jī)控制系統(tǒng)主程序流程圖和DSP控制機(jī)控制系統(tǒng)主程序流程圖。 @@ 6.最后對并網(wǎng)逆變器樣機(jī)進(jìn)行實(shí)驗(yàn)結(jié)果分析。結(jié)果顯示:該樣機(jī)基本上實(shí)現(xiàn)了本文提出的設(shè)計(jì)方案所應(yīng)完成的各項(xiàng)功能,樣機(jī)的性能比較理想。 @@關(guān)鍵詞:太陽能光伏;并網(wǎng)逆變器;SPWM; DSP; ARM
標(biāo)簽: ARMDSP 架構(gòu) 太陽能光伏
上傳時(shí)間: 2013-07-09
上傳用戶:趙安qw
互聯(lián)網(wǎng)、移動通信、星基導(dǎo)航是21世紀(jì)信息社會的三大支柱產(chǎn)業(yè),而GPS系統(tǒng)的技術(shù)水平和發(fā)展歷程代表著全世界衛(wèi)星導(dǎo)航系統(tǒng)的發(fā)展?fàn)顩r。目前,我國已經(jīng)成為GPS的使用大國,衛(wèi)星導(dǎo)航產(chǎn)業(yè)鏈也已基本形成。然而,我們對GPS核心技術(shù)(即如何捕獲衛(wèi)星信號并保持對信號的跟蹤)的研究還不夠深入,我國GPS產(chǎn)品的核心部分多數(shù)還是靠進(jìn)口。因此,對GPS核心技術(shù)的研究是非常緊迫的。 本文首先介紹了GPS的定位原理,之后闡述了GPS接收機(jī)的基本原理一直接擴(kuò)頻通信和GPS信號的結(jié)構(gòu)與特性。從這些方面出發(fā)研究接收機(jī)基帶處理器的捕獲與跟蹤設(shè)計(jì)方案。 設(shè)計(jì)過程中,先詳細(xì)分析了滑動相關(guān)的捕獲算法和基于FFT的快速捕獲算法,并利用matlab進(jìn)行了驗(yàn)證。由于前者靈活性好且可捕獲到高精度的碼相位和載波頻率,適合于本文的硬件接收機(jī),所以本文確定了滑動相關(guān)的捕獲方案。 接著分析了跟蹤環(huán)路的特點(diǎn),跟蹤模塊采用碼跟蹤環(huán)和載波跟蹤環(huán)耦合的方法實(shí)現(xiàn)。由于GPS系統(tǒng)通常工作在非常低的信噪比環(huán)境中,而非相干環(huán)在低信噪比下環(huán)路跟蹤性能較好,所以碼跟蹤環(huán)采用非相干(DDLL)環(huán)實(shí)現(xiàn)。這種跟蹤環(huán)路采用的鑒相器是能量鑒相器,對數(shù)據(jù)的調(diào)制和載波相位都不敏感,鑒相器不會產(chǎn)生不確定量。由于輸入信號存在180°相位翻轉(zhuǎn),而COSTAS鎖相環(huán)允許數(shù)據(jù)調(diào)制,對I支路和Q支路信號的180°相位翻轉(zhuǎn)不敏感,所以載波跟蹤環(huán)采用COSTAS鎖相環(huán)實(shí)現(xiàn)。上述算法在matlab環(huán)境下得到了驗(yàn)證。 基帶處理器電路的主要模塊在Quartus II8.0開發(fā)平臺上利用VHDL硬件描述語言實(shí)現(xiàn)。然后利用EDA仿真工具M(jìn)odelSim-Altera6.1g進(jìn)行了邏輯仿真。本設(shè)計(jì)滿足系統(tǒng)功能和性能的要求,可以直接用于實(shí)時(shí)GPS接收機(jī)系統(tǒng)的設(shè)計(jì)中,為自主設(shè)計(jì)GPS接收機(jī)奠定了基礎(chǔ)。 最后,由于在弱電磁環(huán)境下,捕獲失鎖后32PPS信號會丟失。所以設(shè)計(jì)了一個(gè)能授時(shí)和守時(shí)的算法去得到與GPS時(shí)同步的精確授時(shí)秒信號。并且實(shí)現(xiàn)了這個(gè)算法。
上傳時(shí)間: 2013-04-24
上傳用戶:zuozuo1215
現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡化系統(tǒng)級的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。
標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程
上傳時(shí)間: 2013-05-15
上傳用戶:shawvi
近年來,語音識別研究大部分集中在算法設(shè)計(jì)和改進(jìn)等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺的推出,語音識別實(shí)現(xiàn)平臺有了更多的選擇。語音識別技術(shù)在與DSP、FPGA、ASIC等器件為平臺的嵌入式系統(tǒng)結(jié)合后,逐漸向?qū)嵱没⑿⌒突较虬l(fā)展。 本課題通過對現(xiàn)有各種語音特征參數(shù)與孤立詞語音識別模型進(jìn)行研究的基礎(chǔ)上,重點(diǎn)探索基于動態(tài)時(shí)間規(guī)整算法的DTW模型在孤立詞語音識別領(lǐng)域的應(yīng)用,并結(jié)合基于FPGA的SOPC系統(tǒng),在嵌入式平臺上實(shí)現(xiàn)具有較好精度與速度的孤立詞語音識別系統(tǒng)。 本系統(tǒng)整體設(shè)計(jì)基于DE2開發(fā)平臺,采用基于Nios II的SOPC技術(shù)。采用這種解決方案的優(yōu)點(diǎn)是實(shí)現(xiàn)了片上系統(tǒng),減少了系統(tǒng)的物理體積和總體功耗;同時(shí)系統(tǒng)控制核心都在FPGA內(nèi)部實(shí)現(xiàn),可以極為方便地更新和升級系統(tǒng),大大地提高了系統(tǒng)的通用性和可維護(hù)性。 此外,由于本系統(tǒng)需要大量的高速數(shù)據(jù)運(yùn)算,在設(shè)計(jì)中作者充分利用了Cyclone II芯片的豐富的硬件乘法器,實(shí)現(xiàn)了語音信號的端點(diǎn)檢測模塊,F(xiàn)FT快速傅立葉變換模塊,DCT離散余弦變換模塊等硬件設(shè)計(jì)模塊。為了提高系統(tǒng)的整體性能,作者充分利用了FPGA的高速并行的優(yōu)勢,以及配套開發(fā)環(huán)境中的Avalon總線自定義硬件外設(shè),使系統(tǒng)處理數(shù)字信號的能力大大提高,其性能優(yōu)于傳統(tǒng)的微控制器和普通DSP芯片。 本論文主要包含了以下幾個(gè)方面: (1)結(jié)合ALTERA CYCLONE II芯片的特點(diǎn),確定了基于FPGA語音識別系統(tǒng)的總體設(shè)計(jì),在此基礎(chǔ)上進(jìn)行了系統(tǒng)的軟硬件的選擇和設(shè)計(jì)。 (2)自主設(shè)計(jì)了純硬件描述語言的驅(qū)動電路設(shè)計(jì),完成了高速語音采集的工作,并且對存儲數(shù)據(jù)芯片SRAM中的原始語音數(shù)據(jù)進(jìn)行提取導(dǎo)入MATLAB平臺測試數(shù)據(jù)的正確性。整個(gè)程序測試的方式對系統(tǒng)的模塊測試起到重要的作用。 (3)完成高速定點(diǎn)256點(diǎn)的FFT模塊的設(shè)計(jì),此模塊是系統(tǒng)成敗的關(guān)鍵,實(shí)現(xiàn)高速實(shí)時(shí)的運(yùn)算。 (4)結(jié)合SOPC的特性,設(shè)計(jì)了人機(jī)友好接口,如LCD顯示屏的提示反饋信息等等,以及利用ALTERA提供的一些驅(qū)動接口設(shè)計(jì)完成用戶定制的系統(tǒng)。 (5)進(jìn)行了整體系統(tǒng)測試,系統(tǒng)可以較穩(wěn)定地實(shí)現(xiàn)實(shí)時(shí)處理的目的,具有一定的市場潛在價(jià)值。
標(biāo)簽: FPGA 語音識別 系統(tǒng)設(shè)計(jì)
上傳時(shí)間: 2013-05-23
上傳用戶:ABCD_ABCD
雷達(dá)截獲接收機(jī)、反輻射導(dǎo)彈等電子設(shè)備的使用對軍用雷達(dá)的生存構(gòu)成了嚴(yán)重威脅。因此,雷達(dá)必須避免被敵方電子設(shè)備截獲和干擾。這種形式下噪聲雷達(dá)應(yīng)運(yùn)而生,其中一種很成熟的便是噪聲調(diào)頻雷達(dá)。上世紀(jì)八十年代,我們課題組成功研制了噪聲調(diào)頻雷達(dá)原理樣機(jī)。雖然該雷達(dá)具有十分優(yōu)異的LPI性能,但是限于當(dāng)時(shí)的電子技術(shù)水平,該雷達(dá)采用模擬器件實(shí)現(xiàn),使得雷達(dá)的體積較大、工作穩(wěn)定性受外界環(huán)境影響大,在小型化、高精度的應(yīng)用領(lǐng)域受到諸多限制。FPGA是上世紀(jì)八十年代發(fā)展起來的數(shù)字技術(shù),具有體積小、精度高、穩(wěn)定性好和速度快等特點(diǎn)。 本文在噪聲雷達(dá)課題組研究的基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)噪聲調(diào)頻雷達(dá)信號處理系統(tǒng)。內(nèi)容安排如下:第一章介紹噪聲雷達(dá)的研究背景和發(fā)展前景;第二章介紹噪聲調(diào)頻雷達(dá)的原理,證明混頻器輸出信號各態(tài)歷經(jīng)性;第三章介紹FPGA開發(fā)軟硬件環(huán)境;第四章詳細(xì)闡述基于FPGA技術(shù)的噪聲調(diào)頻雷達(dá)信號處理系統(tǒng)設(shè)計(jì)和系統(tǒng)中關(guān)鍵模塊的設(shè)計(jì)實(shí)現(xiàn);第五章對設(shè)計(jì)的FPGA信號處理系統(tǒng)進(jìn)行仿真和驗(yàn)證。最后,第六章對全文進(jìn)行總結(jié),指出了設(shè)計(jì)中的不足和須改進(jìn)的地方。
標(biāo)簽: FPGA 噪聲調(diào)頻 雷達(dá)信號
上傳時(shí)間: 2013-05-21
上傳用戶:天涯
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1