亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

汽車儀表板

  • HDTV碼流發生器內置信源解碼板和基于FPGA的顯示器測試信號發生器的研究

    該論文的工作主要分為兩部分,第一部分是介紹與數字高清晰度電視(HDTV)碼流發生器配套的信源解碼板的設計與實現.信源解碼板是整個碼流發生器的重要組成部分,該論文在介紹相關標準MPEG-2和AC-3以及整個碼流發生器功能的基礎上提出了用ST公司的芯片組實現HDTV信源解碼板的設計方案.論文詳細分析了各個功能模塊的具體設計方法以及實現時應注意的問題.目前該課題已經成功結題,各項技術指標完全符合合作單位的要求.該論文的第二部分主要是進行基于FPGA的顯示器測試信號發生器的研究與開發.在對測試信號發生器所需產生的13種測試圖案和所要適應的18種顯示格式的介紹之后,該論文提出了以FLEX10K50為核心控制芯片的顯示器測試信號發生器的設計方案.該論文詳細討論了FPGA設計中各個功能模塊的劃分和設計實現方法,并介紹了對FLEX10K50進行配置的方法.

    標簽: HDTV FPGA 碼流 發生器

    上傳時間: 2013-04-24

    上傳用戶:yoleeson

  • ADC0808的數字電壓表C語言-仿真實例

    ADC0808的數字電壓表C語言-仿真實例

    標簽: 0808 ADC 數字電壓表 C語言

    上傳時間: 2013-04-24

    上傳用戶:ljt101007

  • CAN總線開發板源代碼與原理圖

    一種CAN總線開發板的所有源代碼與原理圖

    標簽: CAN 總線 開發板 原理圖

    上傳時間: 2013-06-10

    上傳用戶:mqien

  • RTL8019以太網開發板資料

    使用最常用的RTL8019芯片的以太網開發板全部資料,包括源程序、原理圖等。

    標簽: 8019 RTL 以太網 開發板

    上傳時間: 2013-07-23

    上傳用戶:Neal917

  • Protel四層板與內層分割教程

    Protel四層板與內層分割教程,上手者實用教程。

    標簽: Protel 四層板 分割 教程

    上傳時間: 2013-06-19

    上傳用戶:neibuzhuzu

  • 板級測試指南

    中英文對照,描述板級測試的各個方面,并提出板極測試可能出現的問題

    標簽: 板級測試

    上傳時間: 2013-08-03

    上傳用戶:xzt

  • FL2440開發板底板原理圖

    FL2440開發板底板原理圖,支持WINCE6.0,LINUX2.60,安卓系統

    標簽: 2440 FL 開發板 底板原理圖

    上傳時間: 2013-04-24

    上傳用戶:拔絲土豆

  • 復費率CPU卡電能表ESAM及卡操作指令流程

    復費率CPU卡電能表ESAM及卡操作指令流程

    標簽: ESAM CPU 復費率 電能表

    上傳時間: 2013-05-22

    上傳用戶:xiaoxiang

  • 高速并行信號處理板數據接口與控制的FPGA設計

    隨著信息社會的發展,人們要處理的各種信息總量變得越來越大,尤其在處理大數據量與實時處理數據方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數據速度快,效率高,并且不斷的完善與發展。此類板卡要求與外部設備通訊,同時也要進行內部的數據交換,于是板卡的接口設備調試與內部數據交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內部數據通道的設計。 本文首先介紹了通用信號處理板的應用開發背景,包括此類板卡使用的處理芯片、板上設備、發展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數據處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數據傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅動程序的結構,程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續遞增的數據驗證了整個系統已經正常工作。實現了信號處理板內部數據通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發送數據。 2、完成了FPGA內部的數據通道的設計,使數據可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數據接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • SYSTEM-6410實用型核心板.pdf

    三星官方6410核心板原理圖,經典,與大家分享

    標簽: SYSTEM 6410 核心板

    上傳時間: 2013-04-24

    上傳用戶:tiantian

主站蜘蛛池模板: 北碚区| 会泽县| 龙岩市| 鄄城县| 南汇区| 阜城县| 秦皇岛市| 久治县| 赤城县| 静安区| 克山县| 清河县| 镇坪县| 稻城县| 文昌市| 库尔勒市| 凤山市| 济源市| 齐河县| 师宗县| 毕节市| 宁蒗| 太仆寺旗| 武陟县| 遂宁市| 云林县| 关岭| 横山县| 三原县| 酒泉市| 陇川县| 都昌县| 闸北区| 东阿县| 巫溪县| 余江县| 鸡泽县| 禹州市| 泗阳县| 武冈市| 曲沃县|